KR100251151B1 - 디스플레이소자의비선형특성보정장치및그보정방법 - Google Patents

디스플레이소자의비선형특성보정장치및그보정방법 Download PDF

Info

Publication number
KR100251151B1
KR100251151B1 KR1019970040486A KR19970040486A KR100251151B1 KR 100251151 B1 KR100251151 B1 KR 100251151B1 KR 1019970040486 A KR1019970040486 A KR 1019970040486A KR 19970040486 A KR19970040486 A KR 19970040486A KR 100251151 B1 KR100251151 B1 KR 100251151B1
Authority
KR
South Korea
Prior art keywords
signal
bias
digital
analog
output
Prior art date
Application number
KR1019970040486A
Other languages
English (en)
Other versions
KR19990017529A (ko
Inventor
김한진
Original Assignee
구자홍
엘지전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구자홍, 엘지전자주식회사 filed Critical 구자홍
Priority to KR1019970040486A priority Critical patent/KR100251151B1/ko
Priority to US09/132,531 priority patent/US6281944B1/en
Publication of KR19990017529A publication Critical patent/KR19990017529A/ko
Application granted granted Critical
Publication of KR100251151B1 publication Critical patent/KR100251151B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2011Display of intermediate tones by amplitude modulation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0271Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping
    • G09G2320/0276Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping for the purpose of adaptation to the characteristics of a display device, i.e. gamma correction
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/20Circuitry for controlling amplitude response
    • H04N5/202Gamma control
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/66Transforming electric information into light information

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Picture Signal Circuits (AREA)
  • Transforming Electric Information Into Light Information (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 액정 디스플레이(LCD)와 같이 디지털로 데이터 처리한 후 아날로그로 구동되는 디스플레이 소자에서 인가되는 전압에 대한 비선형 특성을 보상하기 위한 디스플레이 소자의 비선형 특성 보정장치 및 그 보정방법에 관한 것으로서, 입력신호를 디지털 신호로 변환하는 아날로그/디지털 컨버터와, 영상신호를 소정의 타이밍으로 출력하는 메모리와, 영상신호를 디스플레이 소자에 맞는 형식으로 변환하는 디지털 신호처리부와, 출력 데이터를 아날로그 신호로 변환하는 동시에 입력 신호에 따라 바이어스(bias)를 변경하여 디스플레이 소자의 비선형 특성을 보상하는 감마 보정부를 포함하여, 입력되는 아날로그(analog) 영상신호를 디지털(digital) 신호로 변환하고 소정의 타이밍으로 출력하는 제1과정과, 상기 제1과정의 영상신호를 디스플레이 소자에 맞는 영상 형식으로 변환하는 제2과정과, 상기 제2과정에서 변환된 데이터를 아날로그 신호로 변환하는 동시에 입력신호의 레벨에 따라 바이어스(bias)를 변경하여 디스플레이 소자의 비선형 특성을 보상한 후 액정 패널을 동작시키기 위한 신호를 출력시키는 제3과정으로 동작하는 것을 특징으로 한다.

Description

디스플레이 소자의 비선형 특성 보정장치 및 그 보정방법
본 발명은 디스플레이 소자의 비선형 특성 보정장치 및 그 보정방법에 관한 것으로서 특히, 액정 디스플레이(LCD)와 같이 디지털로 데이터 처리한 후 아날로그로 구동되는 디스플레이 소자에서 인가되는 전압에 대한 비선형 특성을 보상하기 위한 디스플레이 소자의 비선형 특성 보정장치 및 그 보정방법에 관한 것이다.
최근 평판 디스플레이(Flat Panel Display) 소자의 개발에 따라 정확한 영상 표시를 위한 신호처리가 요구되고 있다. 특히, 평판 디스플레이 소자들 자체가 인가되는 신호 전압에 대하여 투과 광량이 비선형으로 변경되어 디스플레이 특성이 비선형 특성을 가지기 때문에 발생하는 화질 문제를 해결하기 위하여 입력 전압의 변화에 대하여 출력 전압이 선형적으로 변화하도록 하는 보상이 필요하게 되었다.
제1도는 종래 기술에 의한 디지털 데이터 감마(gamma) 보정장치의 구성을 나타내는 블록도이다.
제1도를 참조하면, 입력되는 아날로그(analog) 영상신호를 디지털(digital) 신호로 변환하는 아날로그/디지털(A/D) 컨버터(110)와, 상기 아날로그/디지털 컨버터(110)의 출력신호를 저장하는 제1메모리(120)와, 상기 제1메모리(120)에 저장된 영상신호를 입력받아 디스플레이 소자에 맞는 영상 형식으로 변환하는 디지털 신호처리부(130)와, 디스플레이 소자의 비선형 특성을 보상하기 위한 데이터를 저장하는 제2메모리(140)와, 상기 제2메모리(140)에서 출력되는 비선형 특성이 보상된 신호를 아날로그 신호로 변환하는 디지털/아날로그 컨버터(150)와, 상기 디지털/아날로그 컨버터(150)에서 출력되는 신호에 따라 액정 패널(미도시)을 동작시키는 LCD 구동부(160)와, 상기 아날로그/디지털 컨버터(110), 제1메모리(120), 디지털 신호처리부(130), 제2메모리(140), 디지털/아날로그 컨버터(150), LCD 구동부(160)의 동작 타이밍을 결정하는 타이밍 제어부(170)와, 상기 LCD 구동부(160)에서 출력되는 데이터를 조정하기 위한 데이터 조정부(180)와, 상기 타이밍 제어부(170)와 데이터 조정부(180)의 동작을 제어하는 시스템 제어부(190)를 포함한다.
이때, 상기 제1메모리(120)는 RAM을 사용하고, 제2메모리(140)는 ROM을 사용한다. 또한, 데이터의 처리는 8비트의 단위로 이루어진다.
상기와 같은 구성에서 디지털 데이터의 감마(gamma) 보정 동작을 설명하면 다음과 같다.
입력되는 아날로그 영상신호는 아날로그/디지털 컨버터(110)에서 디지털 신호로 변환되어 제1메모리(120)에 저장되고, 상기 제1메모리(120)에서 디지털 신호처리부(130)의 동작에 맞는 타이밍으로 데이터가 출력되며, 디지털 신호처리부(130)의 동작에 의해 디스플레이 소자에 맞는 영상 형식으로 변환된다. 이때, 변환된 데이터는 디스플레이 소자의 구동조건을 만족하도록 변환된다.
그후, 디스플레이 소자의 비선형 특성의 보상은 상기 제2메모리(140)에 의해 이루어지는데, 상기 디지털 신호처리부(130)에서 출력되는 8비트의 신호를 제2메모리(140)의 어드레스(address) 신호로 이용하고 해당 어드레스에는 보상된 데이터가 저장된다. 결국, 입력되는 어드레스에 따라 비선형 특성이 보상된 데이터가 출력된다.
그후, 상기 제2메모리(140)에서 출력되는 데이터는 디지털/아날로그 컨버터(150)에서 아날로그 신호로 변환되고, LCD 구동부(160)로 입력되어 액정 패널(미도시)을 동작시킨다.
그러나, 상기와 같은 종래의 경우는 어드레스가 8비트로 처리되기 때문에 억세스(access) 할 수 있는 메모리 영역은 256개가 되고, 256개의 스텝에 보상 데이터를 입력해야 하므로 실제 보상된 데이터는 256 스텝이 되지 못한다. 결국, 그레이 스케일(gray scale)의 분해능이 저하되는 문제점이 발생한다.
한편, 제2도는 종래 기술에 의한 아날로그 데이터 감마(gamma) 보정장치의 구성을 나타내는 블록도이다.
제2도를 참조하면, 입력되는 아날로그(analog) 영상신호를 디지털(digital) 신호로 변환하는 아날로그/디지털(A/D) 컨버터(210)와, 상기 아날로그/디지털 컨버터(210)의 출력신호를 저장하는 메모리(220)와, 상기 메모리(220)에 저장된 영상신호를 입력받아 디스플레이 소자에 맞는 영상 형식으로 변환하는 디지털 신호처리부(230)와, 상기 디지털 신호처리부(230)에서 출력되는 데이터를 아날로그 신호로 변환하는 디지털/아날로그 컨버터(240)와, 디스플레이 소자의 비선형 특성을 보상하는 감마 보정부(250)와, 상기 감마 보정부(250)에서 출력되는 신호에 따라 액정 패널(미도시)을 동작시키는 LCD 구동부(260)와, 상기 아날로그/디지털 컨버터(210), 메모리(220), 디지털 신호처리부(230), 감마 보정부(250)의 동작 타이밍을 결정하는 타이밍 제어부(270)와, 상기 감마 보정부(250)에서 출력되는 데이터를 조정하기 위한 이득(gain) 조절부(280)와, 상기 타이밍 제어부(270)와 이득 조절부(280)의 동작을 제어하는 시스템 제어부(290)를 포함한다.
상기와 같은 구성에서 아날로그 데이터의 감마(gamma) 보정 동작을 설명하면 다음과 같다.
입력되는 아날로그 영상신호는 아날로그/디지털 컨버터(210)에서 디지털 신호로 변환되어 메모리(RAM)(220)에 저장되고, 타이밍 제어부(270)의 제어에 따라 메모리(220)에서 소정의 타이밍에 맞게 출력되면 디지털 신호처리부(230)의 동작에 의해 디스플레이 소자에 맞는 영상 형식으로 변환된다. 이때, 변환된 데이터는 디스플레이 소자의 구동조건을 만족하도록 변환된다.
그후, 변환된 데이터는 디지털/아날로그 컨버터(240)에서 아날로그 신호로 변환된 후 디스플레이 소자의 비선형 특성의 보상을 위하여 감마 보정부(250)로 입력되면, 보상된 데이터는 액정 패널(미도시)을 동작시키는 LCD 구동부(260)로 입력되어 신호처리가 완료된다.
이때, 타이밍 제어부(270)에 의해 각 동작의 타이밍이 결정되고, 상기 시스템 제어부(290)에서 결정된 입력신호 레벨에 따라 이득(gain) 조절부(280)의 출력이 변경되면 상기 감마 보정부(250)에서 출력되는 데이터의 조정이 이루어진다. 상기 이득 조절부(280)는 각 입력신호 레벨의 영역 별로 이득이 다른 증폭기(AMP)를 사용한다.
그러나, 상기와 같은 종래의 경우는 아날로그 신호의 보상을 위하여 입력되는 신호레벨을 몇 개의 영역으로 분리하여 각 영역별로 이득이 다른 증폭기를 사용하거나, 비선형 증폭기를 사용하기 때문에 디스플레이 소자의 비선형 특성을 정확히 보상하기 어렵고, 조정의 어려움으로 인하여 생산성이 저하되는 동시에 제품에 따라 화질의 특성을 일원화 시키기 어렵게 되는 문제점이 발생한다.
본 발명은 상기와 같은 문제점을 해결하기 위하여 안출된 것으로서, 그 목적은 외부에서 바이어스를 조정하고 그에 의해 출력이 결정되도록 함으로써 인가되는 전압에 대하여 비선형 특성을 나타내는 디스플레이 소자의 특성을 보상하여 화질을 향상시킬 수 있는 디스플레이 소자의 비선형 특성 보정장치 및 그 보정방법을 제공하는데 있다.
제1도는 종래 기술에 의한 디지털 데이터 감마 보정장치의 구성을 나타내는 블록도.
제2도는 종래 기술에 의한 아날로그 데이터 감마 보정장치의 구성을 나타내는 블록도.
제3도는 본 발명의 구성을 나타내는 블록도.
제4도는 본 발명에 의한 감마 보정부의 구성을 나타내는 블록도.
제5도는 본 발명에 의한 비선형 특성 보상 동작을 설명하기 위한 도면.
* 도면의 주요부분에 대한 부호의 설명
310 : 아날로그/디지털 컨버터 320 : 메모리
330 : 디지털 신호처리부 340 : 감마 보정부
350 : LCD 구동부 360 : 타이밍 제어부
370 : 시스템 제어부 400 : 제1래치부
410 : 비교부 420 : 바이어스 레지스터
430 : 입출력 인터페이스 버스 440 : 입력신호 레벨선택부
450 : 제2래치부 460 : 디지털/아날로그 컨버터
470 : 바이어스 엔코더 480 : 바이어스 콘트롤 레지스터
490 : 외부 바이어스 공급부
상기와 같은 목적을 달성하기 위한 본 발명의 제1특징에 따르면, 입력되는 아날로그(analog) 영상신호를 디지털(digital) 신호로 변환하는 아날로그/디지털(A/D) 컨버터와; 상기 아날로그/디지털 컨버터의 출력신호를 저장하고 소정의 타이밍으로 출력하는 메모리와; 상기 메모리에서 출력되는 영상신호를 입력받아 디스플레이 소자에 맞는 영상 디지털 데이터 형식으로 변환 출력하는 디지털 신호처리부와; 상기 디지털 신호처리부에서 출력되는 디지털 데이터를 아날로그 신호로 변환하는 동시에 디스플레이 소자의 비선형 특성을 보상하기 위한 서로 다른 복수개의 보상 구간을 구분하여 각 보상구간에 따라 상기 아날로그 데이터로 변환 값의 출력률을 조정하는 감마 보정부와; 상기 감마 보정부에서 출력되는 신호에 따라 액정 패널을 동작시키는 LCD 구동부와; 시스템 각 부분의 동작 타이밍을 결정하는 타이밍 제어부와; 상기 LCD 구동부 및 타이밍 제어부의 동작에 대한 제반 제어 기능을 수행하는 시스템 제어부를 포함한다.
또한, 본 발명의 제2특징에 따르면, 상기 감마 보정부는 디지털 데이터를 일시 저장하는 제1래치 수단과, 비선형 특성의 보상 요구 구간을 단계별 구분하여 각 단계의 경계값을 결정하는 입출력 인터페이스 버스와, 상기 입출력 인터페이스 버스에 의해 결정된 각 단계의 경계값이 저장되어 서로 다른 기준값을 출력시키는 N개의 바이어스 레지스터와, 상기 제1래치 수단에서 출력되는 디지털 데이터와 바이어스 레지스터의 각 기준값을 입력받아 이들을 서로 비교하는 N개의 비교 수단과, 상기 각 비교수단의 비교 결과를 전달받아 입력 신호의 레벨을 선택하는 입력신호 레벨선택부와, 상기 입력신호 레벨선택부에서 출력되는 레벨값에 따라 바이어스를 선택하는 바이어스 선택수단과, 상기 입력신호 레벨선택부에 의한 전송 지연을 고려하여 제1래치 수단에서 출력되는 신호를 소정 시간 지연시키기 위하여 데이터를 일시 저장하는 제2래치 수단과, 상기 바이어스 선택수단의 출력 바이어스에 따라 상기 제2래치 수단의 출력신호를 입력받아 비선형 특성을 보상하는 동시에 아날로그 신호로 변환하여 LCD 구동부로 출력하는 디지털/아날로그 컨버터를 포함한다.
본 발명의 제3특징에 따르면, 상기 바이어스 선택수단을 디스플레이 소자의 비선형 특성을 보상하기 위한 바이어스를 선택하여 상기 디지털/아날로그 컨버터로 출력하는 바이어스 엔코더(Bias Encoder)와, 상기 입력신호 레벨선택부에서 선택된 레벨 결과에 따라 그 값이 결정되어 바이어스 엔코더에서 선택되는 바이어스를 변경하기 위한 데이터를 출력하는 바이어스 콘트롤 레지스터와, 사용되는 디스플레이 소자에 따라 상기 바이어스 엔코더에서 선택되는 바이어스를 변경하기 위한 데이터를 출력하는 외부 바이어스 공급부를 포함한다.
한편, 본 발명의 제5특징에 따르면, 입력되는 아날로그(analog) 영상신호를 디지털(digital) 신호로 변환하고 소정의 타이밍으로 출력하는 제1과정과, 상기 제1과정의 영상신호를 디스플레이 소자에 맞는 영상 형식으로 변환하는 제2과정과, 상기 제2과정에서 변환된 데이터를 아날로그 신호로 변환하는 동시에 입력신호의 레벨에 따라 바이어스(bias)를 변경하여 디스플레이 소자의 비선형 특성을 보상한 후 액정 패널을 동작시키기 위한 신호를 출력시키는 제3과정으로 이루어지는 디스플레이 소자의 비선형 특성 보정방법을 제공한다.
본 발명의 제6특징에 따르면, 상기 제3과정은 제2과정에서 변환된 데이터를 일시 저장하는 제1단계와, 다수의 신호레벨을 설정하고 입력신호의 레벨을 판별하는 제2단계와, 상기 제2단계에서 판별된 입력신호 레벨값에 따라 바이어스를 선택하는 제3단계와, 상기 제3단계에서 선택된 바이어스에 따라 제1단계에서 저장된 데이터를 변경시키는 동시에 아날로그 신호로 변환하여 출력하는 제4단계로 이루어진다.
이하, 본 발명에 의한 디스플레이 소자의 비선형 특성 보정장치 및 그 보정방법의 바람직한 실시예를 첨부한 도면을 참조하여 상세히 설명한다.
제3도는 본 발명의 전체 구성을 나태는 블록도이고, 제4도는 본 발명에 적용되는 감마 보정부의 구성을 나타내는 블록도이다.
제3도를 참조하면 본 발명은, 입력되는 아날로그(analog) 영상신호를 디지털(digital) 신호로 변환하는 아날로그/디지털(A/D) 컨버터(310)와, 상기 아날로그/디지털 컨버터(310)의 출력신호를 저장하고 소정의 타이밍으로 출력하는 메모리(320)와, 상기 메모리(320)에서 출력되는 영상신호를 입력받아 디스플레이 소자에 맞는 영상 형식으로 변환하는 디지털 신호처리부(330)와, 상기 디지털 신호처리부(330)에서 출력되는 데이터를 아날로그 신호로 변환하는 동시에 입력신호에 따라 바이어스(bias)를 변경하여 디스플레이 소자의 비선형 특성을 보상하는 감마 보정부(340)와, 상기 감마 보정부(340)에서 출력되는 신호에 따라 액정 패널(미도시)을 동작시키는 LCD 구동부(350)와, 상기 아날로그/디지털 컨버터(310), 메모리(320), 디지털 신호처리부(330), 감마 보정부(340)의 동작 타이밍을 결정하는 타이밍 제어부(360)와, 상기 LCD 구동부(350) 및 타이밍 제어부(360)의 동작을 제어하는 시스템 제어부(370)를 포함한다.
제4도를 참조하면 상기 감마 보정부(340)의 구성은, 상기 디지털 신호처리부(330)에서 출력되는 8비트의 디지털 데이터를 일시 저장하는 제1래치부(400)와, 상기 제1래치부(400)에 저장된 데이터를 동시에 입력받는 다수의 비교부(410)와, 상기 각각의 비교부(410)로 서로 다른 기준값을 입력시키는 N개의 바이어스 레지스터(420)와, 상기 각 바이어스 레지스터(420)의 값을 결정하기 이해 비선형 특성을 보상해야할 구간을 단계별로 구분하고 각 단계별 바이어스 조정 기능을 지원하는 입출력 인터페이스 버스(430)와, 상기 각 비교부(410)의 출력신호에 따라 입력신호의 레벨을 선택하는 입력신호 레벨선택부(440)와, 상기 입력신호 레벨선택부(440)에 위해 전달되는 전송 지연을 고려하여 제1래치부(400)에서 출력되는 신호를 소정 시간 지연시키기 위하여 8비트의 데이터를 일시 저장하는 제2래치부(450)와, 상기 제2래치부(450)의 출력신호를 아날로그 신호로 변환하는 동시에 디스플레이 소자의 비선형 특성을 보상하여 출력하는 디지털/아날로그 컨버터(460)와, 디스플레이 소자의 비선형 특성을 보상하기 위한 바이어스를 선택하여 상기 디지털/안나로그 컨버터(460)로 출력하는 바이어스 엔코더(470)와, 상기 이력신호 레벨선택부(440)의 출력신호에 따라 그 값이 결정되어 상기 바이어스 엔코더(470)에서 선택되는 바이어스를 변경하는 바이어스 콘트롤 레지스터(480)와, 디스플레이 소자에 따라 사용자에 의해 상기 바이어스 엔코더(470)에서 선택되는 바이어스를 변경하기 위한 데이터를 입력시키는 외부 바이어스 공급부(490)를 포함한다.
상기와 같이 구성을 참조하여 디스플레이 소자의 비선형 특성 보정방법을 상세히 설명하면 다음과 같다.
상기 아날로그/디지털(A/D) 컨버터(310)에서 입력되는 아날로그(analog) 영상신호를 디지털(digital) 신호로 변환하면, 디지털 데이터는 디지털 신호처리부(330)에서 출력되는 영상신호를 입력받아 디스플레이 소자에 맞는 영상 형식으로 변환된다. 이때, 변환된 데이터는 디바이스(device) 고유의 비선형 특성 보상을 위해 감마 보정부(340)로 입력된다.
이때, 상기 감마 보정부(340)에서는 디지털 신호처리부(330)에서 출력되는 8비트의 디지털 데이터를 제1래치부(400)에 일시 저장하고, 상기 제1래치부(400)의 출력은 각 비교부(410)로 입력되게 된다. 그러면, 상기 각각의 비교부(410)는 그 디지털 데이터 값을 입출력 인터페이스 버스(430)를 통해 결정된 각 바이어스 레지스터(420)의 서로 다른 기준값과 비교하게 된다.
상기 비교 결과에 따라 입력신호의 레벨이 선택되면 그에 따라 바이어스 엔코더(470)에서 바이어스가 결정되어 디지털/아날로그 컨버터(460)에 의해 입력신호가 변경된다. 이때, 사용되는 디바이스에 따라 사용자가 외부 바이어스 공급부(490)를 통해 상기 바이어스 엔코더(470)에서 선택되는 바이어스를 변경하기 위한 데이터를 입력시킬 수 있다.
결국, 상기 바이어스 콘트롤 레지스터(480) 및 외부 바이어스 공급부(490)에 서 입력되는 데이터에 따라 바이어스 엔코더(470)에서 바이어스가 선택되고, 그에 의해 디지털/아날로그 컨버터(460)의 출력값이 결정된다.
즉, 입력신호가 제5a도에 도시된 바와 같이 선형으로 입력되고, 디스플레이 소자가 제5b도에 도시된 바와 같이 인가되는 전압에 따라 투과광량이 달라지는 비선형 특성을 갖는 경우에, 제5c도에 도시된 바와 같은 형태로 입력신호를 변경시켜 LCD로 출력시킴으로써 상기 제5a도와 같은 광량 특성이 나타나게 된다. 이때, 제5d도에 도시된 바와 같이 비선형 특성을 보상하여야 할 구간을 다수의 단계로 나누어 각 단계의 경계값을 바이어스 레지스터(420)에 저장시켜 입력 디지털 데이터의 값과 비교하여 구간별로 보상을 한다. 각 구간별 보상은 바이어스 값에 의하여 이루어지며 출력 전압률을 바이어스에 대비하여 변경할 퍼센트(percent)를 결정한다.
이상에서 설명한 바와 같은 본 발명은 외부에서 디스플레이 소자에 따른 바이어스를 조정하고 그 조정된 바이어스에 의하여 출력이 결정되기 때문에 각각의 디바이스(device)에 맞는 레벨로 신호의 변환 및 보정이 가능하여 특정 디바이스에 한정되지 않고 비선형 특성을 갖는 모든 디바이스에 적용할 수 있게 되는 효과가 있다.
또한, 입출력 인터페이스 버스(430)를 통하여 각 구간의 결정 및 구간별 바이어스를 조정할 수 있기 때문에 조정이 용이하게 되고, 생산성 향상 및 제품별 화질의 특성을 일원화시키기가 용이하게 되는 효과가 있다.

Claims (5)

  1. 입력되는 아날로그(analog) 영상신호를 디지털(digital) 신호로 변환하는 아날로그/디지털(A/D) 컨버터와; 상기 아날로그/디지털 컨버터의 출력신호를 저장하고 소정의 타이밍으로 출력하는 메모리와; 상기 메모리에서 출력되는 영상신호를 입력받아 디스플레이 소자에 맞는 영상 디지털 데이터 형식으로 변환 출력하는 디지털 신호처리부와; 상기 디지털 신호처리부에서 출력되는 디지털 데이터를 아날로그 신호로 변환하는 동시에 디스플레이 소자의 비선형 특성을 보상하기 위한 서로 다른 복수개의 보상 구간을 구분하여 각 보상구간에 따라 상기 아날로그 데이터로 변환 값의 출력률을 조정하는 감마 보정부와; 상기 감마 보정부에서 출력되는 신호에 따라 액정 패널을 동작시키는 LCD 구동부와; 시스템 각 부분의 동작 타이밍을 결정하는 타이밍 제어부와; 상기 LCD 구동부 및 타이밍 제어부의 동작에 대한 제반 제어 기능을 수행하는 시스템 제어부를 포함하는 것을 특징으로 하는 디스플레이 소자의 비선형 특성 보정장치.
  2. 제1항에 있어서, 상기 감마 보정부는 디지털 데이터를 일시 저장하는 제1래치 수단과, 비선형 특성의 보상 요구 구간을 단계별 구분하여 각 단계의 경계값을 결정하는 입출력 인터페이스 버스와, 상기 입출력 인터페이스 버스에 의해 결정된 각 단계의 경계값이 저장되어 서로 다른 기준값을 출력시키는 N개의 바이어스 레지스터와, 상기 제1래치 수단에서 출력되는 디지털 데이터와 바이어스 레지스터의 각 기준값을 입력받아 이들을 서로 비교하는 N개의 비교 수단과, 상기 각 비교수단의 비교 결과를 전달받아 입력 신호의 레벨을 선택하는 입력신호 레벨선택부와, 상기 입력신호 레벨선택부에서 출력되는 레벨값에 따라 바이어스를 선택하는 바이어스 선택수단과, 상기 입력신호 레벨선택부에 의한 전송 지연을 고려하여 제1래치 수단에서 출력되는 신호를 소정 시간 지연시키기 위하여 데이터를 일시 저장하는 제2래치 수단과, 상기 바이어스 선택수단의 출력 바이어스에 따라 상기 제2래치 수단의 출력신호를 입력받아 비선형 특성을 보상하는 동시에 아날로그 신호로 변환하여 LCD 구동부로 출력하는 디지털/아날로그 컨버터를 포함하는 것을 특징으로 하는 디스플레이 소자의 비선형 특성 보정장치.
  3. 제2항에 있어서, 상기 바이어스 선택수단은 디스플레이 소자의 비선형 특성을 보상하기 위한 바이어스를 선택하여 상기 디지털/아날로그 컨버터로 출력하는 바이어스 엔코더(Bias Encoder)와, 상기 입력신호 레벨선택부에서 선택된 레벨 결과에 따라 그 값이 결정되어 바이어스 엔코더에서 선택되는 바이어스를 변경하기 위한 데이터를 출력하는 바이어스 콘트롤 레지스터와, 사용되는 디스플레이 소자에 따라 상기 바이어스 엔코더에서 선택되는 바이어스를 변경하기 위한 데이터를 출력하는 외부 바이어스 공급부를 포함하는 것을 특징으로 하는 디스플레이 소자의 비선형 특성 보정장치.
  4. 입력되는 아날로그(analog) 영상신호를 디지털(digitlal) 신호로 변환하고 소정의 타이밍으로 출력하는 제1과정과, 상기 제1과정의 영상신호를 디스플레이 소자에 맞는 영상 형식으로 변환하는 제2과정과, 상기 제2과정에서 변환된 데이터를 아날로그 신호로 변환하는 동시에 입력신호의 레벨에 따라 바이어스(bias)를 변경하여 디스플레이 소자의 비선형 특성을 보상한 후 액정 패널을 동작시키기 위한 신호를 출력시키는 제3과정으로 이루어지는 것을 특징으로 하는 디스플레이 소자의 비선형 특성 보정방법.
  5. 제4항에 있어서, 상기 제3과정은 제2과정에서 변환된 데이터를 일시 저장하는 제1단계와, 다수의 신호레벨을 설정하고 입력신호의 레벨을 판별하는 제2단계와, 상기 제2단계에서 판별된 입력신호 레벨값에 따라 바이어스를 선택하는 제3단계와, 상기 제3단계에서 선택된 바이어스에 따라 제1단계에서 저장된 데이터를 변경시키는 동시에 아날로그 신호로 변환하여 출력하는 제4단계로 이루어지는 것을 특징으로 하는 디스플레이 소자의 비선형 특성 보정방법.
KR1019970040486A 1997-08-25 1997-08-25 디스플레이소자의비선형특성보정장치및그보정방법 KR100251151B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1019970040486A KR100251151B1 (ko) 1997-08-25 1997-08-25 디스플레이소자의비선형특성보정장치및그보정방법
US09/132,531 US6281944B1 (en) 1997-08-25 1998-08-11 Apparatus and method for correcting non-linear characteristics in display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019970040486A KR100251151B1 (ko) 1997-08-25 1997-08-25 디스플레이소자의비선형특성보정장치및그보정방법

Publications (2)

Publication Number Publication Date
KR19990017529A KR19990017529A (ko) 1999-03-15
KR100251151B1 true KR100251151B1 (ko) 2000-04-15

Family

ID=19518339

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970040486A KR100251151B1 (ko) 1997-08-25 1997-08-25 디스플레이소자의비선형특성보정장치및그보정방법

Country Status (2)

Country Link
US (1) US6281944B1 (ko)
KR (1) KR100251151B1 (ko)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6763470B1 (en) * 1999-05-19 2004-07-13 Globespanvirata, Inc. System and method for dynamically amplifying a delayed analog signal based on amplitude information obtained from its digital representation
US7298352B2 (en) * 2000-06-28 2007-11-20 Lg.Philips Lcd Co., Ltd. Apparatus and method for correcting gamma voltage and video data in liquid crystal display
KR100505502B1 (ko) * 2000-12-30 2005-07-29 매그나칩 반도체 유한회사 감마 보정 기능을 갖는 아날로그-디지탈 컨버터
US7098886B2 (en) * 2001-06-04 2006-08-29 Samsung Electronics Co., Ltd. Flat panel display
JP4144374B2 (ja) * 2003-02-25 2008-09-03 ソニー株式会社 画像処理装置および方法、記録媒体、並びにプログラム
US8484001B2 (en) * 2003-08-26 2013-07-09 Voyant Health Ltd. Pre-operative medical planning system and method for use thereof
CN100388348C (zh) * 2005-04-08 2008-05-14 浙江大学 液晶显示器gamma曲线与色温自动测量和校正方法及系统
WO2007097759A1 (en) * 2006-02-27 2007-08-30 Thomson Licensing Method for controlling a transposed scan display system using customizable waveforms
TWI315151B (en) * 2006-11-10 2009-09-21 Ind Tech Res Inst System and method of performing multi-scaled clocks for dynamic gamma correction
US20080303767A1 (en) 2007-06-01 2008-12-11 National Semiconductor Corporation Video display driver with gamma control
CN101750764B (zh) * 2008-12-02 2011-12-14 比亚迪股份有限公司 一种LCD屏的gamma曲线检测方法及系统
CN105139885B (zh) * 2015-07-20 2018-01-23 深圳市华星光电技术有限公司 一种可编程伽马电压输出装置和显示设备

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB9024978D0 (en) * 1990-11-16 1991-01-02 Rank Cintel Ltd Digital mirror spatial light modulator

Also Published As

Publication number Publication date
KR19990017529A (ko) 1999-03-15
US6281944B1 (en) 2001-08-28

Similar Documents

Publication Publication Date Title
US5796384A (en) Gamma correction circuit of a liquid crystal display using a memory device
KR100329286B1 (ko) 액정구동회로 및 액정표시장치
US6593934B1 (en) Automatic gamma correction system for displays
US8605121B2 (en) Dynamic Gamma correction circuit and panel display device
KR100251151B1 (ko) 디스플레이소자의비선형특성보정장치및그보정방법
US7289094B2 (en) Device circuit for flat display apparatus and flat display apparatus
US20040090409A1 (en) Gamma correction voltage generation device, and gamma correction device and display device using the same
US20090096819A1 (en) Driving circuit apparatus
US20020036646A1 (en) Gray level conversion method and display device
US6137462A (en) Liquid crystal display driving circuit
KR100542319B1 (ko) 액정표시장치
JP4824206B2 (ja) 表示データ処理回路及び液晶表示装置
US20070153021A1 (en) Data converting circuit and display apparatus using the same
US7443369B2 (en) Liquid crystal display device and an optimum gradation voltage setting apparatus thereof
JPH10319922A (ja) 液晶表示装置のダイナミックレンジ調整方法並びに液晶表示装置及び電子機器
JPH11296149A (ja) デジタルガンマ補正方法及びそれを用いた液晶装置
KR100487309B1 (ko) Lcd 프로젝션 티브이의 감마 & 화이트 밸런스조정장치 및 그 방법
KR19990025691U (ko) 엘씨디(lcd) 모듈의 감마 특성 자동 보정 장치
US6714179B1 (en) System and method for actuating a liquid crystal display
US5671021A (en) Image monitoring apparatus having a common interface for commands and input signals and monitor driver therefor
US20070052641A1 (en) Gray scale voltage outputting device
JPH08320671A (ja) 液晶表示装置
JPH07281153A (ja) 液晶表示装置
KR100970957B1 (ko) 액정 표시 장치의 오프셋 전압 및 이득 전압 설정 방법
JP2004120366A (ja) 画像処理装置、および画像処理方法

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090105

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee