TW200836262A - Method for forming insulating film and method for manufacturing semiconductor device - Google Patents

Method for forming insulating film and method for manufacturing semiconductor device Download PDF

Info

Publication number
TW200836262A
TW200836262A TW096150550A TW96150550A TW200836262A TW 200836262 A TW200836262 A TW 200836262A TW 096150550 A TW096150550 A TW 096150550A TW 96150550 A TW96150550 A TW 96150550A TW 200836262 A TW200836262 A TW 200836262A
Authority
TW
Taiwan
Prior art keywords
treatment
ruthenium
insulating film
film
forming
Prior art date
Application number
TW096150550A
Other languages
English (en)
Inventor
Minoru Honda
Yoshihiro Sato
Toshio Nakanishi
Original Assignee
Tokyo Electron Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tokyo Electron Ltd filed Critical Tokyo Electron Ltd
Publication of TW200836262A publication Critical patent/TW200836262A/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/28008Making conductor-insulator-semiconductor electrodes
    • H01L21/28017Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon
    • H01L21/28158Making the insulator
    • H01L21/28167Making the insulator on single crystalline silicon, e.g. using a liquid, i.e. chemical oxidation
    • H01L21/28202Making the insulator on single crystalline silicon, e.g. using a liquid, i.e. chemical oxidation in a nitrogen-containing ambient, e.g. nitride deposition, growth, oxynitridation, NH3 nitridation, N2O oxidation, thermal nitridation, RTN, plasma nitridation, RPN
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02172Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/22Diffusion of impurity materials, e.g. doping materials, electrode materials, into or out of a semiconductor body, or between semiconductor regions; Interactions between two or more impurities; Redistribution of impurities
    • H01L21/225Diffusion of impurity materials, e.g. doping materials, electrode materials, into or out of a semiconductor body, or between semiconductor regions; Interactions between two or more impurities; Redistribution of impurities using diffusion into or out of a solid from or into a solid phase, e.g. a doped oxide layer
    • H01L21/2251Diffusion into or out of group IV semiconductors
    • H01L21/2254Diffusion into or out of group IV semiconductors from or through or into an applied layer, e.g. photoresist, nitrides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67098Apparatus for thermal treatment
    • H01L21/67109Apparatus for thermal treatment mainly by convection
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67098Apparatus for thermal treatment
    • H01L21/67115Apparatus for thermal treatment mainly by radiation

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • Health & Medical Sciences (AREA)
  • Toxicology (AREA)
  • Chemical & Material Sciences (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Chemical & Material Sciences (AREA)
  • Formation Of Insulating Films (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)

Description

200836262 九、發明說明 【發明所屬之技術領域】 本發明是有關對半導體基板等的被處理基板進行氮化 處理及氧化處理而形成絕緣膜之絕緣膜的形成方法,及包 含如此形成絕緣膜的工程之半導體裝置的製造方法。 【先前技術】 在各種半導體裝置的製造過程,例如進行氮化矽膜的 形成,作爲電晶體的閘極絕緣膜等。形成氮化矽膜的方 法,除 了藉由 CVD(Chemical Vapor Deposition)來使氮化 矽膜堆積的方法以外,例如有藉由電漿處理來對氧化矽膜 導入氮而形成氮氧化矽膜之方法(例如,日本特開200 1 -274 1 48號公報(專利文獻1))。 另一方面,近年來隨著半導體裝置的微細化,閘極絕 緣膜的薄膜化也跟進,被要求形成膜厚數nm之薄的閘極 絕緣膜。因此,直接氮化處理矽而形成氮化矽膜亦被檢 討。 對矽基板直接導入氮而形成閘極絕緣膜的方法,例如 有以使形成的閘極絕緣膜的膜厚均一化,降低等效換算膜 厚(EOT)爲目的,包含:在半導體基板上形成第1氮化膜 的氮化膜形成步驟、及在半導體基板與上述氮化膜之間形 成第1氧化層,且在上述氮化膜上形成第2氧化層的氧化 層形成步驟、及藉由氮化上述第2氧化層來將第2氮化膜 或氧化氮化膜形成於上述第1氮化膜上的氧化層氮化步驟 -5- 200836262 等之絕緣膜的形成方法被提案(例如,曰本特開2 0 0 5 -93 86 5號公報(專利文獻2)參照)。 上述專利文獻2的手法是直接氮化處理矽基板,形成 氮化矽膜之後,更進行氧化處理及氮化處理,藉此從矽基 板的界面側來形成矽氧化層、第1氮化矽膜及第2氮化矽 膜(或氮氧化矽膜)。 但,藉由揭示於專利文獻2的方法來形成的閘極絕緣 膜時,因爲界面態階(Interface state)及固定電荷存在,臨 界値電壓會變化,平帶電壓(Flatband V〇ltage)(Vfb)也會 變大,所以可想像會對電晶體的電子或電洞的移動度帶來 不良影響。如此,專利文獻2的方法,難以形成對電晶體 賦予良好的電氣特性或高可靠度之閘極絕緣膜。 【發明內容】 本發明的目的是在於提供一種可氮化處理矽,形成良 質且薄的絕緣膜之絕緣膜的形成方法。 又,本發明的其他目的是在於提供一種包含如此的絕 緣膜的形成方法之半導體裝置的製造方法。 若根據本發明的第1觀點,則可提供一種絕緣膜的形 成方法,其特徵係包含: 準備一表面露出矽的被處理基板; 對上述矽實施氧化處理,在上述矽表面形成氧化矽膜 的薄膜; 對上述氧化矽膜及其下層的上述矽實施第1氮化處 -6- 200836262 理,形成氮氧化矽膜;及 對上述氮氧化矽膜在N 2 0環境下實施第1熱處理。 在上述第1觀點中,可更包含:上述第1熱處理之 後,對上述氮氧化矽膜實施第2氮化處理,除此以外,可 更包含:對實施上述第2氮化處理之後的上述氮氧化矽膜 實施第2熱處理。 並且,在上述第1觀點中’在上述砂的氧化處理時, 可以0.2〜1 nm的膜厚來形成氧化矽膜。此情況,上述矽 的氧化埋理可以化學的表面處理、紫外線照射處理、電漿 氧化處理或急速熱氧化處理的其中之一來進行。上述化學 的表面處理最好是以 0.2〜0.8nm的膜厚來形成氧化矽 膜。 最好形成有上述氮氧化矽膜的被處理基板的熱處理的 溫度爲1200 °C。並且,在上述第1氮化處理時,可藉由稀 有氣體及含氮氣體的電漿來進行氮化處理。而且,在上述 第2氮化處理時、或上述氮氧化矽膜的氮化處理時,可藉 由稀有氣體及含氮氣體的電漿來進行氮化處理。 在上述第1氮化處理時或上述第2氮化處理時,可藉 由以具有複數個縫隙的平面天線來導入微波至處理室内而 形成的含氮電漿來進行氮化處理。此情況,最好是在載置 於上述處理室内的被處理基板與電漿發生區域之間,使具 有複數個貫通開口的電介質平板介在,而進行氮化處理。 上述第2熱處理可在N20氣體與N2氣體的混合氣體 環境或N20氣體環境下進行。此情況,可將處理壓力設 200836262 爲133.3〜1333?&,將處理溫度設爲900〜1200°(:。 上述第2熱處理可在N2氣體環境、02氣體環境或N2 氣體與〇2氣體的混合氣體環境下進行。此情況,可將處 理壓力設爲 133.3〜1 3 3 3 Pa,將處理溫度設爲 8 00〜 1 2 00〇C。 可更包含:在上述矽的氧化處理之前以含稀氫氟酸的 溶液來進行被處理基板的表面活性化處理。 若根據本發明的第2觀點,則可提供一種半導體裝置 的製造方法,其特徵係包含: 絕緣膜形成處理,其係包含:對表面露出矽的被處理 基板的上述砂實施氧化處理,在上述砂表面形成氧化矽膜 的薄膜、及對上述氧化矽膜及其下層的上述矽實施氮化處 理’形成氮氧化矽膜、及對上述氮氧化矽膜在N20環境 下實施熱處理;及 之後’對上述被處理基板形成所定的半導體裝置要素 的處理。 若根據本發明的第3觀點,則可提供一種電腦可讀取 的記憶媒體’係動作於電腦上,記憶有用以控制具備氧化 處理裝置 '氮化處理裝置及熱處理裝置的基板處理系統之 程式’其特徵係使上述基板處理系統控制於電腦,而使能 夠進行絕緣膜的形成方法,上述程式實行時包含: 準備一表面露出矽的被處理基板; 對上述5夕實施氧化處理,在上述矽表面形成氧化矽膜 的薄膜; 200836262 又,上述熱處理之後,氮化處理上述氮氧化矽膜時, 藉由使氮氧化矽膜的表面附近的氮濃度上昇,可更降低洩 漏電流。 因此,藉由本發明方法所形成的絕緣膜,例如作爲電 晶體的閘極絕緣膜使用時具有良好的電氣特性。所以,本 發明有助於利用在微細化的半導體裝置的製造過程中形成 1 nm未滿的薄閘極絕緣膜。 【實施方式】 以下,適當參照圖面來具體說明有關本發明的實施形 態。 圖1是表示本發明的絕緣膜的製造方法之一實施形態 的流程圖。圖2是對應於圖1的步驟S 1〜步驟S 5的各工 程之工程剖面圖,圖3是上述各工程後的絕緣膜中的深度 方向的氮(N)及氧(0)的分布。在此,舉例說明可作爲電晶 體的閘極絕緣膜利用之絕緣膜的形成。 首先,對半導體晶圓(以下簡稱「晶圓」)之類的矽基 板3 0 1進行氮化處理(步驟S 1 :第1氮化處理工程)。藉由 此第1氮化處理工程在矽基板301的矽層3 02上形成0.2 〜Inm未満、最好是0.2〜〇.7nm的膜厚之超極薄氧化矽 膜(Si 02膜)310。此步驟S1的氮化處理可使用各種的方 法例如化學的表面處理、紫外線照射處理、電漿氧化處理 或急速熱氧化處理等來進行,並無特別加以限定。 化學的表面處理是例如使用銨過氧化氫(Ammonium -10- 200836262
Hydrogen Peroxide Mixture ; APM)、塩酸過氧化氫 (Hydrogen C h 1 o r i d e - H y d r o g e n Peroxide Mixture ; HPM)、 硫酸過氧化氫、硝酸過氧化氫、硫酸銨過氧化氫、硝酸銨 過氧化氫及該等的組合之具有氧化作用的藥劑來氧化處理 砂表面,藉此以 0.2〜l.Onm、較理想是 0.2〜0.8nm、更 理想是0.2〜0.5nm的膜厚來形成超極薄氧化矽膜(“〇2 膜)3 1 0。化學性氧化處理的條件,例如APΜ處理爲使用 ΝΗ4ΟΗ: Η2〇2: Η20=1: 2: 10 的藥劑,以 60°C,10 分鐘 處理的方法,或 HPM處理可舉使用 HC1 : H202 : H2 0 = 1 : 1 : 5的藥劑,以80 °C,10分鐘處理的方法。使 用於化學性氧化處理的藥劑中的鹼金屬、重金屬、有機物 寺的雜質濃度是lppm以下、更理想是使用〇〇5ppm以下 的高純度者。藉此,可形成雜質少,無損傷的氧化膜。 紫外線照射處理是在氧化環境中,例如藉由將波長1 〜400nm、最好是1〜30〇nm的紫外線照射於矽表面來進 行’藉此可形成無損傷的微密氧化膜。作爲照射紫外線的 光源,例如可使用氙氣燈(xenon lamp)、水銀燈、氘燈 等。 電漿氧化處理是例如使用和後述圖5的電漿處理裝置 100同樣構成的電漿處理裝置、或遠端(remote)電漿、ICp 電漿、表面反射波電獎、磁電管(magnetron)電漿等,處理 氣體是例如使用Ar及〇2,Ar流量=〇〜6000mL/min(sccn〇 、〇2 流量=1 〜6000mL/min(seem),流量比 Ar/〇2=1〜1000 ,且將處理室内調整成0.67〜1 3 3 3 Pa(5mT〇H〜10To:rr〇、 -11 - 200836262 較理想是 13.3〜5 3 3.3 Pa(100mTorr〜4Tor〇的處理壓力, 將晶圓 W的溫度加熱至 3 00〜8 00°C、最好是 400〜 600 °C,處理 5〜120秒。此時的微波功率是 1 000〜 3000W,較理想是1000〜2500W。藉此,可形成微密的氧 化膜。 急速熱氧化處理是例如使用 RTP(Rapid Thermal Processing)裝置,在800〜1100 °C的處理溫度下,〇2流量 爲 2 〜1 0L/min(slm)、處理壓力爲 1 3 3 · 3 〜7 9 9 8 0 P a (1 〜 6 0 0Torr),進行10〜50秒處理。另外,其他亦可使用 WVG (Water Vapor Generator)等的熱氧化爐,藉此亦可形 無損傷的緻密膜。 其次,對形成有氧化矽膜3 1 0的矽基板3 0 1進行氮化 處理(步驟S2 :第1氮化處理工程)。藉由此第1氮化處理 工程來氮化處理氧化矽膜3 1 0及其下的矽層3 02,在膜厚 比氧化矽膜310更厚(増膜)的狀態下形成氮氧化矽膜(SiN 膜)3 1 3。此步驟S2的氮化處理可用各種的方法例如熱製 程、電漿處理等來進行,並無特別加以限定。但,由幾乎 無電漿損傷來將氮氧化矽膜3 1 3控制成極薄膜厚形成的觀 點來看,最好是使用高密度且低電子溫度、在 〇. 5〜 1.5[eV]的低離子能量下處理可能之例如圖5所示的電漿 處理裝置10 0(後述)來進行電漿氮化處理。 利用電漿處理裝置來進行電漿氮化處理時,是例如將 Ar等的稀有氣體流量設定成100〜6000mL/min(SCCm),將 N2氣體流量設定成10〜2000mL/min(sccm)。此情況’ Ar -12- 200836262 與仏的流量比Αγ/Ν2可爲0.5〜600,較理想是2〜200。 然後,將反應室(chamber)内調整成0.66〜1 3 3 3 Pa(0.005〜 lOTorr),最好是 66.7 〜667Pa(0.5 〜5Torr),更理想是 133.3〜266.6Pa(l〜2Torr)的處理壓力,且將晶圓 W的溫 度加熱至3 00〜8 00 t:,較理想是400〜80(TC,更理想是 600〜800°C程度。又,最好微波功率爲 5 00〜2000W。另 外,在未配備平板60(後述)時,最好是調整成133.3〜 1 3 3 3 Pa(l〜lOTorr)的處理壓力。如此,在步驟S2的第1 氮化處理工程中,最好是在生成以游離基(radical)成份作 爲主體的電漿之條件下進行氮化處理。藉此,損傷不會進 入膜、基板。 氮化矽膜的膜厚可藉由調節上述條件中例如溫度、壓 力、微波功率來控制成所望的膜厚,更可藉由調節處理時 間來控制。並且,亦可在處理室内的空間配置具有均等開 口的複數個孔之例如石英製的平板,抑制離子的供給。 此步驟S2終了時的氮化矽膜313,如圖3(a)所示, 雖在氮氧化矽膜313中之與矽層3 02的界面導入N原 子,在界面存在氧原子及氮原子。因此,在使用該超極薄 絕緣膜的電晶體或電容中,平帶電壓(Vfb)會被壓低,可 取得高 Gm(傳達電導(conductance))、高 ON電流(Ion)特 性。 其次,使用圖9所示的熱處理裝置101(後述)來氧化 處理形成有氮氧化矽膜313的矽基板301 (步驟S3 :第1 退火工程)。藉此,氮氧化矽膜3 1 3會被更氧化而導入 -13- 200836262 氧,在氧濃度從表面側往和矽層3 02的界面減少的方向形 成具有濃度梯度的氮氧化矽膜(SiON膜)3 14。此第1退火 工程的條件,最好是使用N20氣體與N2氣體的混合氣 體、或 N20 氣體,其 N2〇 流量 50 〜6000mL/min(sccm)、 N2流量 0〜3000mL/min(sccm),此時的N2O分壓最好爲 3. 3 Pa以上133. 3 Pa以下。並且,最好在處理壓力爲133.3 〜1 3 3 3 3 P a,9 0 0 °C以上1 2 0 0 °C以下的處理溫度進行〇 · 1〜2 分鐘程度熱處理。另外,處理溫度越高溫越好,最好是 1000 °C以上,又以1000〜1200 °C更佳。 如此,在N20氣體環境下以 1 000〜1 200°C的高溫來 進行熱氧化處理而取得的氮氧化矽膜3 04,如圖3(b)所 示,表面側會被氧化,厚度方向全體氧會増加,而實質氮 濃度會變低,膜中的氮濃度的分布是與圖3(a)的分布同 樣’隨著往和矽層3 02的界面側在深度方向膜中的氮濃度 會増加,且在界面氮濃度會降低,比起圖3 (a),具有全體 低濃度的分布。另一方面,氧濃度是全體的傾向爲從氮氧 化矽膜3 04的表面側往矽層3 02的界面側減少,具有與圖 3(a)同樣的分布,但全體氧濃度要比(a)更高,在界面也會 被導入比(a)更高水準的氧。具有如此的氮/氧濃度分布的 氮氧化矽膜3 04,可藉由在與矽層3 02的界面形成Si-〇 來使氮原子遠離界面,因此可使絕緣膜中的固定電荷減 少。 亦即,藉由Si-SiN變成Si-SiO,界面態階會減少, 平帶電位(Vfb)會更被壓低,可縮小洩漏電流。並且,電 -14- 200836262 晶體的臨界値電壓(vth)移動會被改善,且可取得良好的 Gm或Ion特性等。 其次,例如使用圖5所示的電漿處理裝置1〇〇(後述) 作爲電漿處理裝置,來只對氮氧化矽膜(Si ON膜)3 14的表 面側進行電漿氮化處理(步驟S4 :第2氮化處理工程)。藉 由此步驟4的氮化處理,在氮氧化矽膜3 1 4的表面側(例 如深度方向〇.5nm爲止)從新導入氮,如圖3(c)所示,相 較於步驟S3終了時(參照圖3 (b))使表層的氮濃度上昇, 藉此形成在厚度方向具有均一的氮濃度分布的氮氧化矽膜 3 1 5。藉由如此使表面側的氮濃度上昇,可在維持電晶體 的臨界値電壓(Vth)移動壓制效果、高Gm、高Ion特性的 狀態下減少洩漏電流。又,藉由膜中的氮濃度的上昇,可 防止硼的穿過,可使半導體裝置的可靠度提升。 使用電漿處理裝置來進行基板表面的氮化處理時的條 件,是例如將Ar等的稀有氣體流量設定成1〇〇〜woomL/ min(sccm),將 N2 氣體流量設定成 5 〜2000mL/min(sccm) 。此情況,Ar與N2的流量比Ar/N2可爲0.5〜600,較理 想是2〜200。然後,將反應室内調整成066〜 1333Pa (5mTorr 〜lOTorr),較理想是 1 · 3 3 〜2 6 · 6 P a ( 5 m T o r r 〜 0.2Torr),更理想是1.33〜12Pa(5〜90mTor〇的處理壓 力,且將晶圓 W的溫度加熱於2 〇 〇〜6 〇 〇 °c,較理想是 200〜400°C,更理想是3 00〜400°C程度。並且,微波功率 最好爲5 00〜2000W。 另外’在未配備平板60時,最好是調整於6.6〜 -15- 200836262 26.6Pa(0.05 〜0.2Torr)的處理壓力。 如此’在步驟S4的第2氮化處理工程中,最好是生 成離子成份主體的電漿來進行氮化。如此的電漿,較理想 是0.5〜2[ev]的低電子溫度,ixi〇1G/cm3〜5xl〇i2/cin3的 高密度。 藉由以上的步驟S1〜步驟S4的處理,在矽基板301 的矽層3 02上,形成氮氧化矽膜3丨5,其係具有一定水準 的氮會從表面附近往和矽層3 〇2的界面導入,在界面往深 度方向氮濃度會減少之分布。 其次’進行使氮氧化矽膜3 1 5的膜質形成緻密而來提 高絕緣特性的退火(步驟S 5 :第2退火工程)。此退火,可 例如使用圖9所示的熱處理裝置1 〇 1來進行。此時的退火 可在N2氣體、Νβ氣體或〇2氣體、或者該等的混合氣體 環境下、最好是N2氣體、〇2氣體或n2與〇2的混合氣體 環境下進行。在此,最好N2流量、N20流量或〇2流量是 分別爲1〇〇〜6000mL/min(sccm)。處理壓力最好是66.7pa 以上,更理想是1 3 3 · 3〜1 3 3 3 P a,處理溫度最好是8 0 0 °C 〜1 2 0 0 °C,更理想是8 0 0〜1 0 〇 〇 °C。處理時間最好是〇 . 5〜 2分鐘程度。此步驟S 5的第2退火終了後,如圖3 所 示,絕緣膜3 1 6中的氮與氧的深度方向的分布,和步驟 S 4終了時[參照圖3 (c )]作比較,幾乎無變化。但,藉由第 2退火,絕緣膜中的S i - N結合的缺陷部位會更被修復, 因此隨時間經過的N脫離少,可形成緻密且良質的氮氧 化矽膜。此情況,通常退火若在氧化環境及惰性環境的其 -16- 200836262 中之一,大氣壓下1 000 前後進行’則會形成過 火,無法將氧及氮控制成所望的分布,因此最好在 〜1 3 3 3 P a的減壓狀態下進行。 藉由以上的步驟S1〜步驟S5的處理,例如可 有總膜厚爲2〜3 nm,較理想是在步驟S 1所取得的 膜的膜厚的2〜1 5倍的膜厚之絕緣膜3 1 6。由於此 3 i 6在膜中含氮,因此即使是上述膜厚照樣可縮小 所以,相較於爲了縮小E0T而不得不薄膜化的 膜,可有利縮小洩漏電流。此絕緣膜3 1 6,如上述 膜中的固定電荷及界面態階少,平帶電位(Vfb)低 在作爲電晶體的閘極絕緣膜使用時,爲可取得10 佳,高Gm,難發生Vth移動,且具有洩漏電流少 電氣特性之絕緣膜。 其次,說明可適於使用在實施本發明的閘極絕 製造方法上的基板處理系統。圖4是表示如此的基 系統2 0 0的槪略構成模式平面圖。在此基板處理系 的大致中央,配設有用以搬送晶圓W的搬送室1 3 1 夠包圍此搬送室1 3 1的周圍之方式配設有:對晶匱 行電漿氮化處理的電漿處理裝置1 〇0、對晶圓W進 熱氧化處理的熱處理之熱處理裝置1 〇 1、進行各處 的連通/遮斷的操作之閘閥(圖示省略)、在搬送室1: 氣搬送室1 40之間進行晶圓W的交接之兩座的加 (load-lock)單元 134 及 135。 在加載互鎖單元1 3 4、1 3 5的旁邊分別配設有 剩的退 133.3 形成具 氧化矽 絕緣膜 EOT。 氧化5夕 ,由於 ,因此 η特性 的良好 緣膜的 板處理 統20 0 。以能 丨W進 行包含 理室間 51與大 載互鎖 用以進 -17- 200836262 行各種的預備冷卻乃至冷卻操作的預備冷卻單元1 45、冷 卻單元146。另外,在使用加載互鎖單元134、135作爲 冷卻單元時,可不設置預備冷卻單元 14 5、冷卻單元 146 ° 在搬送室131的内部配設有搬送臂137及138,可在 與上述各單元之間搬送晶圓W。 設有大氣搬送室140,其係連接至加載互鎖單元134 及135,配備搬送手段141及142。此大氣搬送室140是 處於藉由垂直層流(downflow)的清浄空氣來維持乾淨的環 境之狀態。在大氣搬送室140連接卡匣(cassette)單元 143,可藉由搬送手段141及142在安裝於卡匣單元143 上的4台卡匣1 44之間搬出入晶圓W。並且,鄰接於大氣 搬送室140設有對準室147,在此進行晶圓W的對準。 並且,基板處理系統200的各構成部是形成藉由具備 CPU的製程控制器1 50來進行控制的構成。在製程控制器 150連接使用者介面151,該使用者介面部151是由鍵盤 及顯示器等所構成,該鍵盤是供以工程管理者管理基板處 理系統200而進行指令的輸入操作等,該顯示器是使基板 處理系統200的操業狀況可視化而予以顯示者。 而且,在製程控制器1 50連接記憶部1 52,該記憶部 152儲存有用以藉由製程控制器150的控制來實現在基板 處理系統200所被執行的各種處理之控制程式(軟體)或處 理條件資料等的處方(r e c i p e)。 然後,因應所需,根據來自使用者介面部1 5 1的指示 -18- 200836262 等,從記憶部1 52叫出任意的處方,而使執行於製程控制 器150,在製程控制器150的控制下,進行基板處理系統 2 00之所望的處理。並且,上述控制程式或處理條件資料 等的處方,可利用儲存於電腦可讀取的記憶媒體、例如 CD-ROM、硬碟、軟碟、快閃記憶體等的狀態者,或從其 他的裝置,例如經由專用線路來隨時傳送,上線利用。 其次,圖5是表示作爲基板處理系統200的電漿氮化 處理單元之電漿處理裝置1 〇〇的一例模式剖面圖。此電漿 處理裝置100爲RLSA微波電漿處理裝置,其係使用具有 複數個縫隙的平面天線、特別是RLSA(Radial Line Slot Antenna ;徑向線縫隙天線)來導入微波至處理室内而使電 漿發生,藉此得以產生高密度且低電子溫度的微波電漿, 例如可爲利用具有1χ1〇1()〜5xl〇12/cm3的電漿密度,且 0.5〜2 [eV]的電子溫度之電漿的處理。因此,可適用於例 如MOS(Metal-Oxide-Silicon)電晶體等各種半導體裝置的 製造過程之閘極絕緣膜的形成等目的。 另外,在使用平板60(後述)時,由於是產生具有在第 1電漿領域§!爲1〜2[eV]、在第2電漿領域S2爲0.5〜 l[eV]未満的極低電子溫度之游離基成份的電漿’因此可 形成低損傷的電漿處理。 上述電漿處理裝置1〇〇是構成氣密’具有被接地之略 圓筒狀的反應室1。在反應室1的底壁la的大略中央部 形成有圓形的開口部1 0 ’在底壁1 a設有與該開口部1 〇 連通,往下方突出的排氣室1 1。 -19- 200836262 在反應室1内設有用以水平支撐被處理基板亦即晶圓 W之A1N等的陶瓷所構成的載置台2。此載置台2是藉由 從排氣室1 1的底部中央延伸至上方的圓筒狀之A 1 N等的 陶瓷所構成的支撐構件3來支撐。在載置台2的外緣部設 有用以引導晶圓W的導環(guide ring)4。並且,在載置台 2中埋入電阻加熱型的加熱器5,此加熱器5是藉由自加 熱器電源6給電來加熱載置台2,以此熱來加熱被處理基 板亦即晶圓 W。此時,可從室溫到 80(TC的範圍控制溫 度。另外,在反應室1的内周設有石英所構成的圓筒狀襯 墊(liner)7。並且,在載置台2的外周側,爲了將反應室1 内予以均一排氣,而環狀設置具有多數個排氣孔8a的石 英製的遮擋板(baffle plate)8,此遮擋板8是藉由複數個 支柱9所支撐。 在載置台2中,供以支撐晶圓W而使昇降的晶圓支 撐銷(未圖示)會被設成可突沒於載置台2的表面。 在載置台2的上方配備有供以使電漿中的離子能量減 衰的平板60。藉由此平板60的使用,在以薄膜例如未満 1 nm的膜厚形成氮化矽膜時,具有膜厚的控制性佳的優 點。此平板60是例如藉由石英、藍寶石、SiN、SiC、 Al2〇3、A1N等陶瓷的電介質(Dielectric)、或多晶5夕、單 結晶矽、非晶形矽等所構成。在該等之中,基於防止金屬 污染,最好是石英、SiN、多晶矽、單結晶矽、非晶形矽 等矽系的高純度材料。 而且,平板60是其外周部會與從反應室1内的襯墊 -20- 200836262 7往内側突起於全周的支撐部7 0卡合,藉此予以支撐。 另外,平板60亦可使用其他的方法來支撐。 平板6 0的安裝位置,最好是接近晶圓w的位置,平 板60與晶圓W的距離(高度H2),較理想是例如爲3〜 5 0 m m,更理想是2 5〜3 5 m m程度。此情況,平板6 0的上 面與透過板28(後述)的下面的距離(高度HQ,較理想是例 如爲30〜150mm,更理想是50〜100mm程度。藉由在如 此的位置配備平板6 0,可一面抑止電漿損傷,一面使砂 均一地氮化。 以平板6 0作爲境界,在其上方形成第1電漿領域 S i,在其下方形成第2電漿領域S2。第1電漿領域S i與 第2電漿領域S 2的容積,最好是設定成相同,或是第2 電漿領域S2較小。第1電漿領域S!的高度HU與第2電 漿領域S2的高度H2的比(Hi/HJ,較理想是例如爲〇.6〜 5 0,更理想是1.4〜4。 在平板60中形成有複數個貫通孔60a。圖6及圖7 是表示平板6 0的詳細圖面。圖6是表示從上面所見平板 6〇的狀態,圖7是表示平板60的要部剖面。 平板60的貫通孔60a是以貫通孔60a的配設領域能 夠比圖6中虛線所示之晶圓W的載置領域大上若干的方 式來大略均等地配置。具體而言,例如圖6,對3 0 0mm 直徑的晶圓W而言相當於連結貫通孔6 0 a的配置領域的 外延之圓的直徑長度L會比晶圓W的外周緣更擴大至貫 通孔6 0 a的間距以上、例如擴大至大槪5〜3 0 mm外側, -21 - 200836262 來配設貫通孔60a。另外,亦可將貫通孔60a配設於平板 6 0的全面。藉由如此地比晶圓直徑更擴大配置貫通孔 6〇a,可使氮化處理形成均一。 貫通孔60a的直徑Di可任意設定,例如最好爲2〜 15 mm,更理想是2.5〜l〇mm。另外,圖 6是貫通孔60a 的直徑爲1 0 m m的例子。平板6 0内可依貫通孔6 0 a的位 置來使孔的大小變化,且貫通孔60a的配置亦可例如選擇 同心圓狀、放射狀、螺旋狀等任意的配列。另外,平板 60的厚度(TJ,較理想是例如爲2〜20mm程度,更理想 是設定成2〜5mm程度。藉由如此規定貫通孔60a的直 徑,可降低Vde,縮小對晶圓W的離子損傷,進而能夠形 成均一的氮化處理。 此平板60是作爲使電漿的離子能量總量低減的離子 能量低減手段用。 亦即,藉由配備電介質的平板60,主要可使電漿中 的游離基通過,阻礙大多的離子。爲了此目的,如後述, 最好是綜合考量平板60的貫通孔60a的開口面積、貫通 孔60a的直徑Di,甚至貫通孔60a的形狀或配置、平板 60的厚度TK亦即壁60b的高度)、平板60的設置位置(離 晶圓W的距離)等。例如,將貫通孔60a的孔徑設爲2.5 〜10mm時,在對應於晶圓w的平板60的領域内(亦即重 疊於晶圓W的範圍),對晶圓W的面積之貫通孔60a的合 計開口面積的比率最好是形成1 〇〜50%。藉由控制開口面 積比率’離子能量會被壓制,可在低Vde的狀態下進行氮 -22- 200836262 化處理。 另外,在圖5所示的電漿處理裝置1〇〇是配置一片平 板6 0,但亦可因應所需重疊配置兩片以上的平板。貫通 孔6 0 a等的開口面積或其比率等,可按照電漿氮化處理的 對象或處理條件等來適當調整。 在反應室1的側壁設有呈環狀的氣體導入構件1 5, 在該氣體導入構件1 5連接有氣體供給系1 6。另外,氣體 導入構件亦可配置成淋浴狀。此氣體供給系1 6是例如具 有Ar氣體供給源1 7、N2氣體供給源1 8,該等氣體是分 別經由氣體管路20來到達氣體導入構件丨5,由氣體導入 構件1 5來導入至反應室1内。分別在氣體管路2 〇設有質 量流控制器2 1及其前後的開閉閥22。另外,亦可取代上 述N2氣體,使用含氮氣體,例如NH3氣體、N2與H2的 混合热體、聯氣(hydrazine)等,但最好爲不含氨之N2等 的含氮氣體。又,亦可取代上述Ar氣體,使用Kr、Xe、 He等的稀有氣體。 在上述排氣室1 1的側面連接有排氣管23,在此排氣 管23連接有含高速真空泵的排氣裝置24。然後,藉由使 該排氣裝置24作動,反應室1内的氣體會被均一地排出 至排氣室1 1的空間1 1 a内,經由排氣管23來排氣。藉此 可將反應室1内高速地減壓至所定的真空度、例如 0.133Pa 〇 在反應室1的側壁設有:供以在和鄰接於電漿處理裝 置100的搬送室(未圖示)之間進行晶圓W的搬出入之搬出 -23- 200836262 入口 25、及開閉該搬出入口 25的閘閥26。 反應室1的上部是形成開口部,沿著此開口部的 部而突出設有環狀的支撐部2 7 ’且由電介質、例如石 或Al2〇3、A1N等的陶瓷所構成,透過微波的透過板 會經由密封構件2 9來氣密地設置於該支撐部2 7。因此 反應室1内會被保持於氣密。 在透過板2 8的上方,以能夠和載置台2對向的 式,設有圓板狀的平面天線構件3 1。此平面天線構件 是卡止於反應室1的側壁上端。平面天線構件31是例 表面由鍍金或銀的銅板或鋁板所構成,放射微波的多數 縫隙狀的孔3 2會以所定的圖案來貫通形成。此孔3 2是 如圖8所示呈長形狀者會成對,典型的是成對的微波放 孔3 2彼此間會配置成「T」字狀,該等的對爲複數,配 成同心圓狀。孔3 2的長度或配列間隔是對應於微波的 長(λ g)而定’例如孔3 2的間隔是配置成χ g / 4、λ g / 2 Xg。另外,在圖8中,以Δγ來表示形成同心圓狀之隣 的孔3 2彼此間的間隔。又’孔3 2亦可爲圓形狀、圓弧 等的其他形狀。又,孔32的配置形態並無特別加以 定’除了同心圓狀以外’例如亦可配置成螺旋狀、放 狀。 在此平面天線構件3 1的上面設有具有比真空更大 電常數的慢波材3 3。由於在真空中微波的波長會變長 因此此慢波材3 3是具有縮短微波的波長來調整電漿的 能。另外’在平面天線構件3 1與透過板2 8之間,以及 緣 英 28 方 3 1 如 個 例 射 置 波 或 接 狀 限 射 介 機 在 -24- 200836262 慢波材3 3與平面天線構件3 1之間,可分別密接或離開。 在反應室1的上面,以能夠覆蓋該等平面天線構件 3 1及慢波材3 3的方式,設有例如由鋁或不鏽鋼鋼等的金 屬材所構成的遮蔽蓋體34。反應室1的上面與遮蔽蓋體 34是藉由密封構件35來密封。在遮蔽蓋體34中形成有 冷卻水流路34a,藉由使冷卻水通流於此,可冷卻遮蔽蓋 體3 4、慢波材3 3、平面天線構件3 1、透過板2 8。並且, 遮蔽蓋體34是被接地。 在遮蔽蓋體34的上壁中央形成有開口部36,在該開 口部3 6連接有導波管3 7。在此導波管3 7的端部經由匹 配電路3 8來連接產生微波的微波產生裝置3 9。藉此,於 微波產生裝置39產生之例如頻率2.45 GHz的微波可經由 導波管3 7來傳至上述平面天線構件3 1。微波的頻率亦可 使用 8.35GHz、1.98GHz 等。 導波管3 7是具有:從上述遮蔽蓋體3 4的開口部3 6 延出至上方的剖面圓形狀的同軸導波管3 7a、及在此同軸 導波管3 7a的上端部經由模式變換器40來連接之延伸於 水平方向的矩形導波管37b。在矩形導波管37b與同軸導 波管37a之間的模式變換器40是具有將以TE模式來傳播 於矩形導波管37b内的微波變換成TEM模式的機能。在 同軸導波管37a的中心有内導體41延伸著,内導體41是 在其下端部連接固定於平面天線構件3 1的中心。藉此, 微波是經由同軸導波管3 7a的内導體4 1來放射狀效率佳 均一地傳播至平面天線構件3 1。 -25- 200836262 在如此構成的RLSA方式的電漿處理裝置100中’可 進行藉由以下那樣的程序來直接氮化晶圓W的矽層而形 成氮化矽膜等的處理。 首先,開啓閘閥26而從搬出入口 25來將形成有矽層 的晶圓 W搬入至反應室1内,載置於載置台2上。然 後,從氣體供給系1 6的Ar氣體供給源1 7及N2氣體供給 源1 8來將Ar氣體、N2氣體以所定的流量經由氣體導入 構件15來導入至反應室1内。並且,將反應室1内調整 成所定壓力,且將晶圓W的溫度加熱至所定溫度。 其次,將來自微波產生裝置3 9的微波經由匹配電路 38來引導至導波管37,使依序通過矩形導波管37b、模 式變換器40、及同軸導波管37a,而經由内導體41來供 給至平面天線構件3 1,從平面天線構件3 1的孔3 2(縫隙 (slot))經由透過板28來使放射至反應室1内的晶圓W上 方空間。微波是在矩形導波管3 7b内以TE模式傳送,此 TE模式的微波會在模式變換器40變換成TEM模式,於 同軸導波管37a内朝向平面天線構件31傳送。此時,微 波產生裝置39的功率最好爲0.5〜5kW。 藉由從平面天線構件3 1經由透過板2 8來放射至反應 室1的微波,在反應室1内形成電磁場,使A r氣體、N 2 氣體電漿化。此微波電漿是藉由微波從平面天線構件3 i 的多數個孔32放射,以大略lxl〇1G〜5xl0i2/cm3的高密 度,且在晶圓W附近,形成約1.5 [eV]以下的低電子溫度 電漿。 •26· 200836262 如此形成的微波電漿是離子等對底層膜所造成的電漿 損傷少者,在反應室1内設置具有貫通孔的電介質的平板 60,而分離成產生電漿的第1電漿領域Si、及藉由通過 平板6 0的電漿來處理晶圓W的第2電漿領域S 2,藉此第 2電漿領域S 2内的離子能量會大幅度減衰,可降低基板附 近鞘層電壓(sheath voltages) Vdc。並且,可將電漿的電 子溫度降低至l[eV]以下、更理想是0.7[eV]以下,而能夠 更減少電漿損傷。 然後,可藉由電漿中的活性種、主要是氮游離基(N# ) 等的作用,在氧化矽膜中導入N原子。 其次,說明有關基板處理系統200的熱處理單元之熱 處理裝置1 0 1。圖9是表示如此之熱處理裝置1 0 1的槪略 構成圖。此熱處理裝置1 0 1是用以進行控制性佳短時間退 火(RTA ; Rapid Thermal Annealing)之單片式的 RTP (Rapid Thermal Processing)裝置,例如可使用在對形成於 晶圓W的薄膜進行800〜120(TC程度之高溫領域的熱氧化 處理或退火處理等。 另外,熱處理裝置,並非限於單片式者,亦可利用分 批式的熱處理裝置來同時處理複數的基板。 在圖9中,符號71是圓筒狀的製程反應室,在此製 程反應室71的下方設有可裝卸的下部發熱單元72。並 且,在製程反應室7 1的上方,以能夠和下部發熱單元72 呈對向的方式設有可裝卸的上部發熱單元74。下部發熱 單元7 2是具有複數個配列於形成冷卻水流路(未圖示)的 -27- 200836262 水冷套(jacket) 73的上面之作爲加熱手段的鎢燈76。同 樣,上部發熱單元74是具有形成冷卻水流路(未圖示)的 水冷套75、及複數個配列於其下面作爲加熱手段的鎢燈 76。另外,並非限於鎢燈76,例如亦可爲鹵素燈、Xe 燈、水銀燈、閃光燈等。如此,在製程反應室71内相向 配備的各鎢燈76是被連接至未圖示的電源、及調節來自 電源的電力供給量的控制部(製程控制器1 5 0),藉此可控 制發熱量。 在下部發熱單元72與上部發熱單元74之間設有用以 支撐晶圓W的支撐部7 7。 此支撐部77具有: 晶圓支撐銷77a,其係用以在保持於製程反應室71 内的處理空間的狀態下支撐晶圓W ;及 襯墊設置部77b,其係支撐用以在處理中計測晶圓W 溫度的熱襯墊78。 並且,支撐部77是與未圖示的旋轉機構連結,使支 撐部77全體旋轉於鉛直軸周圍。藉此,在處理中晶圓w 會以所定速度旋轉,謀求熱處理的均一化。 在反應室71的下方配置有高溫計(Pyrometer)8i,經 由連接璋(port) 8 1 a及光纖8 1 b來以高溫計8 1計測熱處理 中來自熱襯墊7 8的熱線,藉此可間接地掌握晶圓w的溫 度。另外,亦可直接計測晶圓W的溫度。 並且,在熱襯墊78的下方,在與下部發熱單元72的 鎢燈76之間配置有石英構件79,如圖示,上述連接嗥 -28- 200836262 8 1 a是設置於該石英構件79。另外,亦可配備複數個連接 ί阜 8 1 a。 而且,在晶圓W的上方,也會在與上部發熱單元74 的鎢燈76之間配備石英構件80a。又,以能夠圍繞晶圓 W的方式,在反應室71的内周面亦配設有石英構件 80b ° 另外,用以支撐晶圓W而使昇降的升降銷(未圖示)會 貫通熱襯墊7 8設置,使用於晶圓W的搬出入。 在下部發熱單元72與製程反應室7 1之間、及上部發 熱單元74與製程反應室71之間,分別介有密封構件(未 圖示),製程反應室7 1内會形成氣密狀態。 並且,在製程反應室7 1的側部配備有連接至氣體導 入管82的氣體供給源83,可在製程反應室71的處理空 間内,例如導入N20氣體、02氣體、Ar氣體等的氣體。 並且,在製程反應室71的下部設有排氣管84,可藉由未 圖示的排氣裝置來使製程反應室7 1内減壓。 在以上那樣構成的熱處理裝置1 0 1中,將晶圓W安 裝於製程反應室7 1内的晶圓支撐部77之後,形成氣密的 空間。其次,在製程控制器1 5 0的控制下,一旦從未圖示 的電源來將所定的電力供給至下部發熱單元72及上部發 熱單元74的各鎢燈76而開啓,則各鎢燈76會發熱,發 生的熱線會通過石英構件79及石英構件80a來照射至晶 圓W,以根據處方的條件(昇溫速率、加熱溫度等)來一面 旋轉晶圓W —面從上下急速加熱。一邊加熱晶圓W ’ 一 -29- 200836262 邊使未圖示的排氣裝置作動而從排氣管84來進行排氣, 藉此使反應室7 1内成爲減壓狀態。 熱處理的期間是藉由未圖示的旋轉機構使支撐部77 全體以所定的旋轉速度來旋轉於鉛直軸周圍,藉此使晶圓 W旋轉。其結果,可確保對晶圓W之供給熱量的均一 性。 並且,在熱處理中是藉由高溫計81來計測熱襯墊7 8 的溫度,可間接性的計測晶圓W的溫度。藉由高溫計8 1 所被計測的溫度資料會回饋給製程控制器1 5 0,當與處方 的設定溫度之間有差時,往鎢燈76的電力供給會被調 節。 熱處理終了後,關閉下部發熱單元72及上部發熱單 元74的鎢燈76。然後,在製程反應室71内,由未圖示 的清淨埠(purge port)來一面流入氮等的惰性氣體所構成 的清淨氣體,一面從排氣管84排氣,而冷卻晶圓W。然 後,從製程反應室7 1搬出所被冷卻的晶圓W。 在以上那樣構成的基板處理系統200中,可藉由實施 圖1所示的步驟S 1及步驟S2、較理想是步驟S1〜步驟 S3,更理想是步驟S1〜步驟S4的一連串處理,在單結晶 矽或多結晶矽等的矽表面形成良質的絕緣膜(氮氧化矽 膜)3 06。 亦即,首先,大氣搬送室140的搬送手段141或142 會從卡匣單元143上的其中任一個卡匣M4來受取晶圓 W,搬入加載互鎖單元1 3 4、1 3 5的其中任一個。其次, -30- 200836262 使加載互鎖單元1 3 4、1 3 5内減壓後,利用搬送室i 3 1的 搬送臂137或138來從加載互鎖單元134或135取出晶圓 W,而搬入電漿處理裝置100,在上述處理條件下進行步 驟S 1的氧化處理工程。 氧化處理工程終了後,是利用搬送室1 3 1的搬送臂 137或138來將晶圓W搬入電漿處理裝置1〇〇,以上述處 理條件來實施步驟S 2的第1氮化處理工程。此第1氮化 處理終了後,藉由搬送臂1 3 7或1 3 8來從電漿處理裝置 1〇〇取出晶圓W’再度搬入熱處理裝置1〇1。然後,使用 熱處理裝置1 0 1在上述處理條件下實施步驟S 3的第1退 火工程。 第1退火處理終了後,接著亦可實施步驟S4及步驟 S 5的處理。此情況:藉由搬送臂1 3 7或1 3 8來從熱處理 裝置101取出晶圓W,再度搬入電漿處理裝置1〇〇。然 後’使用電漿處理裝置1 0 0在上述處理條件下實施步驟 s 4的第2氮化處理工程。此第2氮化處理終了後,藉由 搬送臂137或138來從電漿處理裝置1〇〇取出晶圓w,再 度搬入熱處理裝置101,在上述處理條件下實施步驟S5 的第2退火工程。 所有的處理終了後,藉由搬送臂1 3 7或1 3 8來從熱處 理裝置101取出晶圓W,搬入加載互鎖單元丨34、135的 其中任一個。然後,使加載互鎖單元1 3 4、1 3 5内形成大 氣壓後,大氣搬送室1 4 0的搬送手段1 4 1或1 4 2會從加載 互鎖單元1 3 4或1 3 5來取出晶圓W,使晶圓W返回卡匣 -31 - 200836262 單元H3上的其中任—個卡匣ι44。藉由以上的程序,完 成對1片的晶圓W之一連串的處理。在如此的系統處理 下,可不暴露於大氣中經由真空來進行處理,所以可在不 產生有機物等所is成的污染(contamination)下形成絕緣 膜。 如此形成的絕緣膜(氮氧化矽膜)3 i 6是例如可在電晶 體等各種半導體裝置的製造中作爲由氮氧化矽膜所構成的 閘極絕緣膜利用。其較佳的形態是有助於次世代裝置的薄 膜、例如膜厚爲1 nm以下、更理想是〇. 5〜丨nm的閘極絕 緣膜的形成。圖10A〜l〇c是用以說明在電晶體的製造過 程中適用本發明的電漿氮化處理方法例的工程剖面圖。 如圖10A所示,在p型或n型的矽基板401中形成 阱(未圖示),更例如藉由 LOCOS法來形成元件分離層 402。另外,元件分離層402亦可藉由STI(Shallow Trench Isolation)來形成。 其次,如圖1 0B所示,按照圖1的步驟S 1〜步驟S 5 的程序,在矽基板401的表面形成閘極絕緣膜403。此閘 極絕緣膜403的膜厚,雖依目的的裝置而有所不同,但較 理想可爲0.5〜lnm程度。 然後,在形成後的閘極絕緣膜403上,在例如超過 4 00 °C的溫度條件下藉由CVD來使多晶矽層404成膜後, 利用藉由光刻技術而形成圖案的光罩來進行蝕刻,而形成 閘極電極。另外,閘極電極構造並非限於多晶矽層404的 單層,亦可爲用以降低閘極電極的比電阻,達成高速化的 -32- 200836262 目的,例如形成鎢、鉬、鉅、鈦、鈷、鎳等的矽化物 (silicide)之多晶金屬矽化(polycide)構造。在如此形成閘 極電極後,進行離子注入及活性化處理而形成源極/汲極 (圖示省略),形成利用Si02或SiN等的絕緣膜之側壁 405,藉此如圖l〇C所示可製造M0S構造的電晶體400。 其次,說明有關確認本發明的效果之試驗結果。 <實施例樣本> 首先,以1%稀氫氟酸(DHF),45秒處理晶圓W的單 結晶矽的表面,更可進行APM處理,以及HPM處理,化 學性地氧化處理矽,形成膜厚 0.8nm的氧化矽膜(Si02 膜)。APM 處理是使用 NH4OH: H2〇2: H2〇=l: 2: 10 的 藥劑,以60°C進行10分鐘處理。又,HPM處理是使用 HC1 : H2〇2 : H20 = 1 : 1 : 5 的藥劑,以 80°C 進行 10 分鐘 處理。 <比較例樣本> 亦準備一以1%稀氫氟酸(DHF),45秒處理晶圓W的 單結晶矽的表面’除去矽表面的自然氧化膜後之比較例樣 本。 其次,使用具有和圖5所示者同樣構成的電漿處理裝 置1 0 0,氮化處理實施例樣本的氧化矽膜,形成氮氧化矽 膜(SiON膜)。電漿氮化處理的條件是使用Ar氣體及N2 氣體作爲處理氣體’流量爲Ar/N2 = l〇〇〇/200mL/min(seem) -33· 200836262 ,晶圓溫度爲400°C,壓力爲1 1.9Pa(90mTorr),微波功率 爲1 .5kW,處理時間爲36秒。電漿處理裝置的平板60是 使用貫通孔60a的直徑爲10mm者。 並且,除了將處理壓力設爲199.9Pa( 1 5 00mTor〇以外 是以和實施例樣本同樣的條件來氮化處理比較例樣本的 矽,形成氮化矽膜(SiN膜)。 其次,使用和9所示者同樣構成的熱處理裝置1 〇 1, 熱氧化處理形成有氮氧化矽膜(SiON膜)之實施例樣本的 晶圓W及形成有氮化矽膜之比較例樣本的晶圓W。熱氧 化處理是在以下的條件下實施。 本發明樣本1、比較例樣本1 ; 作爲處理氣體的N20氣體的流量爲2L/ min(slm),晶 圓溫度爲 ll〇〇°C,壓力爲 266.6Pa(2Torr)。 本發明樣本2、比較例樣本2 ; 作爲處理氣體的N20氣體的流量爲2L/min(slm),晶 Η 溫度爲 1100C ’ 壓力爲 133.3Pa(lTorr)。 本發明樣本3、比較例樣本3 ; 處理氣體爲使用n2氣體及n2o氣體,將流量n2/n2o 設爲1 .7/0.3L/min(slm),晶圓溫度爲1 1 0 0 °C,壓力爲 133.3Pa(lTorr)(N20 的分壓是 39.9Pa(300mTorr))。 將以上那樣取得的氮氧化矽膜(SiON膜)作爲閘極絕 緣膜來作成NMOS電晶體,測定Gm的最大値之Gmmax、 V f b、及閘極電壓+ 1 · 1 V的J g。 將j g與G m m a x的關係顯示於圖1 1,將J g與v f b的 -34- 200836262 關係顯示於圖1 2。 由該等的圖11及圖12可確認出,當Jg爲同水準 時,本發明樣本1〜3相較於比較例樣本1〜3,皆是 Gmmax會提升,Vfb的絶對値會變小’皆被改善。這可想 像是因爲在矽表面直接形成氮化矽膜之前’在矽表面藉由 化學的表面處理來形成氧化矽膜的超極薄膜之後氮化處 理,藉此在矽界面會被維持氧濃度高的狀態,且在界面被 導入氮,所以界面態階會降低,Vfb會被抑制所致。 在如此形成之由氮氧化矽膜所構成的絕緣膜上形成高 介電常數氧化膜,例如 Al2〇3、HfSiO、Hf02、Zr02、 ZrSiO、RuO、Pr02、Dy02的至少一個,藉此可降低 EOT,低減洩漏電流,進而能夠形成高可靠度的閘極絕緣 膜。 此外,本發明並非限於上述實施形態,可在本發明的 技術思想範圍内實施各種的變形。 例如,上述實施形態是在第1氮化處理工程(步驟S2) 中使用RLSA方式的電漿處理裝置100,但此第1氮化處 理工程中亦可使用其他的電漿處理裝置例如遠端(remote) 電漿方式、ICP方式、ECR方式、表面反射波方式、CCP 方式、磁控(magnetron)方式等的電漿處理裝置、或在該等 的裝置中配備與平板60同樣構成的平板之電漿處理裝 置。 [產業上的利用可能性] -35- 200836262 本發明可適合利用於各種半導體裝置的製造過程中, 氮化處理矽而形成氮化矽膜時。 【圖式簡單說明】 圖1是表示本發明的絕緣膜的製造方法之一實施形態 的流程圖。 圖2是表示對應於圖1的步驟s 1〜步驟S 4的各工程 之工程剖面圖。 圖3是表示對應於圖1的步驟S 1〜步驟S4的各工程 之絕緣膜中的氮及氧分布的圖面。 圖4是表示在實施本發明的閘極絕緣膜的製造方法時 可適於使用的基板處理系統的槪略構成模式平面圖。 圖5是表不搭載於圖4的基板處理系統之進行砂的氮 化處理的電漿氮化處理單元的槪略剖面圖。 圖6是表示圖5的電漿氮化處理單元所具備的平板的 平面圖。 圖7是表示圖5的電漿氮化處理單元所具備的平板的 要部剖面圖。 圖8是表示使用於圖4的基板處理系統之平面天線構 件的一例平面圖。 圖9是表示使用於圖4的基板處理系統之熱處理裝置 的一例槪略剖面圖。 圖1 0 A是表示適用本發明的絕緣膜的形成方法之電 晶體的製造工程中,形成元件分離層的狀態的工程剖面 -36- 200836262 圖。 圖1 0B是表示適用本發明的絕緣膜的形成方法之電晶 體的製造工程中,形成絕緣膜的狀態的工程剖面圖° 圖1 0 C是表示適用本發明的絕緣膜的形成方法之電晶 體的製造工程中,形成電晶體的狀態的工程剖面圖。 圖1 1是表示氮化矽膜的Jg與Gmmax的關係圖表。 圖12是表示氮化矽膜的Jg與Vfb的關係圖表。 t主要元件符號說明】 1 :反應室 la :底壁 2 :載置台 3 :支撐構件 4 :導環 5 :加熱器 6 :加熱器電源 7 :襯墊 8 :遮擋板 8a :排氣孔 9 :支柱 I 〇 :開口部 II :排氣室 1 1 a :空間 1 5 ·氣體導入構件 -37· 200836262 16 : 17 : 18: 20 : 21 : 22 : 23 : 24 : 25 : 26 : 27 : 28 : 29 : 3 1: 32 : 33 : 34 : 34a 35 : 36 : 37 : 37a 37b 38 : 氣體供給系 Ar氣體供給源 N2氣體供給源 氣體管路 質量流控制器 開閉閥 排氣管 排氣裝置 搬出入口 閘閥 支撐部 透過板 密封構件 平面天線構件 孔 慢波材 遮蔽蓋體 :冷卻水流路 密封構件 開口部 導波管 :同軸導波管 :矩形導波管 匹配回路 -38 200836262 3 9 :微波產生裝置 40 :模式變換器 41 :内導体 6 0 :平板 60a :貫通孔 7 1 :製程反應室 72 :下部發熱單元 73 :水冷套 74 :上部發熱單元 7 5 :水冷套 7 6 :鎢燈 77 :支撐部 77a :晶圓支撐銷 77b :襯墊設置部 78 :熱襯墊 79 :石英構件 80a :石英構件 8〇b :石英構件 8 1 ·局溫曰十 8 1 a :連接埠 8 1 b :光纖 82 :氣體導入管 83 :氣體供給源 8 4 :排氣管 -39 200836262 100 :電漿處理裝置 1 0 1 :熱處理裝置 131 :搬送室 1 3 4、1 3 5 :加載互鎖單元 1 3 7、1 3 8 :搬送臂 140 :大氣搬送室 141、142 :搬送手段 1 4 3 :卡匣單元 1 44 :卡匣 145 :預備冷卻單元 146 :冷卻單元 1 4 7 :對準室 1 5 0 :製程控制器 1 5 1 :使用者介面 1 5 2 :記憶部 2 0 0 :基板處理系統 3 0 1 :矽基板 3 0 2 :矽層 314 :氮氧化矽膜(SiON膜) 3 1 5 :氮氧化矽膜 3 1 6 :絕緣膜 4 0 0 :電晶體 4 0 1 :矽基板 402 :元件分離層 -40- 200836262 403 :閘極絕緣膜 4 0 4 :多晶5夕層 405 :側壁 W :晶圓 -41

Claims (1)

  1. 200836262 十、申請專利範圍 1 · 一種絕緣膜的形成方法,其特徵係包含: 準備一表面露出矽的被處理基板; 對上述矽實施氧化處理,在上述矽表面形成氧化矽膜 的薄膜; 對上述氧化矽膜及其下層的上述矽實施第1氮化處 理,形成氮氧化矽膜;及 對上述氮氧化矽膜在N20環境下實施第1熱處理。 2 ·如申請專利範圍第1項之絕緣膜的形成方法,其 中’更包含··上述第1熱處理之後,對上述氮氧化矽膜實 施第2氮化處理。 3 ·如申請專利範圍第2項之絕緣膜的形成方法,其 中’更包含:對實施上述第2氮化處理之後的上述氮氧化 矽膜實施第2熱處理。 4·如申請專利範圍第1項之絕緣膜的形成方法,其 中’在上述矽的氧化處理時,以0.2〜lnm的膜厚來形成 氧化矽膜。 5 .如申請專利範圍第4項之絕緣膜的形成方法,其 中’上述矽的氧化處理,係以化學的表面處理、紫外線照 射處理、電漿氧化處理或急速熱氧化處理的其中之一來進 行。 6.如申請專利範圍第5項之絕緣膜的形成方法,其 中,上述化學的表面處理,係以 0.2〜0.8 nm的膜厚來形 成氧化砍膜。 -42- 200836262 7.如申請專利範圍第1項之絕緣膜的形成方法,其 中,上述第1熱處理的温度爲1000 °C〜120(TC。 8 .如申請專利範圍第1項之絕緣膜的形成方法,其 中’在上述第1氮化處理時,藉由稀有氣體及含氮氣體的 電漿來進行氮化處理。 9·如申請專利範圍第2項之絕緣膜的形成方法,其 中’在上述第2氮化處理時,藉由稀有氣體及含氮氣體的 電漿來進行氮化處理。 1 0.如申請專利範圍第1項之絕緣膜的形成方法,其 中,在上述第1氮化處理時,藉由以具有複數個縫隙的平 面天線來導入微波至處理室内而形成的含氮電漿來進行氮 化處理。 1 1 ·如申請專利範圍第1 〇項之絕緣膜的形成方法,其 中,在載置於上述處理室内的被處理基板與電漿發生區域 之間,使具有複數個貫通開口的電介質平板介在,而進行 氮化處理。 1 2·如申請專利範圍第2項之絕緣膜的形成方法,其 中,在上述第2氮化處理時,藉由以具有複數個縫隙的平 面天線來導入微波至處理室内而形成的含氮電漿來進行氮 化處理。 1 3 .如申請專利範圍第1 2項之絕緣膜的形成方法,其 中,在載置於上述處理室内的被處理基板與電漿發生區域 之間,使具有複數個貫通開口的電介質平板介在,而進行 氮化處理。 -43- 200836262 1 4 ·如申請專利範圍第1項之絕緣膜的形成方法,其 中,上述第2熱處理係於n2〇氣體與n2氣體的混合氣體 環境或N20氣體環境下進行。 1 5 .如申請專利範圍第丨4項之絕緣膜的形成方法,其 中,處理壓力爲133.3〜1333Pa,處理温度爲900〜 1 2 00〇C。 1 6 .如申g靑專利範圍第3項之絕緣膜的形成方法,其 中,上述第2熱處理係於n2氣體環境、〇2氣體環境或% 氣體與〇2氣體的混合氣體環境下進行。 1 7.如申請專利範圍第1 6項之絕緣膜的形成方法,其 中,處理壓力爲133.3〜1333?&,處理温度爲8〇0。〇〜 1 200〇C。 1 8 .如申請專利範圍第1項之絕緣膜的形成方法,其 中,更包含:在上述矽的氧化處理之前以含稀氫氟酸的溶 液來進行被處理基板的表面活性化處理。 19· 一種半導體裝置的製造方法,其特徵係包含: 絕緣膜形成處理,其係包含:對表面露出矽的被處理 基板的上述矽實施氧化處理,在上述矽表面形成氧化矽膜 的薄膜、及對上述氧化矽膜及其下層的上述矽實施氮化處 理,形成氮氧化矽膜、及對上述氮氧化矽膜在N2〇環境 下實施熱處理;及 之後,對上述被處理基板形成所定的半導體裝置要素 的處理。 20. —種電腦可讀取的記憶媒體,係動作於電腦上, -44- 200836262 記億有用以控制具備氧化處理裝置、氮化處理裝置及熱處 理裝置的基板處理系統之程式,其特徵係使上述基板處理 系統控制於電腦,而使能夠進行絕緣膜的形成方法,上述 程式實行時包含: 準備一表面露出砂的被處理基板; 對上述砂貫施氧化處理’在上述砂表面形成氧化砍膜 的薄膜; 對上述氧化矽膜及其下層的上述矽實施氮化處理,形 成氮氧化矽膜;及 對上述氮氧化矽膜在n2o環境下實施熱處理。 2 1 · —種基板處理系統,其特徵係具備: 氧化處理裝置,其係氧化處理被處理基板; 氮化處理裝置,其係氮化處理被處理基板; 熱處理裝置,其係熱處理被處理基板; 控制部,其係控制上述氧化處理裝置、上述氮化處理 裝置及上述熱處理裝置,而使能夠對表面露出矽的被處理 基板的上述矽實施氧化處理,在上述矽表面形成氧化矽膜 的薄膜,對上述氧化矽膜及其下層的上述矽實施氮化處 理,而形成氮氧化矽膜,對上述氮氧化矽膜在N 2 Ο環境 下實施熱處理。 -45-
TW096150550A 2006-12-28 2007-12-27 Method for forming insulating film and method for manufacturing semiconductor device TW200836262A (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2006356084 2006-12-28

Publications (1)

Publication Number Publication Date
TW200836262A true TW200836262A (en) 2008-09-01

Family

ID=39588409

Family Applications (1)

Application Number Title Priority Date Filing Date
TW096150550A TW200836262A (en) 2006-12-28 2007-12-27 Method for forming insulating film and method for manufacturing semiconductor device

Country Status (5)

Country Link
US (1) US8158535B2 (zh)
JP (1) JPWO2008081724A1 (zh)
KR (1) KR101188574B1 (zh)
TW (1) TW200836262A (zh)
WO (1) WO2008081724A1 (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106486397A (zh) * 2015-08-26 2017-03-08 株式会社思可林集团 热处理方法以及热处理装置
US10121683B2 (en) 2015-08-26 2018-11-06 SCREEN Holdings Co., Ltd. Light-irradiation heat treatment method and heat treatment apparatus
TWI646602B (zh) * 2016-06-30 2019-01-01 斯庫林集團股份有限公司 熱處理方法及熱處理裝置

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200511430A (en) * 2003-05-29 2005-03-16 Tokyo Electron Ltd Plasma processing apparatus and plasma processing method
US8748259B2 (en) * 2010-03-02 2014-06-10 Applied Materials, Inc. Method and apparatus for single step selective nitridation
JP5860392B2 (ja) * 2010-03-31 2016-02-16 東京エレクトロン株式会社 プラズマ窒化処理方法及びプラズマ窒化処理装置
JP2012079785A (ja) * 2010-09-30 2012-04-19 Tokyo Electron Ltd 絶縁膜の改質方法
KR101858524B1 (ko) 2011-05-26 2018-05-18 삼성전자주식회사 반도체 소자의 제조 방법
US20130017659A1 (en) * 2011-07-11 2013-01-17 United Microelectronics Corp. Fabricating method of semiconductor device
US9177787B2 (en) * 2013-03-15 2015-11-03 Applied Materials, Inc. NH3 containing plasma nitridation of a layer of a three dimensional structure on a substrate
JP5867484B2 (ja) * 2013-11-14 2016-02-24 トヨタ自動車株式会社 半導体装置の製造方法
JP5920383B2 (ja) * 2014-03-03 2016-05-18 トヨタ自動車株式会社 半導体装置を製造する方法及び半導体装置
US11217443B2 (en) * 2018-11-30 2022-01-04 Applied Materials, Inc. Sequential deposition and high frequency plasma treatment of deposited film on patterned and un-patterned substrates
US11855092B2 (en) * 2021-04-16 2023-12-26 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor device and method of forming same

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000200886A (ja) * 1999-01-07 2000-07-18 Hitachi Ltd 半導体集積回路装置およびその製造方法
JP2001274148A (ja) 2000-03-24 2001-10-05 Tokyo Electron Ltd プラズマ処理装置及び方法
US6933248B2 (en) 2000-10-19 2005-08-23 Texas Instruments Incorporated Method for transistor gate dielectric layer with uniform nitrogen concentration
US6548366B2 (en) * 2001-06-20 2003-04-15 Texas Instruments Incorporated Method of two-step annealing of ultra-thin silicon dioxide layers for uniform nitrogen profile
JP3619795B2 (ja) * 2001-08-31 2005-02-16 株式会社東芝 半導体装置の製造方法
US7517751B2 (en) * 2001-12-18 2009-04-14 Tokyo Electron Limited Substrate treating method
JP3604018B2 (ja) * 2002-05-24 2004-12-22 独立行政法人科学技術振興機構 シリコン基材表面の二酸化シリコン膜形成方法、半導体基材表面の酸化膜形成方法、及び半導体装置の製造方法
US20080090425A9 (en) * 2002-06-12 2008-04-17 Christopher Olsen Two-step post nitridation annealing for lower EOT plasma nitrided gate dielectrics
US7374976B2 (en) * 2002-11-22 2008-05-20 Semiconductor Energy Laboratory Co., Ltd. Method for fabricating thin film transistor
JP3887364B2 (ja) 2003-09-19 2007-02-28 株式会社東芝 半導体装置の製造方法
WO2005059988A1 (ja) * 2003-12-18 2005-06-30 Tokyo Electron Limited 成膜方法
WO2005086215A1 (ja) 2004-03-03 2005-09-15 Tokyo Electron Limited プラズマ処理方法及びコンピュータ記憶媒体
US7678710B2 (en) * 2006-03-09 2010-03-16 Applied Materials, Inc. Method and apparatus for fabricating a high dielectric constant transistor gate using a low energy plasma system

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106486397A (zh) * 2015-08-26 2017-03-08 株式会社思可林集团 热处理方法以及热处理装置
US10121683B2 (en) 2015-08-26 2018-11-06 SCREEN Holdings Co., Ltd. Light-irradiation heat treatment method and heat treatment apparatus
US10790171B2 (en) 2015-08-26 2020-09-29 SCREEN Holdings Co., Ltd. Light-irradiation heat treatment method and heat treatment apparatus
TWI707402B (zh) * 2015-08-26 2020-10-11 思可林集團股份有限公司 熱處理方法及熱處理裝置
CN106486397B (zh) * 2015-08-26 2021-01-12 株式会社思可林集团 热处理方法以及热处理装置
US10978319B2 (en) 2015-08-26 2021-04-13 SCREEN Holdings Co., Ltd. Light-irradiation heat treatment method and heat treatment apparatus
TWI755840B (zh) * 2015-08-26 2022-02-21 日商思可林集團股份有限公司 熱處理方法及熱處理裝置
TWI646602B (zh) * 2016-06-30 2019-01-01 斯庫林集團股份有限公司 熱處理方法及熱處理裝置
US10580667B2 (en) 2016-06-30 2020-03-03 SCREEN Holdings Co., Ltd. Light-irradiation heat treatment method and heat treatment apparatus

Also Published As

Publication number Publication date
US20100323531A1 (en) 2010-12-23
JPWO2008081724A1 (ja) 2010-04-30
WO2008081724A1 (ja) 2008-07-10
KR101188574B1 (ko) 2012-10-05
KR20090094009A (ko) 2009-09-02
US8158535B2 (en) 2012-04-17

Similar Documents

Publication Publication Date Title
JP4429300B2 (ja) 電子デバイス材料の製造方法
TW200836262A (en) Method for forming insulating film and method for manufacturing semiconductor device
KR101122347B1 (ko) 절연막의 형성 방법 및 반도체 장치의 제조 방법
JP4917142B2 (ja) 電子デバイス材料の製造方法
JP4926219B2 (ja) 電子デバイス材料の製造方法
JP4509864B2 (ja) プラズマ処理方法およびプラズマ処理装置
KR100966927B1 (ko) 절연막의 제조 방법 및 반도체 장치의 제조 방법
US8247331B2 (en) Method for forming insulating film and method for manufacturing semiconductor device
JPWO2006016642A1 (ja) 半導体装置の製造方法およびプラズマ酸化処理方法
JP5339327B2 (ja) プラズマ窒化処理方法および半導体装置の製造方法
JPWO2008117798A1 (ja) 窒化珪素膜の形成方法、不揮発性半導体メモリ装置の製造方法、不揮発性半導体メモリ装置およびプラズマ処理装置
JPWO2010038887A1 (ja) 二酸化珪素膜およびその形成方法、コンピュータ読み取り可能な記憶媒体並びにプラズマcvd装置
JP2008251959A (ja) 絶縁層の形成方法及び半導体装置の製造方法
WO2010038888A1 (ja) 窒化酸化珪素膜およびその形成方法、コンピュータ読み取り可能な記憶媒体並びにプラズマcvd装置