TW200410312A - Quasi-vertical power semiconducting device on composite substrate - Google Patents

Quasi-vertical power semiconducting device on composite substrate Download PDF

Info

Publication number
TW200410312A
TW200410312A TW092124197A TW92124197A TW200410312A TW 200410312 A TW200410312 A TW 200410312A TW 092124197 A TW092124197 A TW 092124197A TW 92124197 A TW92124197 A TW 92124197A TW 200410312 A TW200410312 A TW 200410312A
Authority
TW
Taiwan
Prior art keywords
layer
sic
substrate
patent application
supporting substrate
Prior art date
Application number
TW092124197A
Other languages
English (en)
Inventor
Francois Templier
Cioccio Lea Di
Thierry Billon
Fabrice Letertre
Original Assignee
S O I T E C Silicon Insulator Technologies
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by S O I T E C Silicon Insulator Technologies filed Critical S O I T E C Silicon Insulator Technologies
Publication of TW200410312A publication Critical patent/TW200410312A/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/86Types of semiconductor device ; Multistep manufacturing processes therefor controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
    • H01L29/861Diodes
    • H01L29/872Schottky diodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/86Types of semiconductor device ; Multistep manufacturing processes therefor controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
    • H01L29/861Diodes
    • H01L29/868PIN diodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/16Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
    • H01L29/1608Silicon carbide
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/20Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds
    • H01L29/2003Nitride compounds

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Electrodes Of Semiconductors (AREA)

Description

玖、發明說明: t發明所屬之技術領城3 發明領域 本發明係有關於在一複合基材上之準垂直功率半導體 元件。
t先前H 發明背景 用來製造SiC類功率元件的系統目前係設在一體的單 晶SiC基材上,該基材具有多類型4H和低塊體電阻率。此類 型的基材能被用來製造電子元件,例如肖特基(Schottky)二 極體,PIN二極體或MOS,JFET或MESFET類電晶體,其構 件在操作時會使用在此基材的正面和反面之間垂直傳送的 電流。 第1圖示出一功率半導體元件的截面圖。其實際上為一 肖特基二極體。該二極體係由一 n •型之一體以匚基材1所製 成,其上依序設有二磊晶的SiC層2及3。其中層2為^摻雜 而層3為η·摻雜。該基材丨的反面會被金屬化來形成電阻性接 觸物4。-金屬層5被設在該層3上而形成肖特基接觸物。該 層3的局部植入會形成一 Ρ型區6來提供周緣的保1。 此元件的垂直設計特別適合用來在各構件被一起地製 成於一單晶SiC晶圓之後,可藉著切開各晶^使它們互相 分開。在料晶片與封裝體之_電連接如—標準方式 來完成’即在正面和反面之間造成接觸,而如同^構件 的方式來i隶点。 200410312 此“一體式基材”(“s〇lid substrate”)系統的優點在於該 元件的垂直結構(容易輸入強大電流及組合成一類似於石夕 標準的封裝體),以及該基材能夠進行Sic的一致磊晶。而 此糸統的缺點係為其成本’晶材的較小直徑,及較差的可 5 適用性,和不能在一系統中來整合各構件。 一種可用於上述用途之變換基材方法係使用複合基 材,其包含一薄半導體層接合在一基材上,並使用工整切 法(Smart-Cut®)來製成。此製法係揭述於服及_2 681 472 法國專利中(對應於No· 5 374 564美國專利)。藉此製法所提 10供的完全自由度,該薄層與原始基材乃可由不同材料來製 成,而形成複合基材。此製法的某些可能性包括製成 SiCOI”(設在絕緣體上的SiC)基材,其係以一薄層黏合 於一基材上,而該基材會與該薄層電絕緣,其例如可為氧 化矽基材。該單晶SiC層係小於1μηι厚,典型為⑴化瓜。此 15 SiCOI結構能提供一種使用該薄移轉層作為主動層來製造 電子構件的方法。在此情況下,該等電子構件會偈限於此 非常薄的膜層中,而會有實質上的優點和缺點。其優點係 製程較簡單,並能製成積體電路,因為該等構件會被隔離。 但此系統亦具有如下的缺點。由於電觸點會從該構件的同 2〇 -面突出,故它們不能被整合成標準_㈣體。且因膜 層非常薄,故流通於該薄膜中的電流會使構件性能受限。、 其所產生的技術問題是,需能在_8崎^祕式複合 基材上製成電子構件,而使其電子性能(尤其是電流)至少 相等於-般在完全單晶基材上可以得到的性能。又,部份 6 200410312 的問題是,要能在相同結構上製成互相電隔絕的功率構 件,而其中之一者可能需電連接於該複合疊層的支撐基 材。 【發明内容】 5 發明概要 為能克服該等習知技術的缺點,一種具有垂直結構的 電子元件乃被提供,其係形成於一“半導體設在絕緣體上” 之類型的複合基材上,而包括二電接觸物設在正面上,且 該等接觸物有一者在穿過該絕緣層之後會電連接於一導電 10 的支撐基材。此乃可提供一種更佳的方法,而兼具半導體 設在絕緣體上之複合基材及可使用傳統式封裝組合的優 點。 本發明係具有下列之優點: 能夠具有比一體式Sic基材更便宜的較大支撐基材; 15 能夠使用準垂直的元件結構來達到與在一體式基材上 可能得到者相等或更佳的電流密度; 能夠具有傳統的封裝體,而得在正面和反面皆具有接 點(若為二極體); 能夠具有較簡單的製程(電阻性接觸物及肖特基接觸 20 物僅需一金屬); 當該薄層經由一電絕緣層(例如二氧化矽和氮化物)來 接合於一支撐物時,而藉自然的電隔離而來設計整合的功 率系統; 能夠將一構件電連接於該絕緣層底下的基材; 7 緣是,本發明之目的即在提供一種由磊晶在一堆疊結 構上之半導體材料所製成的功率半導體元件,其特徵在於·· 該堆疊結構包含一層半導體材料被移轉於一支撐基材 的第一面上,並以一電絕緣層來固定於該支撐基材,該支 樓基材在第一面與第二面之間含有導電裝置,而該半導體 材料移轉層會形成磊晶的半導體材料之磊晶支撐物; 可電連接該元件的裝置,首先會被設在該磊晶的半導 體材料上,其次是設在該支撐基材的第二面上,一電連接 物會穿過該絕緣層,且該支撐基材的導電裝置會將蠢晶的 半導體材料電連接於設在該支撐基材第二面上的電連接裝 置。 較好是,該支撐基材的導電裝置係由導電材料製成之 該支撐基材本身來構成。 該磊晶半導體材料可包含具有不同摻雜的數層。 該支撐基材在設有電絕緣層的介面上可被超量摻雜。 該兀件的導電裝置可包含至少一肖特基接觸物及/或 至少一電阻性接觸物。 最好該支撑基材係由選自下列組群的半導體材料來製 成:SiC、GaN、AIN、Si、GaAs、ZnO及Ge。 用來製成该導電層的材料可選自Si02、Si3N4、及鑽石。 該半導體材料之移轉薄層係可由選自SiC、GaN、A1N、 Si、ZnO及鑽石的材料來製成。 該磊晶半導體材料可選自SiC、GaN、AlGaN、InGaN 及鑽石等。 本發明之另一目的係提供一種半導體電路,其特徵在 於:其係組合至少一如上所述之功率半導體元件,及至少 ~半導體元件敦在同一堆疊結構上而不電連接於該支撐基 材的第二面。 圖式簡單說明 本發明將可參照所附圖式來詳閱以下一非限制例的說 明’而得更清楚瞭解其優點和特徵;其中: 第1圖為一習知技術之功率半導體元件的截面圖; 第2圖為本發明一功率半導體元件的截面圖; 第3A至3J圖為本發明之一功率半導體元件的製程截面 圖; 第4圖為本發明另一功率半導體元件的截面圖; 第5圖為一半導體元件的截面圖,其能與一本發明的功 率半導體元件併組來形成一積體電路。 C實施方式j 本發明實施例之詳細說明 第2圖示出本發明之一功率半導體元件的截面圖。該元 件係設在一複合基材10的正面上。於本例中,該支撐基材 U係由矽製成,並支撐一Si〇^12及一SiC層13,而該SiC 層13係例如使用“Smart-Cut”法來移轉於該支撐基材^上, 並以該Si〇2層12固定在此支撐基材上。 该移轉的SiC層13係用來作為一n+摻雜的以匸層14及一 f摻雜的SiC層15之磊晶支撐物。 發明人等已成功地以-種未被預期&方式來在此複合 200410312 基材上製成SiC蠢晶物。二氧化石夕在稍低於石夕之溶化温度的 磊晶溫度並不會破壞,且所得磊晶物的品質甚佳,而可相 較於一體式SiC上的磊晶物。 會與接觸半導體材料形成介面的金屬係為一肖特基接 5觸物或電阻性接觸物’而大致可被稱為一肖特基接觸物或 電阻性接觸物。 該元件亦包含一肖特基接觸物16設在該Sic層15上,及 一電阻性接觸物17設在該支撐基材丨丨的反面上。電阻性接 觸物18則會設在SiC層14的頂面上。它們將會利用設在電阻 10性接觸物18上的金屬化物19,穿過8丨〇2層12來與支撐基材 π接觸,且因該支撐基材11具有充分導電性,故能在該sic 層14與反面上的電阻性接觸物17之間形成電連接。又,在 金屬化物19與支撐基材11之間的接觸係為電阻性接觸。因 此,該功率元件將可被視為一準垂直元件。 15 第3A至31圖係為示出用來製成本發明之功率半導體元 件的方法之截面示意圖。在本例中所製成的元件係包含在 被移轉至一矽支撐基材上的SiC層上來磊晶的SiC層。 第3A圖示出一複合基材100其係由一矽的支撐基材1〇1 支撐一Si〇2層102來接合一SiC的移轉層103所製成。該移轉 2〇 的siC層103會形成SiC層104及磊晶於該層104上之SiC層 105等的蟲晶支撐物。 該移轉Sic層103的η摻雜程度係為1〇17〜1〇19 atoms/cm3, 而其厚度約在0·5至1 μηι之間。該支撐基材101的η摻雜程度 約為10 atoms/cm3,而其厚度係為200〜500 μηι。該氧化 10 物層102的厚度係在2〜4 μηι之間,例如為2 μηι。若有需要, 該支撐基材101在與Si02層102形成介面處,在該複合基材 100組合之前亦可被過度摻雜,以促進嗣後的電阻性接觸 (參見第3G圖)。 在移轉SiC層103上的SiC層104和105會被依序地蠢 晶。對由矽製成的支撐基材1〇1而言,其磊晶會在141〇〇c以 下來進行。 若所要製造的元件係為一功率肖特基二極體,則該Sic 層104為η換雜(以5xl〇18〜5xl020 atoms/cm3來換雜),且其 厚度約為4 μηι,而該SiC層105為n_摻雜(以l〇6atoms/cm3的 程度來摻雜),且其厚度約為6 μηι。此等數值係可供一6〇〇v 類型的肖特基二極體作為基準。該等數值可依所需要的而子 壓度來調整。 第3Β圖係有關用來形成“枱面,,(“Mesa”)結構的第一刻 版(lithography)製程,其會姓掉部份的ye層1〇5直至達到該 SiC層104。該“枱面,,結構能令該構件耐壓,且曝現該8冗層 104將使其能造成電阻性接觸。該蝕刻可用電漿來進行。 下一步驟係沈積一無機物層1〇6,例如一層Si〇2戈 Si3N4其厚度為數,例如2〜4 。至於其它的特徵係 此層將會執行構件鈍化功能(見第3(:圖)。 第3D圖係有關第二刻版製程,可用來界定各層1〇6、 1〇4、103等的餘刻區域。此係為與支撐基材1〇1形成接觸的 第一步驟。若有數個構件要被整合於同一電路上,此亦為 可使該構件與相鄰者互相電隔離的方法。 ' 200410312 當此刻版製程完成後,該層106會被#刻。若其為一 Si〇2層,則可在HF溶液中以濕蝕刻或以電漿蝕刻來進行蝕 刻。嗣阻罩樹脂會被除去,而81(:層104和103等將會以該層 106作為阻罩而依序被蝕刻。該蝕刻係以電漿來進行。如此 5 製得的結構即如第3D圖所示。 第3E圖係有關第三刻版製程,乃用來在各層1〇2和1〇6 中形成不同的開孔,以供嗣後的電接觸物之用。第3E圖乃 示出在樹脂層107顯影之後所得的結構。 再下一步驟係蝕刻各層1〇2和106,而在除去樹脂之後 10製得第3F圖所示的結構。該層102會在112處被蝕刻,俾可 接觸於遠支撐基材101。而層1〇6會在Π6處被姓刻,俾可在 嗣後形成電阻性接觸物。又在126處亦會被蝕刻,以供嗣後 肖特基接觸之用。 第3G圖係有關第四刻版製程,乃用來製成一電阻性接 15觸物。所沈積的金屬可為W、Ni或Ti。其厚度約為1〇〇〜5〇〇 nm。該沈積物可由陰極蒸發濺射法來製成。此製程會以在 蝕刻處116的SiC層104來形成電阻性接觸區,並連接於在蝕 刻處112的支撐基材101構成的電阻性接觸區。 第3G圖乃示出以該沈積金屬之餘刻並去除樹脂後所得 20的結構。其中示出該金屬化沈積物109會將該SiC層104連接 於支撐基材101。該金屬係可用傳統方式來钱刻,例如對说 及Ti可用濕蝕刻,而對W可用電漿蝕刻。再下一步驟係退 火來活化在SiC層104中的電阻性接觸物,針對见及丁丨其溫 度約為900〜1100°C,而對w則為1000〜1300°C。在支撐基 12 200410312 材101中的矽電阻性接觸物亦會在同時活化。 第3H圖係有關用來製成一肖特基接觸物的第五刻版製 私。肖特基接觸金屬Ti或Ni,會被以陰極濺射或蒸發法來 沈積在先前製得的結構上,至約有100〜500 nm的厚度。再 5下一步驟係刻版處理,然後蝕刻的金屬而在SiC層1〇5上製 成肖特基接觸物108。嗣會進行肖特基接觸物的退火,例如 在400〜6〇〇。〇之間的溫度。 一金屬化層117會被沈積在支撐基材101的反面上(見 第31圖),而在該反面上來製成一電阻性接觸物。此層係可 10為Al、Ti或Ni。亦需要退火來改善其電阻性接觸。 最後,也許需要覆蓋金屬化物來強化在該元件正面上 的金屬化物。第3J圖示出覆蓋金屬化物118可強化該宵特基 接觸物108,而覆蓋金屬化物119會強化對SiC層ι〇4形成電 阻性接觸並連接於支撐基材101的沈積物109。該覆蓋金屬 15化物可為鋁,其厚度約為〇·5〜5 μπι。第3J圖乃示出在刻版 及钱刻之後所製得的結構。 右該SiC層104的換雜足夠地南,則有一此製程的變化 例可用來與約500°C退火的Ti形成良好的電阻性接觸。為此 目的所需的摻雜係約為5xl019 atoms/cm3,或更高。此摻雜 20對以磊晶製成的SiC是可能的。重要的是,此摻雜不能在一 體或SiC基材上來獲得。惟,其係習知技術用來製成一電阻 性接觸物的基材。在本發明的情況下,相同的金屬將可被 用來作為為特基接觸物及電阻性接觸物,而僅需一約5〇〇°c 的卓獨退火製程。 13 此變化例係由第31?圖所示的結構來開始。一單獨的金 屬沈積物會被製成,例如Ti或Ni;或為此等金屬之一者與 其匕金屬的雙層沈積物。刻版處理會被同時地進行而來形 成肖特基接觸物和電阻性接觸物。在_及約谓。C的退火 之後則第3H1I所不的結構將可直接獲得,而僅須一完整 的刻版製权(即減少_沈積,_刻版,—餘刻,及一退火程 序)。其餘的程序助同於反面的金屬化物和可能的覆蓋金 屬化物之製程。 為改善其耐壓性,乃可使用由p摻雜區構成的周邊保護 區,其係设在包圍肖特基接觸物的周緣處。這些保護區可 藉局部植入來製成’或緊在該Sic層105的磊晶之後以一附 加的P型磊晶來形成,該p層嗣會在該肖特基接觸區被局部 地餘刻。 這些周邊保護區可在本發明的架構中來被製成,而相 較於傳統的垂直式構件不會有任何特殊的困難。在第3J圖 中,植入的周邊保護區120係以虛線示出。 本發明亦可用來製成一元件,其含有Sic層等磊晶在一 被移轉於一SiC支撐基材上SiC層的上。 為達此目的,一SiC層會被移轉,並使用一Si〇2層來接 合於一 SiC支撐基材上。該磊晶會在該移轉的siC層上來進 行。依所需而有許多SiC層會被磊晶。例如第3A圖所示,該 結構可包含一 sic支撐基材丨〇1,一 Si02層1〇2,一移轉SiC 層103,一第一磊晶SiC層104,及一第二磊晶Sic層1〇5。該 磊晶可在1410°C以上來進行,典型係在1400〜1600°C之 200410312 間,例如,為獲得一肖特基二極體,該sic層1〇4可為ι〇19 at〇mS/em的1^摻雜’而厚度約為4 μιη。該SiC層105則為1〇16 atoms/cm3的η·摻雜,而厚度約為6pm。 "亥SlC支撐基材101可在與Si02層102接面的一側上來 5過度摻雜,俾例如以改善該金屬沈積物1Q9與支撐基材ι〇ι 之間的電阻性接觸(見第3G圖)。此過度摻雜係可在該堆疊 結構組合之前來進行,其可藉磊晶或整面植入,或高度摻 雜的多結晶或非結晶沈積來為之。 此製程係類似於前述具有矽支撐基材的元件。惟,在 10反面上的電阻性接觸物則有不同。在反面上的電阻接觸金 屬會比在正面上的電阻性接觸物較早沈積。而在正面及反 面上的電阻性接觸物係同時來進行退火。 相同的變化例亦可如前所述地來應用。 利用本發明,亦可製成一元件,其包含GaN層等磊晶 15 在一被移轉於一 SiC支撐基材上的SiC層上。 為達此目的,一SiC層會被移轉並利用一Si02層來接合 於一SiC支撐基材上。磊晶會在該移轉的SiC層上來進行。 依所需要的許多GaN層會被磊晶。例如第3A圖所示,該結 構則可包含一 SiC支撐基材101,一 Si02層102,一移轉SiC 20層103,一第一磊晶GaN層104及一第二磊晶GaN層105。該 磊晶可在1000°C以上用MOCVD法來完成,典型係在105〇 〜1150°c之間。例如,為製成一 GaN肖特基二極體,該GaN 層104可為1019 atoms/cm3的n+掺雜,其厚度約為1〜4 μηι。 而GaN層105可為1〇16 atoms/cm3的η_摻雜,其厚度約為6 15 200410312 μπι 〇 一 Α1Ν緩衝層亦可被設在該移轉SiC層與GaN層之間, 而來增進磊晶生長。 該SiC支撐基材1〇1亦可如前述地過度換雜。 5 在製造該元件時,所用的技術係類似前述之例,但要 改變所用的電阻性接觸物,並以GaN蝕刻來取代Sic蝕刻。 本發明亦可用來製造一元件,其包含GaN層等磊晶在 被移轉至一SiC支撐基材上的Si {111}層上。 為達此目的,一SiC層會被移轉並使用一Si02層來接合 10 於一 SiC支撐層上。其蠢晶會在Si {111}的移轉層上來進 行。如所需要的許多GaN層會被磊晶。例如第3A圖所示, 該結構會包含一SiC製成的支撐基材101,一Si02層102,一 Si {111}的移轉層103,一第一磊晶GaN層104,及一第二磊 晶GaN層105等。該磊晶可在1000°C以上用MOCVD法來進 15 行,典型係在1050〜1150°C之間。例如,為獲得一GaN肖 特基二極體,該二層104和105亦可類似於先前之例的該各 層。 一A1N緩衝層亦可被介設於該Si {111}移轉層和GaN層 之間來增進磊晶生長。 20 該SiC支撐基材101可如前述地被過度摻雜。 用來製造該元件的技術係類似於先前之例。 通常該移轉薄層的半導體材料係選自3C 4H或6H多類 型的SiC、GaN、AIN、Si、ZnO及鑽石等。中間的黏接層係 由選自Si02、Si3N4、鑽石等之材料所製成。該導電支撐基 16 材(單晶或非單晶)則選自SiC、GaN、AIN、Si、GaAs、ZnO 及Ge等。 第4圖係示出本發明另一功率半導體元件的截面圖。其 係為一PIN型雙極二極體。此元件係設在一矽支撐基材2〇1 上’其係支撐一移轉SiC層203而以一 Si02層202來固定在該 支撐基材上。數個磊晶程序會依序進行於該移轉層203上, 包含一 SiC層204,一 n_摻雜的SiC層205,及一 p摻雜的SiC 層210等。該η·摻雜的SiC層2〇5之厚度係適合於所需的耐壓 度’而如同在傳統垂直PIN二極體中的狀況。故,約1〇〇〇 〜5000V或更高的承受電壓將可獲得。其製程係類似於上述 之結構物,惟主要差異係有p型Sic磊晶層21〇的存在,其上 有一電阻性接觸物208必須在相同於一垂直pin二極體的條 件下來被製成。 在該支撐基材201反面上的金屬化層217可在第4圖中 看到,而金屬沈積物209會對SiC層204形成電阻性接觸,並 連接於支撐基材201。該鈍化層206亦可被看到。 第5圖為一半導體元件的截面圖,其可併組一本發明的 功率半導體元件來形成一積體電路。此類構件的特徵係類 似於本發明的特徵(尤其是垂直導電),但其在反面上並未包 含任何的接觸物。在該支撐基材上的絕緣層並未被穿孔, 因此其各構件會互相保持電隔絕,故它們之中有些可與本 發明的兀件整合來形成一電路,而在該電路的正面與反面 上具有傳統的接觸接點。 弟5圖示出一半導體支撐基材301,其上撐設一移轉層 200410312 303係由一半導體材料製成,而以一電絕緣層302固接於該 支撐基材上。一半導體層3〇4(例為n+摻雜)及一半導體層 305(例如n•摻雜)會依序磊晶在該移轉層上。該層3〇5會支撐 肖特基接觸物308,而層304則支樓一電阻性接觸物3〇9。 【囷式簡單說明】 弟1圖為一習知技術之功率半導體元件的戴面圖; 第2圖為本發明一功率半導體元件的截面圖; 第3A至3J圖為本發明之一功率半導體元件的製程截面 圖; # 第4圖為本發明另一功率半導體元件的截面圖; 弟5圖為一半導體元件的截面圖,其能與一本發明的功 率半導體元件併組來形成一積體電路。 【圖式之主要元件代表符號表】 1...基材 19、109、209···金屬化物 2、3…蟲晶層 106…無機物層 4...接觸物 107…樹脂層 5··.金屬層 112、116、126···餘刻處 6··.ρ型區 117、217···金屬化層 10、100…複合基材 II8、II9···覆蓋金屬化物 11、101、201、301·.·支撐基材 120…周邊保護區 12、102、202..义〇2層 206...鈍化層 13、103、203."SiC層 210".pSiC 層 14、104、204...n+SiC層 302...絕緣層 15、105、205...n-SiC層 303...移轉層 16、108、308···肖特基接觸物 304... n+半導體層 17、18、208、309···電阻性接 觸物 305…η·半導體層 18

Claims (1)

  1. 200410312 拾、申請專利範圍: 1. 一種由磊晶在一堆疊結構上的半導體材料製成的功率 半導體元件,其特徵在於: 該堆疊結構包含一層半導體材料被移轉在一支撐 5 基材的第一面上,並被一電絕緣層固定於該支撐基材 上,該支撐基材含有導電裝置介於該第一面與一第二面 之間’且該半導體材料的移轉層會形成蠢晶半導體材料 的磊晶支撐物; 電連接該元件的裝置等首先會被設在該等磊晶半 10 導體材料上’其次設在該支樓基材的第二面上,一電連 接物會穿過該電絕緣層,且該支撐基材的導電裝置會將 該等蠢晶半導體材料電連接於設在支樓基材之弟二面 上的導電裝置。 2. 如申請專利範圍第1項之元件,其特徵在於該支撐基材 15 的導電裝置係為該支撐基材本身,而其係由一導電材料 所製成。 3. 如申請專利範圍第1項之元件,其特徵在於該等磊晶材 料包含數個具有不同摻雜的料層。 4. 如申請專利範圍第1項之元件,其特徵係該支撐基材在 20 設有電絕緣層的介面上會過度摻雜。 5. 如申請專利範圍第1項之元件,其特徵在於該元件的導 電裝置包含至少一肖特基接觸物。 6. 如申請專利範圍第1項之元件,其特徵在於該元件的導 電裝置包含至少一電阻性接觸物。 19 7·如申請專利範圍第1項之元件,其特徵在於該支撐基材 係由半導體材料所製成。 8·如申請專利範圍第7項之元件,其特徵在於該支撐基材 係由選自 SiC、GaN、AIN、Si、GaAs、ΖηΟ及Ge的半導 體材料所製成。 9.如申請專利範圍第1項之元件,其特徵在於用來製成電 絕緣層的材料係選自Si02、Si3N4及鑽石。 1〇·如申請專利範圍第1項之元件,其特徵在於該移轉的半 導體材料薄層係由選自SiC、GaN、AIN、Si、ΖηΟ及鑽 石之一材料所製成。 11·如申請專利範圍第丨項之元件,其特徵在於該等磊晶半 導體材料係選自SiC、GaN、AlGaN、InGaN及鑽石。 12. —種半導體電路,特徵係在於其乃結合至少一如申請專 利範圍第1至11項中任一項的功率半導體元件,及至少 一不電連接於該支撐基材之第二面的半導體元件。 20
TW092124197A 2002-09-03 2003-09-02 Quasi-vertical power semiconducting device on composite substrate TW200410312A (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
FR0210883A FR2844099B1 (fr) 2002-09-03 2002-09-03 Dispositif semiconducteur de puissance quasi-vertical sur substrat composite

Publications (1)

Publication Number Publication Date
TW200410312A true TW200410312A (en) 2004-06-16

Family

ID=31503070

Family Applications (1)

Application Number Title Priority Date Filing Date
TW092124197A TW200410312A (en) 2002-09-03 2003-09-02 Quasi-vertical power semiconducting device on composite substrate

Country Status (6)

Country Link
US (1) US20050258483A1 (zh)
EP (1) EP1535346A2 (zh)
JP (1) JP2005537679A (zh)
FR (1) FR2844099B1 (zh)
TW (1) TW200410312A (zh)
WO (1) WO2004027878A2 (zh)

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7417266B1 (en) 2004-06-10 2008-08-26 Qspeed Semiconductor Inc. MOSFET having a JFET embedded as a body diode
US7436039B2 (en) 2005-01-06 2008-10-14 Velox Semiconductor Corporation Gallium nitride semiconductor device
US8026568B2 (en) 2005-11-15 2011-09-27 Velox Semiconductor Corporation Second Schottky contact metal layer to improve GaN Schottky diode performance
EP1852895A1 (en) * 2006-05-05 2007-11-07 Kinik Company Diamond substrate and method for fabricating the same
US8138583B2 (en) 2007-02-16 2012-03-20 Cree, Inc. Diode having reduced on-resistance and associated method of manufacture
US7939853B2 (en) 2007-03-20 2011-05-10 Power Integrations, Inc. Termination and contact structures for a high voltage GaN-based heterojunction transistor
JP2011077351A (ja) 2009-09-30 2011-04-14 Sumitomo Electric Ind Ltd 発光素子
FR2977069B1 (fr) 2011-06-23 2014-02-07 Soitec Silicon On Insulator Procede de fabrication d'une structure semi-conductrice mettant en oeuvre un collage temporaire
US8633094B2 (en) 2011-12-01 2014-01-21 Power Integrations, Inc. GaN high voltage HFET with passivation plus gate dielectric multilayer structure
US8940620B2 (en) 2011-12-15 2015-01-27 Power Integrations, Inc. Composite wafer for fabrication of semiconductor devices
US8928037B2 (en) 2013-02-28 2015-01-06 Power Integrations, Inc. Heterostructure power transistor with AlSiN passivation layer
FR3017242B1 (fr) * 2014-02-05 2017-09-01 St Microelectronics Tours Sas Diode schottky verticale au nitrure de gallium
JP6257459B2 (ja) * 2014-06-23 2018-01-10 株式会社東芝 半導体装置及びその製造方法
US10600635B2 (en) * 2017-04-20 2020-03-24 Elyakim Kassel Method and apparatus for a semiconductor-on-higher thermal conductive multi-layer composite wafer
US10332876B2 (en) * 2017-09-14 2019-06-25 Infineon Technologies Austria Ag Method of forming compound semiconductor body
EP3762968A1 (en) 2018-03-06 2021-01-13 ABB Power Grids Switzerland AG High power semiconductor device with self-aligned field plate and mesa termination structure and method for manufacturing the same
US11469333B1 (en) 2020-02-19 2022-10-11 Semiq Incorporated Counter-doped silicon carbide Schottky barrier diode

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2681472B1 (fr) * 1991-09-18 1993-10-29 Commissariat Energie Atomique Procede de fabrication de films minces de materiau semiconducteur.
US5449925A (en) * 1994-05-04 1995-09-12 North Carolina State University Voltage breakdown resistant monocrystalline silicon carbide semiconductor devices
US6831331B2 (en) * 1995-11-15 2004-12-14 Denso Corporation Power MOS transistor for absorbing surge current
AU1531797A (en) * 1996-01-24 1997-08-20 Cree Research, Inc. Mesa schottky diode with guard ring
US6121661A (en) * 1996-12-11 2000-09-19 International Business Machines Corporation Silicon-on-insulator structure for electrostatic discharge protection and improved heat dissipation
JP3618517B2 (ja) * 1997-06-18 2005-02-09 三菱電機株式会社 半導体装置およびその製造方法
GB9903607D0 (en) * 1999-02-17 1999-04-07 Koninkl Philips Electronics Nv Insulated-gate field-effect semiconductor device
KR100348269B1 (ko) * 2000-03-22 2002-08-09 엘지전자 주식회사 루데니움 산화물을 이용한 쇼트키 콘택 방법

Also Published As

Publication number Publication date
WO2004027878A3 (fr) 2004-05-06
US20050258483A1 (en) 2005-11-24
FR2844099B1 (fr) 2005-09-02
JP2005537679A (ja) 2005-12-08
FR2844099A1 (fr) 2004-03-05
WO2004027878A2 (fr) 2004-04-01
EP1535346A2 (fr) 2005-06-01

Similar Documents

Publication Publication Date Title
TW200410312A (en) Quasi-vertical power semiconducting device on composite substrate
US9685513B2 (en) Semiconductor structure or device integrated with diamond
CN102714219B (zh) 反侧设计的iii-氮化物器件
US20200212214A1 (en) Rf device integrated on an engineered substrate
EP3080842B1 (en) Methods for forming microstrip transmission lines on thin silicon wafers
JP2013543276A (ja) 無線周波数用途又は電力用途のための電子装置及びそのような装置を製造するためのプロセス
JPS6159853A (ja) シリコン結晶体構造
EP4250337A2 (en) Method for separating semiconductor substrate body from functional layer thereon
JPH1187526A (ja) マイクロエレクトロニクス素子とエッチング困難な半導体材料と金属化された孔とを備えた構造
TW202333201A (zh) 使用工程設計過的基板結構來實施的功率及rf設備
TWI588955B (zh) 使用多重底材形成iii-v族半導體結構之方法及應用此等方法所製作之半導體元件
US20090173939A1 (en) Hybrid Wafers
US11810954B2 (en) Semiconductor devices with dissimlar materials and methods
TWI276226B (en) Semiconductor device with high structural reliability and low parasitic capacitance
JPS6159852A (ja) 半導体装置の製造方法
JP2021177577A (ja) 半導体素子の製造方法及び半導体基板
US20140319612A1 (en) Semiconductor-on-insulator structure and process for producing same
JP2915433B2 (ja) 半導体集積回路装置
CN113690236B (zh) 高电子迁移率晶体管芯片及其制备方法
JP3243071B2 (ja) 誘電体分離型半導体装置
KR102702119B1 (ko) 가공된 기판에 통합된 무선 주파수 디바이스
JP3116609B2 (ja) 半導体装置の製造方法
WO2009128776A1 (en) Hybrid wafers with hybrid-oriented layer
JPS61144037A (ja) 半導体装置およびその製造方法
JPH0831462B2 (ja) 半導体装置