SU983638A1 - Устройство дл преобразовани временных интервалов в двоичный код - Google Patents

Устройство дл преобразовани временных интервалов в двоичный код Download PDF

Info

Publication number
SU983638A1
SU983638A1 SU813251290A SU3251290A SU983638A1 SU 983638 A1 SU983638 A1 SU 983638A1 SU 813251290 A SU813251290 A SU 813251290A SU 3251290 A SU3251290 A SU 3251290A SU 983638 A1 SU983638 A1 SU 983638A1
Authority
SU
USSR - Soviet Union
Prior art keywords
register
input
output
inputs
time interval
Prior art date
Application number
SU813251290A
Other languages
English (en)
Inventor
Сергей Григорьевич Андросенко
Иван Михайлович Власов
Валентина Андреевна Ландык
Анатолий Алексеевич Морозов
Original Assignee
Ордена Ленина Институт Кибернетики Ан Усср
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ордена Ленина Институт Кибернетики Ан Усср filed Critical Ордена Ленина Институт Кибернетики Ан Усср
Priority to SU813251290A priority Critical patent/SU983638A1/ru
Application granted granted Critical
Publication of SU983638A1 publication Critical patent/SU983638A1/ru

Links

Landscapes

  • Measurement Of Unknown Time Intervals (AREA)

Description

Изобретение относится к электронным дискретным устройствам систем автоматики, телемеханики, вычислительной техники и связи и может быть использовано в системах сбора, обработки и передачи многоканального пото· ка информации.
Известно устройство для преобразования временных интервалов в двоичный код,содержащее блок управления, генератор тактовых импульсов,) подключенные к его выходу счетчики, блок вывода информации, логические элементы [Ц.
Однако это-устройство не может обеспечить надежный прием и досто^ верную регистрацию поступающих с переменной интенсивностью мощных потоков данных, когда скорость и.объем прступления информации значительно превышает прдпускную способность устройства.
Известно устройство для преобразования временных интервалов в двоичный код, содержащее блок управления с генератором тактовых импульсов на входе, блок памяти с подключенным к его входу регистром адреса, регистр состояния канала, регистр значащих моментов, блок вычитания, сумматор и блок вывода информации, в состав которого входят сдвиговый регистр (буферный регистр) и счетчик с дешифратором на выходе, блок скорости канала, блок сравнения, блок дополнения до бита, блок остатка преобразования, в. котором хранится код длительности и код значения остатка преобразованияί и блок временного интервала, хранящий код длительности временного интервала, код состояния временного интервала (код состояния канала) и код значения бита, полученного в процессе преобразования [2] .
Недостатками этого устройства являются низкое быстродействие в процессе преобразования, обусловленное тем, что процесс преобразования содержит большое количество операций, и сложность.
Наиболее близким по технической сущности к изобретению является устройство для преобразования временных интервалов в двоичный код, которое содержит блок управления, первый вход которого соединен с выходом генератора тактовых импульсов, регистр адреса, выход которого подключен к входу блока памяти, и регистр числа.
который содержит разряды для записи кода состояния канала - регистр сопи .входов которого подключены соответственно к выходам блока памяти и для записостояния моментов, одним из стояния канала, и разряды си кода времени изменения канала - регистр значащих выход которого соединен с входов блока вычитания, регистр времени отсчета, сумматор и вычитающий счетчик, выход которого соединен с вторым входом блока управления, блок вывода информации, два коммутатора, элемент ИЛИ и элемент И [3].
Недостатком этого устройства является низкая достоверность преобразования, обусловленная низкой помехозащищенностью устройства.
Целью изобретения является повышение достоверности преобразования.
.Поставленная цель достигается тем, что в устройство для преобразования временных интервалов в двоичный код, содержащее два коммутатора, генератор тактовых импульсов, выход которого подключен к первым входам блока управления и элемента И, выход которого соединен с первыми входами блока вывода информации и вычитающего счетчика, выходы которого соединены с первой группой входов блока управления, первый выход которого соединен с входом регистра состояния канала, а второй выход подключен к первым входам первого и первого элемента ИЛИ, ды которых объединены и к третьему выходу блока четвертый выход которого соединен с вторым входом элемента И, выход первого элемента ИЛИ подключен к управляющему входу сумматора, выходы генератора времени отсчета соединены с первой группой входов первого коммутатора, выходы которого подключены к первой группе входов сумматора, выходы регистра значащих моментов подключены к первой группе входов блока вычитания, выход регистра адреса соединен с управляющим входом блока памяти, первая группа выходов которого соединена с группой входов регистра состояния канала, выходы которого подключены к группе вх-одов блока вывода информации, введены коммутатор, пять элементов ИЛИ и ре- . гистр дробной части, причем выходы регистра времени отсчета подключены' к первой группе входов второго коммутатора, вторая группа входов которого объединена с второй группой входов первого коммутатора и подключе‘на к выходам регистра дробной части и второй группе входов блока управления, второй вход которого соединен с выходом блока вычитания, группа выходов которого подключена к группе входов регистра дробной части и к первой группе входов третьего коммутатора,вторая и третья труп-' 65 коммутатора вторые вхоподключеныуправления, сумматора, выходы третьего коммутатора соединены с группами входов регистра значащих, моментов, регистра времени отсчета и вычитающего счетчика , второй вход которого соединен с выходом второго элемента ИЛИ, первый вход которого подключен к первым входам второго коммутатора, третьего элемента ИЛИ и регистра дробной части, а также к пятому выходу блока управления, шетой выход которого соединен с вторыми входами третьего элемента ИЛИ и второго коммутатора и с первым входом четвертого элемента ИЛИ, второй вход которого соединен с первым выходом блока управления, и первым входом пятого элемента ИЛИ, второй вход которого подключен к второму входу регистра дробной части, седьмому выходу блока управления и первому входу шестого элемента ИЛИ, второй вход которого соединен с вторым входом первого коммутатора, а выход подключен к входу регистра времени отсчета, выходы вычитающего счетчика соединены с второй группой входов сумматора, выходы второго коммутатора подключены к второй группе входов блока вычитания, вход которого соединен с выходом третьего элемента ИЛИ и первым входом третьего коммутатора, второй вход которого подключен к выходу пятого элемента ИЛИ и входу регистра адреса, а третий вход соединен с выходом первого элемента ИЛИ, выход четвертого элемента ИЛИ подключен к входу регистра значащих моментов.
На фиг. 1 представлена функциональная схема устройства преобразования временных интервалов в двоичный код; нафиг. 2 - пример функциональной схемы блока управления.
Устройство содержит блок 1 управления, генератор 2 тактовых импульсов, регистр 3 адреса, блок 4 памяти, регистр 5 состояния канала, регистр 6 времени отсчета, регистр 7 значавших моментов, блок 8 вычитания с избыточным старшим разрядом, сумматор 9, вычитающий счетчик 10, регистр 11 дробной части числа, коммутаторы 12-14, элементы 15-20 ИЛИ, элемент 21 И и блок 22 вывода информации, содержащий регистр 23 сдвига, счетчик 24 и дешифратор 25 и ключ 26. Блок 1 управления содержит седьмой выход 27, первый выход 28, шестой выход 29, пятый выход 30, вторую шину 31 входов, первую группу 32 входов, второй вход 33, второй выход 34, третий выход 35, четвертый выход 36, вход пуска-37, подключенный к шине 37 пуска, первый вход 38.
Йа фиг. 2 представлена функциональная схема одного из возможных вариантов выполнения блока 1 управления.
HnqK 1 управления содержит D-триггеры 39-45, элементы 46-49 ИЛИ, элементы 50-57 И и дешифраторы 58 и 59.
Дешифратор 58 содержит элемент 60 И, элементы 61-63 ИЛИ и элементы 64 и 65 НЕ.
Дешифратор 59 содержит элемент 66 ИЛИ и элемент 67 НЕ.
Устройство работает следующим об- , • разом.
В блок 4 памяти предварительно заносят принятые по каналу связи данные в виде кода состояния канала в сопровождении кода текущего времени , отображающего в двоичном исчислении моменты изменения состояния канала (значащие моменты). При этом масштаб отсчета времени всегда можно выбрать таким, чтобы единица отсчета соответствовала длительности одного бита.
Команда ’’Пуск1’, подаваемая по шине 37, включает генератор 2 тактовых импульсов, устанавливает в состояние 111’ ' триггер 39 блока 1, устанавливает в 1Ό'1 остальные триггеры 40-45 и блок 1 управления, посылает’последовательно по тактам управляющие сигналы на соответствующие входы узлов устройства. '
Первый управляющий, сигнал поступает с выхода 27 блока 1 управления на один вход регистра 11 дробной части числа, сбрасывая все его разряды в ''О' через элемент 15 ИЛИ на вход регистра 3 адреса и на вход коммутатора 12 и через элемент 16 ИЛИ - на вход регистра б времени отсчёта. В результате этого по адресу, хранящемуся в регистре 3 адреса, из блока'4 памяти через коммутатор 12 в регистр 6 времени отсчета переписывается код начального времени Ц изменения состояния- канала, которое является начальным моментом (t^ = )отсчета единиц информации (бит), содержащихся в преобразуемых временных интервалах, т.е. является передней границей пер-: вого временного интервала. В то же время происходит модификация адреса - в регистре 3.
Затем блок 1 управления осуществляет безусловный переход во второе состояние и управляющий сигнал поступает с выхода 28.на вход регистра 5 состояния канала, через элемент 15 ИЛИ на вход регистра 3 адреса и на вход коммутатора 12, через элемент 17 ИЛИ - на вход регистра 7 значащих моментов. В результате этого по очередному адресу из блока 4 памяти через коммутатор 12 в регистр 7 значащих моментов переписываются данные о следующем tn- времени изме нения состояния канала, а в регистр 5 состояния - код состояния ’Ό11 или ' ' 1' 1, предшествующего этому изменению..
j Дальнейший порядок операций зависит от содержимого регистра 11, в котором хранится представленная в двоичном коде дробная часть m числа, характеризующего длительность предшествующего реального временного интервала.
В первом цикле работы устройства все разряды регистра 11 содержат ’'0* '(т =0) в силу того, что пер- . вый сигнал с выхода 27 блока 1 уп15 равления. сбрасывает, как уже отмечалось, регистр 11 в нулевое состояние. Блок 1 управления получая об этом информацию по входам 31, переходит, минуя третье, в четвертое со— 20 стояние.
В последующих циклах работы устройства содержимое регистра II определяется длительностью предшествующего реального временного интервала. 25 Если предшествующий временной интервал не искажен и его.длительность совпадает с длительностью идеальной’ кодовой посылки,.то он содержит целое число бит. При этом все разряду регистра 11 дробной части числа содержат ’ '0’ ' (т = 0) .
Если длительность предшествующего временного интервала вследствие краевых искажений и помех.меньше длительности идеальной кодовой посылки, то дробная часть числа, характеризующего эту длительность, больше или равна половине длительности бита (т')-у·),. При этом старший разряд регистра 11 содержит ’' l’J 40 В этом случае, как и· в двух предыдущих, блок 1 управления, получая . соответствующую информацию по входам 31, переходит, минуя третье, в четвертое состояние.
45. Если длительность предшествующего временного интервала, вследствие краевых искажений и помех, больше длительности идеальной кодовой посылки, то дробная часть числа, ха5Q рактеризующего эту длительность, меньше половины длительности бита (т <-—) · ПРИ этом старший разряд регистра 11 содержит 1’О'* и по „ меньшей мере один из остальных его разрядов содержит 1'1’’.
Такое же стостояние имеет регистр 11 и тогда, когда предшествующий реальный временной интервал образован импульсом дробления и его дл!1тель6® ность меньше половины длительности / бита.
В обоих этих случаях блок 1 управления, получая соответствующую информацию по входам 31, переходит в третье состояние и управляющий
Ί регистр 7 знауправления осупереход в четсигнал с выхода 29 поступает на вход коммутатора 13', через элемент 17 ИЛИ на вход регистра 7 значащих моментов и через элемент 18 ИЛИ - на вход коммутатора 12 и на вход блока 8 вычитания. ПО этому сигналу блок 8 вычитания определяет разницу между значениями времени, поступившими на его входы соответственно из регистра 7 значащих моментов и через коммутатор 12 - из регистра 11 дробной части числа. Результат заносится через коммутатор 12 в чащих моментов.
После этого блок 1 ществляет безусловный вертое состояние и посылает управляющий сигнал с выхода 30 через элемент 18 ИЛИ на вход блока 8 вычитания и на вход коммутатора 12, через элемент 19 ИЛИ - на вход счетчика / 10, а также непосредственно на входы коммутатора 13 и регистра 11 дробной части числа. По этому сигналу блок 8 вычитания определяет разницу между значениями времени, поступившими на его информационные входы соответственно из регистра Ί значащих моментов и регистра 6 времени отсчета (в общем случае -Ту ).
Двоичное число, полученное в результате этой операции, представляет собой выраженную в битах и долях бит длительность реального временного интервала с’учетом импульсов дробления и краевых искажений на границе , с предшествующим временным интервалом.
Целая часть η этого числа заносится через коммутатор 12 в счетчик 10, а дробная ш - в регистр 11 дробной части числа.
Если в результате операции вычитания образуется отрицательное число, что свидетельствует о дроблении предшествующего временного интервала у его задней границы Т· , то на выходе блока 8 вычитания,7соединенном с его избыточным старшим разрядом, появляется сигнал ’ ’1'1 , который, попадая на вход 33 блока 1 управления, возвращает его во второе состояние и повторяется уже описанный цикл операций, соответствующих, второму и четвертому состояниям блока 1 управления, причем этот цикл повторяется до тех пор, пока на выходе блока 8 вычитания не появится положительное число.
Если целая часть числа равна нулю (п = 0) , а дробная часть меньше половины длительности бита (т <2 )> что свидетельствует о дроблении кодовой посылки, то блок 1 управления, получая соответствующую информацию по входам 31 и 32, возвращается во второе состояние и повторяется уже описанный цикл операций, соответст20
1С вующих второму, третьему и Четвертому состояниям блока 1 управления, причем повторяется до тех пор, пока число, характеризующее длительность временного интервала (с учетом искажений) , не сравняется с половиной длительности бита или не превысит ее.
Если длительность обрабатываемого 'временного интервала больше длительности идеальной кодовой посылки или совпадает с ней, то целая часть числа больше нуля (njl), а дробная меньше половины длительности бита (ш < —. В этом случае целая часть числа представляет собой выраженную в битах длительность истинного временного интервала (nj = Nj ) . Блок управления, получая соответствующую информацию по входам 31 и 32, переходит, минуя пятое, в шестое состояние.
Если длительность обрабатываемого временного интервала меньше длительности идеальной кодовой посылки, то m у, —. При этом старший разряд .регистра 11 дробной части числа содержит '’l1'. Блок 1 управления, получая об этом информацию по входу 31, переходит в пятое состояние, и управляющий сигнал с выхода 34 поступает на вход коммутатора 14, через элемент 19 ИЛИ - на вход счетчика 10 и через элемент 20 ИЛИ - на управляющий вход сумматора -9 и на управляющий вход коммутатора 12.
По этому сигналу с выхода регистра 11 дробной части числа через коммутатор 14 на вход сумматора 9 поступает код ’ 11 ’ ’, хранившийся в старшем разряде регистра 11, в то время как на входе сумматора 9 находится код целой части η числа, . отображающего длительность реального временного интервала. Сумматор 9 осуществляет операцию сложения и результат N j = nj + 1, отображающий длительность истинного (неискаженного ) временного интервала, заносится через коммутатор 12 в счетчик 10, после чего блок 1 управления осуществляет безусловный переход в шестое состояние.
Блок 1 управления посылает сигнал с выхода 35 на вход коммутатора 14, через элемент 16 ИЛИ - на вход регистра 6 времени отсчета, и через элемент 20 ИЛИ - на вход коммутатора 12 и на вход сумматора 9. В результате этого из регистра 6 через коммутатор 14 на вход сумматора 9 поступает код времени Tj отсчета, т.е. передней границы, для обрабатываемого временного интервала, тогда как на входе сумматора 9, соединенном с выходом счетчика 10, находится код целого числа Nj,отображающего истин9
NT , ную длительность этого временного интервала. Происходит суммирование указанных величин, и результат Τ.·+1 =. - Tj +N: , представляющий собой начало отсчета для следующего временного интервала, т.е. границу между временными интервалами, заносится в регистр -6 времени отсчета.
Далее блок 1 управления осуществляет безусловный переход в седьмое состояние и через его выход 36 на • вход элемента 21 И поступает сигнал, разрешающий прохождение тактовых импульсов генератора 2 на счетный вход счетчика 10 и через вход блока 22 вывода информации - на сдвигающий вхоД регистра 23 и.вход счетчика 24. Каждый ^з тактовых импульсов сдвигает влево на один разряд содержимое регистра 23 и при этом в его младший разряд заносится бит, значение которого (' ' 0'’ или 1 ’ 1'*) соответствует состоянию канала, зафиксированному в , регистре 5.
В то же время каждый тактовый импульс увеличивает на единицу содержимое счетчика 24, уменьшает на единицу содержимое счетчика 10.
Как только содержимое счетчика 10 станет равным нулю, блок 1 управления возвращается во второе состояние, после чего повторяется уже описанный цикл операций со следующей группой данных, извлеченных по очередному адресу из блока 4 памяти.
Таким образом, число тактовых импульсов генератора 2, поступивших на вход блока 22 вывода информации, а значит и чисГло бит, зарегистрированных в регистре 23 за один цикл, равно Nj .
КогДа регистр 23 блока 22 вывода информации полностью загружается, счетчик 24 переполняется и на всех его выходах (обозначены одной линией) появляются ' 1 О'* , в результате чего на выходе дешифратора 25 появляется сигнал, открывающий ключ 26, через который полученные в результате преобразования из устройства.
данные выводятся предлагаемое, устналичию новых узТаким образом, ройство благодаря лов и связей обладает более высокой достоверностью по сравнению с известным.

Claims (3)

1.Авторское свидетельство СССР № 646437, кл. Н 03 К 13/20, 1978.
2.Авторское свидетельство СССР f 497725, кл. Н 03 К 13/20, 1970.
3.Авторское свидетельство СССР по за вке 3210569,кл.С 04 F 10/04, 18.06.81 (прототип)..
SU813251290A 1981-02-25 1981-02-25 Устройство дл преобразовани временных интервалов в двоичный код SU983638A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813251290A SU983638A1 (ru) 1981-02-25 1981-02-25 Устройство дл преобразовани временных интервалов в двоичный код

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813251290A SU983638A1 (ru) 1981-02-25 1981-02-25 Устройство дл преобразовани временных интервалов в двоичный код

Publications (1)

Publication Number Publication Date
SU983638A1 true SU983638A1 (ru) 1982-12-23

Family

ID=20944232

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813251290A SU983638A1 (ru) 1981-02-25 1981-02-25 Устройство дл преобразовани временных интервалов в двоичный код

Country Status (1)

Country Link
SU (1) SU983638A1 (ru)

Similar Documents

Publication Publication Date Title
US3959637A (en) Digital filter
SU983638A1 (ru) Устройство дл преобразовани временных интервалов в двоичный код
SU1401479A1 (ru) Многофункциональный преобразователь
SU1117648A1 (ru) Веро тностный /1, @ /-полюсник
SU1608682A1 (ru) Потоковый параллельный процессор
SU1683181A1 (ru) Цифровой приемник дельта-модулированных сигналов многочастотных кодов
SU1171784A1 (ru) Умножитель
SU928344A1 (ru) Устройство дл делени
SU1338093A1 (ru) Устройство слежени за задержкой кодовой последовательности
SU1591025A1 (ru) Устройство для управления выборкой блоков памяти
SU1640826A1 (ru) Адаптивное устройство декодировани кода Манчестер
SU693435A1 (ru) Запоминающее устройство
SU1621140A2 (ru) Счетное устройство с контролем
SU760100A1 (ru) Микропрограммное устройство управления1
SU746901A1 (ru) Селектор импульсов
SU1177930A1 (ru) Устройство для фазовой синхронизации
SU1126945A1 (ru) Устройство дл ввода информации
SU1591010A1 (ru) Цифровой интегратор
SU758490A1 (ru) Функциональный генератор частоты
SU1298942A2 (ru) Устройство дл передачи и приема дискретной информации
SU824419A2 (ru) Устройство дл умножени частотыСлЕдОВАНи пЕРиОдичЕСКиХиМпульСОВ
SU838701A1 (ru) Устройство дл формировани кратчай-шЕгО пуТи B цифРОВОй СЕТи СВ зи
SU1160563A1 (ru) Устройство для счета импульсов
SU657435A1 (ru) К-значный фазоимпульсатор сумматор
SU1394458A1 (ru) Устройство дл приема информации в частотном коде