Claims (2)
30 одиночного ложного сигнала по ииформационмым , работоспособно пр одиночном обрыве в любой линии св з а также позвол ет сократить врем ввода информации за счет передачи последней в инверсном коде (2 . Однако данное устройство не защищено от одиночного ложного сигнал по управл ющим входам, так как если первый триггер управлени находитс в состо нии 1, а ложный сигнал по ступает на вход установки единиц, т во все триггеры регистра записывает с единица, если первый триггер управлени находитс в состо нии О, а ложный сигнал поступает на вход установки нулей, то во все триггер регистра записываютсй нули, все это делает данное устройство ненадежным Цель изобретени - повышение надежности устройства. Указанна цель достигаетс тем, что в устройство дл ввода информации , содержащее регистр, первую и вторую группы элементов ИЛИ, выходы которых соединены с входами регистра , первую и вторую группы элементов И, выходы которых соединены с соответствующими.первыми входами элементов ИЛИ первой и второй групп третью группу элементов И, выходы ко торых соединены с первыми входами : элементов И первой и второй групй, а первые входы - с одними входами устройства, первый и второй элементы И, первые входы кЬторых соединены с соответствующими другими входами устройства, первый триггер, выход которого соединен с вторым входом второго элемента И, второй триггер, выходы которого соединены с вторыми входами элементов И первой и второй групп соответственно, а входы - с соответствующими выходами первого и второго элементов И и вторыми входами элементов ИЛИ первой и второй групп, введены первый, второй и третий элементы ИЛИ, генератор импульсо и третий триггер, выход котррого сое динен с вторыми входами элементов И третьей группы, а первый вход - с выходом второго элемента ИЛИ и первым входом третьего элемента ИЛИ, второй вход третьего триггера соединен с выходом генератора импульсов и с первым входом первого триггера, первый и второй входы второго элемен та -ИЛИ соединены соответственно с вы ходами первого и второго элементов И, второй вход первого элемента И соединен с вторым выходом первого триггера и с первым входом генератора импульсов, второй вход которого соединен с выходом третьего элемента ИЛИ, второй вход которого соединен с выходом первого элемента ИЛИ и с вторым входом первого триггера, входы первого элемента ИЛИ соединены с соответствующими одними входами устройства. . На чертеже представлена структурна схема устройства. Устройство содержит регистр 1, триггеры 2 регистра, первую группу 3 элементов ИЛИ, вторую-группу 4 элементов ИЛИ, первую группу 5 элементов И, вторую группу б элементов И, третью группу 7 элементов И, первый триггер 8, второй триггер 9, первый элемент И 10, второй элемент И 11, одни входы 12 устройства, другие входы 13 устройства, третий триггер 14, первый элемент ИЛИ 15, второй элемент ИЛИ 16, генератор 17 импульсов и третий элемент ИЛИ 18. Устройство работает следующим образом . В исходном состо нии триггеры 2 регистра 1 и второй триггер 9 наход тс в произвольном состо нии, а триггеры 8 и 14 - в нулевом состо нии . При этом элементы И 10 и 11 закрыты нулевым сигналом с пр мого выхода первого триггера 8, треть группа 7 элементов И закрыта нулевым сигналом с пр мого вьлхода третьего триггера 14, одна из групп элементов И первой- 5 и второй б групп закрыта , а. друга открыта в зависимости от состо ни , в котором находитс второй триггер 9. При поступлении ложного сигнала на любой из информационных входов 12 первый триггер 8 сигналом с выхода . первого элемента ИЛИ 15 переводитс в единичное состо ние. При этом сигнал с его пр мого входа открывает элементы И 10 и 11 и поступает на вход запуска генератора 17 импульсов . -Одновременно на вход сброса генератора 17 импульсов воздействует сигнал с выхода элемента ИЛИ 15, поступающий через элемент ИЛИ 18. По заднему фронту поступившего на один из информационных входов 12 ложного сигнала (сигнала помехи) сигнал на входе сброса генератора 17 импуль-т сов пропадает, а на входе запуска остаетс , так как триггер 8 был переведен ложным сигналом в единичное состо ние . В результате генератор 17 импульсов .через врем tj, гдё tj врем задержки генератора 17 импульсов , сформирует импульс, который, воздейству на вход установки нул триггера 8, возвршцает его в нулевое состо ние, при.этом элементы И 10 и 11 закрываютс нулевым сигналом с его пр мого выхода. Воздействующий на один из информационных входов 12 одиночный сигнал не достигает триггеров 2регистра 1, так как все элементы И третьей группы 7 остаютс запертыми нулевым сигналом с пр мого выхода триггера 14. При поступлении, одиночного ложного сигнала на входы 13 он не. достигает триггеров 2 регистра 1 и. не мё:н ет введенной в него информации, так как элементы И 10 и 11 закрыты нулевым сигналом с пр мого выхода первого триггера 8, При вводе информации в регистр 1 /на любой из информационных входов 12 |Подаетс одиночный сигнал. При этом, как уже было указано, открываютс элементы И10и11, ипо заднему фро . ту этого сигнала генератор 17 импуль сов начинает отсчет времени задержки tj. При поступлении в течение времени Ц на первый вход первого элемента И 10 сигнала установки нул последни через открытый элемент И 10 и первую группу 3 элементов ИЛИ поступает на входыустановки нул триггеров 2, при этом они перевод тс в нулевое состо ние, а ранее введенна в регистр 1 информаци списываетс . Одновременно с этим сигналом второй триггер 9 переводитс в единичное состо ние, разреша прохождение информационных сигналов через элементы И б, триггер 14 сигналом с выхода элемента ИЛИ 16 переводитс в еди ничное состо ние, разреша прохождение информационных сигналов через третью группу 7 элементов И, а генератор 17 импульсов сигналом с выхода элемента ИЛИ 18 сбрасываетс висходное состо ние, т.е. обработка интервала tj начинаетс вновь. После установки триггеров 2 в нулевое состо ние на информационные входа 12, каждый из которых соответствует определенному разр ду вводимого- двоичного числа, последовательно во времени или одновременно подаютс сигналы передаваемого кода, которые через вторую группу б и третью группу 7 элементов И и вторую группу 4 элементов ИЛИ поступают на единичные входа триггеров 2 регистра 1. Кажд: ам вновь поступившим информационным сигналом генератор 17 импуль сов переводитс в исходное состо ние Интервал между двум соседними информационными сигналами должен быть меньше величины ti. Через врем , после последнего сигнсша генератор 17 импульсов сформирует импульс, который переводит триггеры 8 и 14 в нулевое состо ние закрыва элементы И 10 и 11 и третью группу 7 элементов И, после чего любой , вновь поступивший на любой из входов устройства, сигнал воспринимаетс , как ложный. Дл занесени в регистр 1 новой информации необходимо вновь подать сигнал на один из информационных вхо дов 12 установки нулей, на первый вход первого элемента И 10, а после этого - 12-необходимый код на информационные входы. Максимальный интервал между двум соседними сигналами при этом должен быть не более ts. При отказе любой иэ линий, св занной с одним из входов 12 или 13, вместо сигнала установки О на-первый вход элемента И 10 подаетс сигнал установки 1 на первый вход второго элемента И 11. При этом триггеры 2 устанавливаютс в единичное состо ние, триггер 9 - в нулевое состо ние, а информационные сигналы с входов 12 через третью группу 7 и первую группу 5 элементов И поступеиот на входы Остановки нулей триггеров 30 single spurious signals for information, operable with a single break in any link, and also reduces the time for entering information by transmitting the last one in the inverse code (2. However, this device is not protected from a single spurious signal via control inputs, since if the first control trigger is in state 1, and a false signal is input to the installation of units, t records the unit in all triggers of the register, if the first control trigger is in state O, and the false signal is sent to If zero is set, then zero register is written to all the register trigger, all this makes this device unreliable The purpose of the invention is to increase the reliability of the device.This goal is achieved in that the information input device containing the register, the first and second groups of OR elements, whose outputs are connected with the inputs of the register, the first and second groups of elements AND, the outputs of which are connected to the corresponding. first inputs of the elements OR of the first and second groups of the third group of elements AND, the outputs of which are connected to the first inputs: The elements of the first and second groups, and the first inputs - with one device inputs, the first and second elements AND, the first inputs of the second are connected to the corresponding other inputs of the device, the first trigger, the output of which is connected to the second input of the second element And, the second trigger, the outputs of which connected to the second inputs of the elements of the first and second groups, respectively, and the inputs to the corresponding outputs of the first and second elements AND and the second inputs of the elements OR of the first and second groups, the first, second and third elements OR, the gene The pulse generator and the third trigger, the output of which is connected to the second inputs of the AND elements of the third group, and the first input to the output of the second OR element and the first input of the third OR element, the second input of the third trigger is connected to the output of the pulse generator and to the first input of the first trigger, the first and second inputs of the second element —OR are connected respectively to the outputs of the first and second elements AND, the second input of the first element I is connected to the second output of the first trigger and to the first input of the pulse generator, the second input of which connected to the output of the third OR element, the second input of which is connected to the output of the first OR element and to the second input of the first trigger, the inputs of the first OR element are connected to the corresponding one input of the device. . The drawing shows a block diagram of the device. The device contains a register 1, triggers 2 registers, the first group of 3 elements OR, the second group of 4 elements OR, the first group of 5 elements AND, the second group b of elements AND, the third group 7 elements AND, the first trigger 8, the second trigger 9, the first element And 10, the second element And 11, one input 12 of the device, other inputs 13 of the device, the third trigger 14, the first element OR 15, the second element OR 16, the pulse generator 17 and the third element OR 18. The device operates as follows. In the initial state, the triggers 2 of register 1 and the second trigger 9 are in an arbitrary state, and the triggers 8 and 14 are in the zero state. In this case, elements 10 and 11 are closed with a zero signal from the direct output of the first trigger 8, the third group of 7 elements is closed with a zero signal from the direct output of the third trigger 14, one of the groups of elements first and 5 and the second group b is closed as well. the friend is open depending on the state in which the second trigger 9 is located. When a false signal is received at any of the information inputs 12, the first trigger 8 is output. the first element OR 15 is transferred to a single state. In this case, the signal from its direct input opens And 10 and 11 elements and is fed to the starting input of the generator 17 pulses. -At the same time, the signal from the output of the element OR 15, coming through the element OR 18, acts on the reset input of the generator 17 pulses. On the falling edge of the false signal (interference signal) received at one of the information inputs 12, the signal at the reset input of the generator 17 pulses disappears, and remains at the trigger input, since the trigger 8 has been transferred to a single state by a false signal. As a result, the pulse generator 17. After time tj, where tj the delay time of the pulse generator 17, will generate a pulse, which, acting on the input of the zero setting of the trigger 8, returns it to the zero state, while the elements And 10 and 11 close the zero signal with its direct output. The single signal acting on one of the information inputs 12 does not reach the triggers 2register 1, since all AND elements of the third group 7 remain locked by the zero signal from the direct output of the trigger 14. On arrival, a single spurious signal to the inputs 13 is not. reaches triggers 2 registers 1 and. no me: no information entered into it, since elements 10 and 11 are closed with a zero signal from the direct output of the first trigger 8, as information is entered into register 1 / at any of the information inputs 12 | a single signal is supplied. At the same time, as already indicated, the elements of E10 and 11 are opened, and the rear fro. In this signal, the pulse generator 17 starts counting the delay time tj. When the first signal of the zero setting signal arrives at the first input of the first element AND 10 through the open element AND 10 and the first group of 3 elements OR arrives at the installation inputs of zero trigger 2, they are in the zero state, and previously entered into the register 1 information is derecognised. Simultaneously with this signal, the second trigger 9 is transferred to a single state, allowing information signals to pass through the elements AND b, the trigger 14 is transferred to a single state by a signal from the output of the element OR 16, allowing the information signals to pass through the third group of 7 AND elements, and the generator The 17 pulses are reset by the signal from the output of the element OR 18 to the initial state, i.e. the processing of interval tj begins again. After the triggers 2 are set to the zero state, the information inputs 12, each of which corresponds to a certain bit of the input-binary number, are successively or simultaneously transmitted signals of the transmitted code, which through the second group b and the third group 7 And elements and the second group 4 the OR elements are fed to the single inputs of the triggers 2 registers 1. Each: with a newly received information signal, the pulse generator 17 is reset to the initial state. The interval between two adjacent informational chasing must be less than ti. After a time, after the last signal generator 17, the pulses will generate a pulse, which triggers the triggers 8 and 14 to the zero state by closing the elements AND 10 and 11 and the third group of 7 elements AND, after which any signal received at any input of the device is received, as false. In order to enter in register 1 new information, it is necessary to re-send a signal to one of the information inputs 12 of the zero setting, to the first input of the first element I 10, and then the 12-necessary code to the information inputs. The maximum interval between two adjacent signals should be no more than ts. If any of the lines connected to one of the inputs 12 or 13 fails, instead of the installation signal O, the first input of the element 10 is given a signal of installation 1 to the first input of the second element 11. In this case, the triggers 2 are set to one, the trigger 9 - to the zero state, and information signals from inputs 12 through the third group 7 and the first group of 5 elements And inputs to the inputs Stop triggers
2. Передачу информации при этом ведут инверсным кодом. Ввод информации инверсным кодом при исправных лини х св зи позвол ет где N - число разр дов, а в при п п - количество единиц в передаваемом сообщении, сократить врем ввода информации . Таким образом, предлагаемое устройство , защищено от ложного сигнгша на любом входе, работоспособно при одиночном отказе любой из линий св зи, позвол ет при п сокращать, врем ввода информс1ции за счет передачи последней в инверсном коде, а также позвол ет вводить в регистр информаиию в темпе ее поступлени из каналов св зи. Формула изобретени Устройство дл ввода информации, содержащее регистр, первую и вторую группы.элементов ИЛИ, выходы которых соединены с входами регистра, первую и вторую группы элементов И, выходы которых соединены с соответствующими первыми входами элементов ИЛИ первой и второй групп, третью группу элементов И, выходы которых соединены с первыми входами элементов И первой и второй групп, а первые входы - с одними входами устройства , первый и второй элементы И, первые входы которых соединены с соответствующими другими входами устройства , первый триггер, выход которого соединен с вторым входом второго элемента И, второй триггер, выходы которого соединены с нторыми входами элементов И первой и второй групп соответственно, а входы - с соответствующими выходами первого и второго элементов И и вторымк входами элементов ИЛИ первой и вторюй групп, отличающеес тем, что, с целью поЕышени надежности устройства, в него введены первый.2. The transfer of information in this case lead inverse code. Entering information with an inverse code with good communication lines allows where N is the number of bits, and for n n the number of units in the transmitted message, reduce the time for entering information. Thus, the proposed device, protected from a false signal at any input, operable in case of a single failure of any of the communication lines, allows for n to shorten the time for entering information due to the transmission of the latter in the inverse code, and also allows to enter information into the register rate of its arrival from communication channels. An apparatus for inputting information comprising a register, first and second groups of OR elements, outputs of which are connected to inputs of the register, first and second groups of AND elements, outputs of which are connected to corresponding first inputs of OR elements of the first and second groups, third group of AND elements The outputs of which are connected to the first inputs of elements I of the first and second groups, and the first inputs are with one input of the device, the first and second elements I, the first inputs of which are connected to the corresponding other inputs of the device TWA, the first trigger, the output of which is connected to the second input of the second element And, the second trigger, the outputs of which are connected to the second inputs of elements AND of the first and second groups, respectively, and the inputs with the corresponding outputs of the first and second elements AND and the second inputs of the elements OR first and The second group, characterized in that, in order to improve the reliability of the device, the first one is entered into it.