SU412620A1 - - Google Patents

Info

Publication number
SU412620A1
SU412620A1 SU1685486A SU1685486A SU412620A1 SU 412620 A1 SU412620 A1 SU 412620A1 SU 1685486 A SU1685486 A SU 1685486A SU 1685486 A SU1685486 A SU 1685486A SU 412620 A1 SU412620 A1 SU 412620A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
unit
inputs
line unit
Prior art date
Application number
SU1685486A
Other languages
Russian (ru)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to SU1685486A priority Critical patent/SU412620A1/ru
Application granted granted Critical
Publication of SU412620A1 publication Critical patent/SU412620A1/ru

Links

Landscapes

  • Selective Calling Equipment (AREA)

Description

1one

Изобретение относитс  к телемеханике. Известны устройства дл  телесигнализации , содержащие на диспетчерском пункте (ДП) генератор импульсов, коммутатор, шифратор, входы которого подключены к выходам распределител  импульсов, а выход соединен с информационным входом выходного линейного блока, дешифратор, ипформационные входы которого подключены к первому выходу входного линейного блока, логические элементы «И и «ИЛИ, блоки пам ти, входы которых соединены с выходами дешифратора, выходы подключены ко входам блока индикации, на контролируемом пункте (КП) - блок временной задержки, -распределитель импульсов, вход которого соединен с выходом входного линейного блока , а выходы подключены ко входам дешифратора и через блок ввода информации - к информационному входу выходного линейного блока.This invention relates to telemechanics. There are known devices for remote signaling, which contain a pulse generator, a switch, an encoder whose inputs are connected to the outputs of the pulse distributor, and an output connected to the information input of the output line unit, a decoder, whose information inputs are connected to the first output of the input line unit. logical elements “AND and“ OR, memory blocks, the inputs of which are connected to the outputs of the decoder, the outputs are connected to the inputs of the display unit, at the controlled point (KP) there is a time block rzhki, -raspredelitel pulse input coupled to an output of the input line unit and the outputs are connected to inputs of decoder via an input unit and the information - to the data input of the output line block.

Однако известные устройства сложны и не обладают достаточной надежностью.However, the known devices are complex and do not have sufficient reliability.

Цель предлагаемого изобретени  - повышение надежности работы устройства.The purpose of the present invention is to improve the reliability of the device.

Дл  этого в нем на диспетчерском пункте выход генератора импульсов подключен к одному из входов первого логического элемента «И и одному из входов логического элемента «ИЛИ, с другим входом первогоTo do this, at the control room, the output of the pulse generator is connected to one of the inputs of the first AND gate and one of the inputs of the OR gate, with another input of the first

огического элемента «И соединен выход второго логического элемента «И, подключенный ко входу входного линейного блока, второй выход которого соединен с другим входом логического элемента «ИЛИ и с унравл юшим входом выходного линейного блока, вход коммутатора подключеп к выходу первого логического элемепта «И, выходы коммутатора соедипены со входами шифратора и с управл ющими входами дешифратора , подключенными к выходам распределител  импульсов, входы второго логического элемента «И соединены с выходом выходного линейного блока и с третьим выходом входного линейного блока, на контролируемом нункте - вход блока временной задержки подключен к выходу дешифратора, выход блока временной задержки соединен со входом входного линейного блока и с первым унравл юшим входом выходного линейного блока, второй управл юший вход которого подключен к выходу входного линейпого блока.And is connected to the input of the input line block, the second output of which is connected to another input of the OR gate and with the input of the output line block, the input of the switch is connected to the output of the first logic element and switch outputs are connected to the encoder inputs and to the decoder control inputs connected to the outputs of the pulse distributor, the inputs of the second And gate are connected to the output of the output line unit and with the third output of the input line unit, on the monitored item, the input of the time delay unit is connected to the output of the decoder, the output of the time delay unit is connected to the input of the input line unit and to the first control input of the output line unit, the second control input of which is connected to the output line input block.

На чертеже изображена блок-схема предлагаемого устройства.The drawing shows a block diagram of the proposed device.

Устройство содержит диспетчерский пункт 1 и контролируемые пункты 2 и 3. На диспетчерском пункте 1 устройства расположены генератор импульсов 4, коммутатор 5, н ифратор 6, дешифратор 7, распределительThe device contains the dispatch point 1 and the controlled points 2 and 3. At the control room 1 of the device are the pulse generator 4, the switch 5, the generator 6, the decoder 7, the distributor

импульсов 8, выходной линейный блок 9, входной линейный блок 10, логический элемент «И 11, блоки нам ти 12-15, блок индикации 16, логический элемент «И 17, логический элемент «ИЛИ 18.impulses 8, the output linear block 9, the input linear block 10, the logical element “And 11, the blocks us and 12-15, the display unit 16, the logical element“ And 17, the logical element “OR 18.

На контролируемом нункте устройства расноложены входной линейный блок 19, блок временной задержки 20, дешифратор 21, распределитель имнульсов 22, блок ввода информации 23, выходной линейный блок 24.On the controlled item of the device, the input line unit 19, the time delay unit 20, the decoder 21, the distributor of impulses 22, the information input unit 23, the output line unit 24 are located.

Устройство работает следующим образом.The device works as follows.

Генератором импульсов 4, работающим с посто нной частотой и с периодом, равным времени вызова и опроса одного КП, через логический элемент «ИЛИ 18 запускаетс  распределитель импульсов 8. Этим же импульсом через логический элемент «И 17, подготовленный логическим элементом «И 11, сдвигаетс  на один шаг коммутатор 5, обеснечива  сигнал на одном из входов шифратора 6 и дешифратора 7. Шифратор 6 формирует кодовую комбинацию, котора  через выходной линейный блок 9 поступает в линию св зи.Pulse generator 4, operating with a constant frequency and with a period equal to the time of calling and polling a single control unit, through the logical element OR 18, starts the pulse distributor 8. The same pulse through the logical element AND 17, prepared by the logical element 11, shifts one step is the switch 5, the signal is transmitted to one of the inputs of the encoder 6 and the decoder 7. The encoder 6 forms a code combination, which through the output line unit 9 enters the communication line.

Пройд  по линии св зи, импульсы поступают на вход КИ, где подвергаютс  проверке и формированию во входном линейном блоке 19. После этого запускаетс  распределитель импульсов 22, выполненный с теми же характеристиками , что и распределитель импульсов 8 на ДП. Поскольку дл  каждого КП установлена сво  адресна  комбинаци  имнульсов , то на выходе дешифратора 21 получают импульс только на одном КП. Этим импульсом запускаетс  блок временной задержки 20 на врем , несколько превышающее суммарную длительность всех шагов раснределител  импульсов 22, чтобы через данный распределитель импульсов прошли все и.мпульсы адресной серии. Одновременно импульс с блока временной задержки 20 деблокирует выходной линейный блок 24 и, пройд  через него, поступает в линию св зи.After passing through the communication line, the pulses arrive at the input of the IC, where they are checked and formed in the input line unit 19. After this, the pulse distributor 22 is started, made with the same characteristics as the pulse distributor 8 at the DP. Since for each KP an address combination of pulses is established, at the output of the decoder 21 a pulse is received at only one KP. This pulse triggers a time delay block 20 for a time slightly longer than the total duration of all the steps of the pulse distributor 22, so that all the pulses of the address series pass through the pulse distributor. At the same time, the impulse from the time delay block 20 releases the output linear block 24 and, having passed through it, enters the communication line.

Пройд  по линии св зи, импульс «ответа КП через входной линейный блок 10 поступает на вход логического элемента «И 11, обладающего пам тью. До этого логический элемент «И 11 получал импульсы кода с выходного линейного блока 9. С приходом импульса «ответа КП данный логический элемент «И реализуетс , разреша  приход следующим импульсам с КП на выходы входного линейного блока 10 и одновременно готов  логически элемент «И 17 дл  поступлени  следующего импульса от генератора импульсов 4 на вход коммутатора 5.Passing through the communication line, the impulse "KP response" through the input line unit 10 is fed to the input of the logical memory element "And 11". Prior to this, the logical element “And 11” received code pulses from the output line block 9. With the arrival of a pulse “KP response”, this logical element “And is realized by allowing the next pulses from the control to arrive at the outputs of the input line block 10 and at the same time the logical element“ And 17 for the arrival of the next pulse from the pulse generator 4 to the input of the switch 5.

Далее блок временной задержки 20 возвращаетс  в исходное положение и задним фронтом импульса задержки за;пускает входной линейный блок 19. Импульсы с входного линейного блока 19 через выходной линейный блок 24 ноступают в линию св зи и воспринимаютс  входным линейным блоком 10. С выхода входного линейного блока 10 сигнал поступает па вход логического элементаNext, the time delay block 20 returns to its original position and the falling edge of the delay pulse for; enables the input line unit 19. The pulses from the input line unit 19 through the output line unit 24 enter the communication line and are sensed by the input line unit 10. From the output line input unit 10 signal enters the input logic element

ИЛИ 18 к повторному зануску распределител  импульсов 8 дл  дешифравайй  информации и на вход выходного линейного блока 9. Выходной линейный блок 9 блокирует передачу на врем  дешифров;ани  информации , приход щей с КП, во изёежаПИе Повторного по влепи  В ЛИнии св зи импу;гьсов кода. Входной линейный блок Т9 ОсуЩест вл етOR 18 to restart the pulse distributor 8 for decrypting information and to the input of the output line unit 9. Output line unit 9 blocks the transmission for the time of the decrypt information, the information coming from the control panel in the left-hand mode In the communication line to the imp, code code . Input Linear Block T9

повторный запуск распределителе ИМПульсов 22, который, .подключа сь к иНдивИдуальным узлам блока ввода информации 23, через выходной линейный блок 24 последовательно посылает в линию св зи йМпуЛьсы йнфор.мации . Эти импульсы восприНим-аЮтс  входным Линейным блоком 10 и поступают на входы дешифратора 7 дл  дешифровани . С выхода дешифратора 7 информаци  направл етс  в индивидуальные блоки пам ти 12-15, а затем высвечиваетс  на табло блока индикации 16.restarting the impulse distributor 22, which, being connected to iDivisible nodes of the information input unit 23, via the output line unit 24 sequentially sends information lines to the communication line. These pulses are perceived by the input line unit 10 and are fed to the inputs of the decoder 7 for decryption. From the output of the decoder 7, the information is sent to the individual memory blocks 12-15, and then displayed on the display of the display unit 16.

Предмет изобретени Subject invention

Устройство дл  телесигнализации, содержащее на диспетчерском пункте генератор импульсов, коммутатор, шифратор, входы которого подключены к выходам распределител  импульсов, а выход соедине} с информацио 1ным входом выходного линейного блока , дешифратор, информационные входы которого подключены к первому выходу входного линейного блока, логические элементыA device for remote signaling, which contains a pulse generator at the control room, a switch, an encoder whose inputs are connected to the outputs of the pulse distributor, and an output connection} to the information input of the output line unit, a decoder whose information inputs are connected to the first output of the input line unit, logic elements

«И и «ИЛИ, блоки пам ти, -входы которых соединены с выходами деШИфратора, а выходы подключены ко входам блока индикации , на контролируемом пункте - блок временной задержки, распределитель импулвсов,“AND and“ OR, the memory blocks, the inputs of which are connected to the outputs of the decryptor and the outputs are connected to the inputs of the display unit, at the controlled point there is a time delay unit, distributor of impulses,

вход которого соединен с выходом входного линейного блока, -а выходы подключены ко входам дешифратора и через блок ввода информации - к информационному входу выходного линейного блока, от л ич ато щее с  the input of which is connected to the output of the input line unit, - and the outputs are connected to the inputs of the decoder and through the information input unit to the information input of the output line unit, from the controller at

тем, что, с целью повышени  надежности работы устройства, в нем на диспетчерском пункте выход генератора импульсов подключен к одному из входов первого логического элемента «И и одному из входов логического элемента «ИЛИ-, с другим :вхоДом первого логического элемента «И соединен выход второго логического элемента «И, подключенный -ко входу входного линейного блока, второй выход которого соединен сBy the fact that, in order to increase the reliability of the device, at the control room, the output of the pulse generator is connected to one of the inputs of the first AND and one of the inputs of the OR, and the other: the input of the first AND the second logical element "And, connected to the input of the input line unit, the second output of which is connected to

другим входом логического элемента «ИЛИ и с управл ющим входом выходного линейного блока, вход ко.ммутатора подключен к выходу первого логического -элемента «И, выходы коммутатора соединены со входамиanother input of the logic element "OR, and with the control input of the output line unit, the input of the switch box is connected to the output of the first logic element" And, the switch outputs are connected to the inputs

шифратора и с управл ющими входами дешифратора , подключенными к выходам раснределител  импульсов, входы второго логического элемента «И соединены с выходом выходного линейного блОка и с третьимthe encoder and with the control inputs of the decoder connected to the outputs of the pulse distributor, the inputs of the second logic element "And connected to the output of the output linear block and the third

выходом входного линейного блока, на контролируемом пункте - вход блока временной задержки подключен к выходу дешифратора, выход блока временной задержки соединен со входом входного линейного блока и с первым управл ющим входом выходного линейного блока, второй управл ющий вход которого подключен к выходу входного линейого блока.the output of the input line unit, at the controlled point, the input of the time delay unit is connected to the output of the decoder, the output of the time delay unit is connected to the input of the input linear unit and to the first control input of the output line unit, the second control input of which is connected to the output of the input line unit.

.J L..J L.

JJ

SU1685486A 1971-07-27 1971-07-27 SU412620A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1685486A SU412620A1 (en) 1971-07-27 1971-07-27

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1685486A SU412620A1 (en) 1971-07-27 1971-07-27

Publications (1)

Publication Number Publication Date
SU412620A1 true SU412620A1 (en) 1974-01-25

Family

ID=20484226

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1685486A SU412620A1 (en) 1971-07-27 1971-07-27

Country Status (1)

Country Link
SU (1) SU412620A1 (en)

Similar Documents

Publication Publication Date Title
KR940002717A (en) Serial interface module and method
SU412620A1 (en)
GB1160148A (en) Sequence Detection Circuit
SU922715A1 (en) Information input device
SU741441A1 (en) Pulse synchronizing device
SU478346A1 (en) Time Division TV Alarm System
SU475650A1 (en) Remote control device
SU493786A1 (en) Remote control device
SU467488A1 (en) Controlled point of telecontrol system - tv alarm
SU1535218A1 (en) Telecontrol device
SU1156111A1 (en) Telecontrol device
SU1462281A1 (en) Function generator
SU448610A1 (en) Telecom Information Receiver
SU1368957A1 (en) Device for shaping pulse sequences
SU1325545A1 (en) Information reception and transmission device
SU1372326A1 (en) Device for majority sampling of asynchronous signals
SU424234A1 (en) SHIFT REGISTER
SU883955A1 (en) Device for dispalying information
SU627504A1 (en) Information receiver
SU514411A1 (en) Stepper motor control device
SU416668A1 (en)
SU1129723A1 (en) Device for forming pulse sequences
SU1282334A1 (en) Decoding device
SU1388865A2 (en) Device for servicing requests
SU513362A1 (en) Device for interfacing a time code generator with a computer