SU907569A1 - Устройство дл приема последовательного кода - Google Patents

Устройство дл приема последовательного кода Download PDF

Info

Publication number
SU907569A1
SU907569A1 SU802961565A SU2961565A SU907569A1 SU 907569 A1 SU907569 A1 SU 907569A1 SU 802961565 A SU802961565 A SU 802961565A SU 2961565 A SU2961565 A SU 2961565A SU 907569 A1 SU907569 A1 SU 907569A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
information
bus
output
trigger
Prior art date
Application number
SU802961565A
Other languages
English (en)
Inventor
Леонид Федорович Адерихо
Николай Владимирович Якимович
Original Assignee
Предприятие П/Я А-3327
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3327 filed Critical Предприятие П/Я А-3327
Priority to SU802961565A priority Critical patent/SU907569A1/ru
Application granted granted Critical
Publication of SU907569A1 publication Critical patent/SU907569A1/ru

Links

Description

(54) УСТРОЙСТВО ДЛЯ ПРИЕМА ПОСЛЕДОВАТЕЛЬНОГО
КОДА
1
изобретение относитс  к вычислительной технике и предназначено дл  использовани  во вход1й гк цеп х систем сбора и обработки информации.
Известно устройство дл  приема дискретной информации, содержащее накопитель информации, счетчик импульсов , формирователи импульсов, ключи, регистры сдвига, распределитель импульсов, программный блок, блок выбора значени  сигнала по большинству два| lj«
Недостатком э,того устройства  вл етс  увеличенное врем  приема информации вследствие Того, что каждое п-разр дное слово последовательно повтор етс  три раза, после чего осуществл етс  выбор истинного значени  каждого разр да прин той информации.
Эта операци   вл етс  излишней внутри самого устройства, так как искажени  информации возможны в основном в линии св зи.
Наиболее близким по технической сущности и к предлагаемому изобретению  вл етс  устройство дл  приема последовательного кода, содержащее триггер переключени , выполненный на элементах И-НЕ, выходы которого соединены со входами регистра сдвига , элементы И-НЕ, 2И-4И-2ИЛИ, и входы которых подключены к информационной шине, выход элемента
to И-НЕ подключен к другому входу регистра записи, выход и второй вход элемента 2И-4И-2ИЛИ соединены соответственно со входом и выходом элемента НЕ, вторые входы регистра
tS сдвига, триггера переключени  и вход триггера записи подключены к тактовой шине, третьи входы регистра сдвига и элемента 2И-4И-2ИЛИ ,. подключены к шине установки нул  2J.

Claims (1)

  1. Недостатком известного устройства  вл етс  .1ЕШЗка  достоверность приема информации вследствие того, что если импульс информации не 3 совпадает с. импульсом сдвига, то при записи информации в регистр воз можны искаже1{и . Цель изобретени  - повышение Достоверности ycrpoiicTBa, Поставленна  цель достигаетс  Тем , что в устройство дл  приема последовательного кода, содержащее первый триггер переключени , первый вход которого подключен к первой .тактовой шине, выход соединен с информационным входом регистра сдви га-, установочный вход которого подключен к тине установки в нуль, пер вый элемент И-ЙЕ, первый вход котор го подключен к первой информационно ишне, введены второй и третий триггеры переклзочегш , счетчики импульсов , дешифраторы, преобразователь кода, регистры пам ти, индикаторы, второй и третий элементы И-НЕ, элемент ЮШ, вторые информационные и тактова  шины, первые входы первого счетчика импульсов, второго и треть го элементов и второй вход первого элемента И-НЕ объединен и подключены ко второй тактовой шине, выход первого счетчика импульсов со единен с первым входом первого де шифратора, второй вход которого объединен с первым входом второго ; триггера перек:дачеш1  и подключен к первой тактовой шине, выход первог дешифратора соединен с первым входо третьего триггера переключени , вых которого соединен со вторьи входом третьего элемента И-НЕ, выход которого соединен со входом записи регистра сдвига, В1чга;од регистра сдвига через преобразователь кода соеди нен с первыми входами регистров пам ти , выходы которых подключены ко входам соответствумпвих индикаторов, выход первого элемента И-НЕ соедине со вторым входом первого триггера переключени , второй вход второго элемента И-НЕ подключен ко второй информационной шине, выход - соединен с перв(ми входами второго счетчика и второго деагифратора и вторым входом второго триггера переключени  , выход которого соединен с первым входом элемента ИЛН, выход элемента ИЛИ соединен со вторыми входа ми первого счетчика и третьего триггера переключени  и третыш вхо дом третьего элемента И-НЕ, вторые входы элемента ИЛИ, второго счетчика импульсов и регистров пам ти объединены и подключены к шине установки в нуль, выход второго счетчика импульсов соединен со вторым входом второго дешифратора, выход которого соединен с третьими входами регистров пам ти. На чертеже представлена функциональна  схема предлагаемого устройства . Устройство содержит счетчики 1 и 2 импульсов, регистр 3 сдвига, преобразователь 4 кода, регистры 5,/-5j пам ти, индикаторы 6,-6, триггеры 7-9 переключени , дешифраторы 10 и 11, элементы И-НЕ 12-14, элемент ИЛИ 15, тактовые шины 16 и 17, -информационные шины 18 и 19 и шину 20 установки в нуль. Устройство работает следующим образом . При поступлении с шины 20 установочного сигнала (.при включении питани ) счетчики 1 и 2, регистр 3 сдвига, регистры пам ти , триггер 7 устанавливаетс  в нулевое состо ние . Информаци  от аппаратуры передачи данных (АПД) поступает по шине 18 в сопровождении тактовых импульсов, поступаюш51х соответственно но шинам 16 и 17, сдвинутых друг относительно друга на полпериода. При поступлении импульса информации (шина 18) и импульса сопровождени  тактового (шины 17) сигнал с выхода элемента И-НЕ 12 устанавливает триггер 8 в единичное состо ние и единичный сигнал поступает на информационный вход регистра 3 сдвига. Одновременно на вход записи регистра 3 сдвига поступает импульс с шины 17 (так как триггер 7 находитс  в нулевом состо нии) и информаци  оказываетс  записанной в него. Триггер 8 устанавливаетс  в нулевое состо ние по тактовому импульсу с шины 16. Благодар  использованию триггера 8 сигналы информации расшир ютс , а так как запись информации в регистр 3 сдвига осуществл етс  по фронту импульса на его входе записи, то вследствие этого обеспечиваетс  надежна  запись информации в регистр 3 сдвига, несмотр  на возможные смещени  сигналов информации в регистр 3 сдвига с шины 18 относительно тактовых импульсов с шины 17 вследствие дестабилизирующих факторов внешней среды и вли ни  задержек сигналов информации и тактовых импульсов в лини х св зи После поступлени  определенного числа разр дов кода информации на выходе счетчика 1 устанавливаетс  соответствующий код, и при поступле нии очередного тактового штупъса. по шнне 16 сигнал с выхода дешифратора 10 переводит триггер 7 в единичное состо ние, тем самым запреща етс  прохождение тактовых импульсов с шины 17 на вход записи регистра 3 сдвига. На этом кончаетс  процесс записи в него информации. После этого по шине 19 от АИД приходит сигнал подтверждени  посту лени  информации, сопровождаемый тактовым импульсом по шине 17, и сигнал с выхода элемента И-НЕ 13 поступает на счетчик 2 и дешифратор 11. На первом выходе дешифратора 11 по вл етс  сигнал, разрешающий запись информации из регистра 3 сдвига , преобразован преобразователем 4 кода в вид, завис щий от примененного типа индикатора, в регистре 5 пам ти и на индикаторе 6 отображаетс  символ, соответствующий поступившей информации от АЛ Сигнал с выхода элемента И-НЕ 13 устанавливает также триггер 9 в еди ничное состо ние, вследствие чего сигнал с выхода элемента ИЛИ I5 устанавливает счетчик 1 и триггер 7 в нулевое состо ние. Тем самым, без вмешательства извне, происходит под готовка устройства к приему следующей информации от АПД, одновременно этот сигнал запрещает прохождение тактового импульса с шины 17 через элемент И-НЕ 14 на вход записи регистра 3 сдвига. Триггер 9 переводи с  в нулевое состо ние по тактовым сигналам с шины 16. Благодар  использованию триггера 9 и стробированию его выходным сигналом элемента И-НЕ 14 расшир етс  сигнал, устанавливающий счетчик I и триггер 7 в нулевое состо ние на врем , большее длительности тактово го сигнала на шине 17, причем предотвращаетс  вли ние смещени  сигнала подтверждени  на шине19 и такто вых импульсов на шине 17 в лини х св зи. При поступлении следующей инфорт мации от АПД она (аналогично вышенвложенному ) записываетс  в регистр 3 сдвига и после поступлени  сигнала по шине 19 по сигналу со второго выхода дешифратора 11 записываетс  в регистр 5 пам ти и отображаетс  на индикаторе 6л. Предлагаемое устройство обеспечивает , надежный прием информации от АПД, несмотр  на возможные смещени  сигналов информации относительно тактовых импульсов вследствие дестабилизирующих факторов внешней среды и вли ни  задерек сигналов информации и тактовых импульсов в лини х св зи. Тем самым возможноснизить, требовани  к цел м синхронизации АПД и лини м св зи при высокой достоверности принимаемой информации. Формула изобретени  Устройство дл  приема последова .тельного кода, содержащее первый триггер переключени , первыйР вход которого подключен к первой тактовой шине, выход соединен с информационш |м входом регистра сдвига, установочшлй вход которого подключен к шине установки в нупь, первый элемент И-НЕ, первый вход которого подключен к первой информационной шине, отличающеес  тем, что, с де- . лью повышени  достоверности устройства , в него введены второй и третий триггеры переключени , счетчики импульсов , дешифраторы, преобразователь кода, регистры пам ти, индикаторы , второй и третий элементы И-НЕ, элемент ИЛИ, вторые информационные и тактова  шины, первые входы первого счетчика импульсов, второго и третьего элементов И-НЕ и второй вход первого элемента И-НЕ объединены и подключены ко второй тактовой шине, выход первого счетчика импульсов соединен с первым входом первого дешифратора, второй вход которого объединен с Первым входом второго триггера переключени  и подключен к первой тактовой щине, выход первого дешифратора соединен с первым входом третьег.о триггера переключени , выход которого соединен со вторьм входом третьего элемента И-НЕ, выход которого соединен со входом записи регистра сдвига, выход регистра сдвига
SU802961565A 1980-07-23 1980-07-23 Устройство дл приема последовательного кода SU907569A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802961565A SU907569A1 (ru) 1980-07-23 1980-07-23 Устройство дл приема последовательного кода

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802961565A SU907569A1 (ru) 1980-07-23 1980-07-23 Устройство дл приема последовательного кода

Publications (1)

Publication Number Publication Date
SU907569A1 true SU907569A1 (ru) 1982-02-23

Family

ID=20910229

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802961565A SU907569A1 (ru) 1980-07-23 1980-07-23 Устройство дл приема последовательного кода

Country Status (1)

Country Link
SU (1) SU907569A1 (ru)

Similar Documents

Publication Publication Date Title
GB1487570A (en) Digital data compensation system
GB1318657A (en) Redundancy reduction systems and apparatus therefor
GB1071692A (en) Digital signal processing system
SU907569A1 (ru) Устройство дл приема последовательного кода
US4096471A (en) Method and apparatus for transfer of asynchronously changing data words
SU886034A1 (ru) Устройство дл приема информации
SU1437873A1 (ru) Устройство дл параллельной записи информации в две ЭВМ
SU1417193A1 (ru) Устройство дл преобразовани последовательного кода в параллельный
SU1251092A1 (ru) Устройство дл сопр жени ЭВМ с телеграфными аппаратами
SU1105884A1 (ru) Устройство дл сопр жени абонентов с цифровой вычислительной машиной
SU1305700A1 (ru) Устройство дл сопр жени абонентов с цифровой вычислительной машиной
SU1156051A1 (ru) Устройство дл ввода-вывода информации
SU1758646A1 (ru) Трехканальное резервированное устройство дл приема и передачи информации
SU1684794A1 (ru) Устройство дл ввода информации из канала св зи
SU1481901A1 (ru) Преобразователь последовательного кода в параллельный
SU1633494A1 (ru) Устройство дл декодировани фазоманипулированного кода
SU934479A2 (ru) Имитатор дискретного канала св зи с ошибками синхронизации
RU1785077C (ru) Преобразователь двоичного кода во временной интервал
SU651497A1 (ru) Устройство дл демодул ции частотноманипулированных сигналов
SU798785A1 (ru) Устройство дл вывода информации
SU1714811A1 (ru) Преобразователь двоичного кода во временной интервал
SU1012235A1 (ru) Устройство дл обмена данными
SU640284A1 (ru) Устройство дл приема командной информации
SU1267402A1 (ru) Устройство дл выбора заданного числа повторений двоичных чисел
SU1129723A1 (ru) Устройство дл формировани импульсных последовательностей