SU1684794A1 - Устройство дл ввода информации из канала св зи - Google Patents
Устройство дл ввода информации из канала св зи Download PDFInfo
- Publication number
- SU1684794A1 SU1684794A1 SU894677881A SU4677881A SU1684794A1 SU 1684794 A1 SU1684794 A1 SU 1684794A1 SU 894677881 A SU894677881 A SU 894677881A SU 4677881 A SU4677881 A SU 4677881A SU 1684794 A1 SU1684794 A1 SU 1684794A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- information
- trigger
- counter
- Prior art date
Links
Landscapes
- Analogue/Digital Conversion (AREA)
Abstract
Изобретение относитс к автоматике и вычислительной технике1 и может быть использовано в автоматизированных системах управлени технологическими процессами дл ввода информации в ЦВМ системы обработки данных из каналов св зи . Цель изобретени повышение быстродействи устройства. Цель /достигаетс тем, что в устройство, содержащее преобразователь кода и первый и второй счетчики , введены элемент задержки, блок сравнени , триггер, блок пам ти, сумматор и элемент И. 3 ил.
Description
Изобретение относитс к автоматике и вычислительной технике и может быть использовано в автоматизированных системах управлени технологическими процессами дл ввода информации из каналов св зи в ЦВМ.
Целью изобретени вл етс повышение быстродействи устройства.
На фиг.1 представлена функциональна схема устройства; на фиг.2 - пример выполнени блока сопр жени с ЦВМ; на фиг.З - временные диаграммы, по сн ющие работу устройства.
Устройство содержит (фиг. преобразователь 1 кода, первый 2 и второй 3 счетчики, элемент 4 задержки, блок 5 сраонени , сумматор 6, триггер 7. элемент И 8, блок 9 пам ти , входы 10. 11 и 12 устройства, пыходы 13, 14 и 15 устройства.
Блок сопр жени дл подключени предложенного устройства к ЦВМ содержит первый 16 и второй 17 коммутаторы, первый 18 и второй 19 элементы И. триггер
20, регистр 21, блок 22 сравнени и элемент ИЛИ 23, входы и выходы дл св зи с ЦВМ. входы 25-27 и выходы 28 и 29 блока дл св зи с устройством.
Преобразователь 1 кода выполн ет функции преобразовани последовательного кода, поступающего по входу 10 уит ройства, в параллельный код.
Устройство работает следующим образом ,
При включении импульс (СБРОС) из ЦВМ поступает на входы счетчиков 2, 3 и триггера 20, обнул т их, и вход установки триггера 7, устанавлива его п единичное состо ние.
С помощью преобразователе 1 последовательный код, поступающий н вход 10 устройства из канала св зи, преобразуетс в параллельный. Мри слово им формации на информационном выходе преобразовател 1 кода на его смнлронихо- де формируетс синхроимпульс коттрый поступает на вход счетчика 2 и ПУОД ч писи блока 9 пам ти.
(/)
С
io
2
2
N
По переднему фронту этого синхроимпульса слово информации с выхода преобразовател 1 записываетс в блок 9 пам ти по адресу код которого поступил на адресный вход с выхода счетчика 2. По заднему фронту синхроимпульса содержимое счетчика 2 увеличиваетс на единицу.
При наличии на входе элемента И 8 высокого уровн сигнала с выхода триггера 7 синхроимпульсы, задержанные на элементе задержки 4, поступают на вход триггера 20.
Врем задержки импульсного сигнала в элементе 4 задержки определ етс как сумм а минимально допустимой длительности импульса на входе триггери 20. времени переключени счетчика 2 при поступлении импульса на его вход, времени задержки изменени уровн сигнала на выходе блока 5 сравнени при изменении кодов на его входах и времени переключени триггера 7 при поступлении импульса на его вход записи.
По переднему фронту первого из последовательности импульсов, сформированных на выходе элемента И 8, на выходе триггера 20 устанавливаетс высокий уровень сигнала и поступает по линии 24.6 (ТПР)к ЦВМ.
При наличии на входах элемента И 18 высоких уровней сигналов, поступивших по лини м 24.3 (ППР) и 24.4 (ВВОД) на выходе элемента И 18 формируетс высокий уровень сигнала и поступает на управл ющий вход коммутатора 17 и входы сброса триггеров 7 и 20, обнул их.
При наличии высокого уровн сигнала на выходе элемента И 18 код адреса вектора прерывани , установленный на входе коммутатора 17, через коммутатор 17 по линии 24.2 (АД) поступает к ЦВМ.
Импульс, сформированный на выходе
элемента И 18, через элемент ИЛИ 23 по линии 24.5 (СИП) поступает в ЦВМ.
При получении адреса вектора прерывани от устройства ЦВМ пословно считывает информацию из блока 9 пам ти следующим образом.
По переднему фронту импульса, поступившего на управл ющий вход регистра 21 по линии 24.1 (СИА), код адреса, поступивший по линии 24.2, записываетс в регистр 21 и поступает на вход блока 22 сравнени .
При совпадении кода, сформированного на выходе регистра 21, с кодом адреса устройства, установленным на другом входе блока 22 сравнени , на выходе блока 22 формируетс высокий уровень сигнала и поступает на вход элемента И 19.
При наличии высокого уровн сигнала на выходе блока 22 сравнени импульс, поступивший по линии 24.4 через элемент И 19, поступает на вход счетчика 3 и входы триггеры 7 и коммутатора 16.
Слово информации, записанное в блоке 9 пам ти по адресу, код которого поступил с выхода счетчика 3, формируетс на выходе блока 9 пам ти.
Сумматора 6 осуществл ет сложение кода, поступившего с выхода счетчика 3, с кодом единицы, установленным на другом входе сумматора 6.
Блок 5 сравнени осуществл ет сравнение кодов, поступивших с выходов счетчика 2 и сумматора 6, причем высокий уровень сигнала на выходе блока 5 сравнени формируетс при совпадении кодов.
По переднему фронту импульса, сформированного на выходе элемента И 19, уровень сигнала, сформированный на выходе блока 5 сравнени , устанавливаетс на выходе триггера 7.
При наличии высокого уровн сигнала на выходе элемента И 19 слово информа- ции, сформированное на выходе блока 9 пам ти , и уровень сигнала, установленный на выходе триггера 7, через коммутатор 16 по линии 24.2 поступают к ЦВМ.
Импульс, сформированный на выходе элемента И 19, через элемент ИЛИ 23 по линии 24.5 поступает к ЦВМ.
По заднему фронту импульса сформированного на выходе элемента И 19, содержимое счетчика 3 увеличиваетс на единицу.
При установлении высокого уровн сигнала на выходе триггера 7 ЦВМ завершает чтение информации из блока 9 пам ти.
На временных диаграммах (фиг.З) приведены эпюры импульсных сигналов:
а - на синхровыходе преобразовател 1 кода;
б - на выходе младшего разр да счетчи- ка2;
в - на выходе элемента И 19;
г-на выходе младшего разр да счетчика 3;
д - на выходе младшего разр да сум- матора 6;
е - на выходе блока 5 сравнени ;
ж - на выходе триггера 7;
з - на выходе элемента задержки 4.
В предложенном устройстве интервал времени между моментами окончани при- ема соседних групп из п (количество чеек в блоке пам ти 9) слов информации из канала св зи должен быть не меньше интервала времени, необходимого ЦВМ дл осуществлени чтени п слов информации
из устройства по сигналу прерывани от него.
Claims (1)
- Формула изобретени Устройство дл ввода информации из канала св зи, содержащее преобразова- тель кеда, вход которого вл етс информационным входом устройства, и два счетчика, отличающеес тем, что, с целью повышени быстродействи устройства, в него введены элементы задержки, блок сравнени , сумматор, триггер, элемент И и блока пам ти, причем выход первого счетчика соединен с первым информационным входом блока сравнени , выходом подключенного к информационному входу тригге- ра, вход сброса и выход которого вл ютс соответственно входом установки и выходом разрешени чтени устройства, счетный вход второго счетчика вл етс входом синхронизации чтени устройства, выход блока пам ти вл етс информационнымвыходом устройства, информационный выход и синхровыход преобразовател кода подключены соответственно к информационному входу и входу записи/чтени блока пам ти, первый и второй адресные входы которого соединены соответственно с выходами первого и второго счетчиков, второй информационный вход блока сравнени соединен с выходом сумматора, первый информационный вход которого подключен к выходу второго счетчика, а второй информационный вход - к шине единичного потенциала устройства, синхровход триггера соединен со входом синхронизации чтени устройства, а выход подключен к первому входу элемента И, выход и второй вход которого соединены соответственно с выходом готовности устройства и выходом .элемента задержки, входом подключенного к синхровыходу преобразовател кода и счетному входу первого счетчика.1112Щи г 2а& вг де ж зФиг. 3П- ttТ Т
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU894677881A SU1684794A1 (ru) | 1989-04-12 | 1989-04-12 | Устройство дл ввода информации из канала св зи |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU894677881A SU1684794A1 (ru) | 1989-04-12 | 1989-04-12 | Устройство дл ввода информации из канала св зи |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1684794A1 true SU1684794A1 (ru) | 1991-10-15 |
Family
ID=21441290
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU894677881A SU1684794A1 (ru) | 1989-04-12 | 1989-04-12 | Устройство дл ввода информации из канала св зи |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1684794A1 (ru) |
-
1989
- 1989-04-12 SU SU894677881A patent/SU1684794A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 1385129, кл. G 06 F13/24,1975. Авторское свидетельство СССР № 1571590,кл. G 06 F 13/24, 1986. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1684794A1 (ru) | Устройство дл ввода информации из канала св зи | |
US5557800A (en) | Data compression device allowing detection of signals of diverse wave forms | |
SU1385129A1 (ru) | Устройство дл сопр жени каналов св зи с ЭВМ | |
SU1291989A1 (ru) | Устройство дл сопр жени цифровой вычислительной машины с магнитофоном | |
SU1302437A1 (ru) | Устройство дл преобразовани параллельного кода в последовательный | |
SU1667121A1 (ru) | Устройство дл ввода информации | |
SU1689956A1 (ru) | Устройство адресации пам ти | |
SU1277122A1 (ru) | Устройство дл сопр жени цифровой вычислительной машины с магнитофоном | |
SU1273994A1 (ru) | Устройство дл контрол ошибок магнитной записи-воспроизведени цифровой информации | |
RU1789993C (ru) | Устройство дл редактировани элементов таблиц | |
SU1108438A1 (ru) | Устройство дл определени экстремального числа | |
SU1667080A1 (ru) | Устройство дл контрол последовательностей импульсов | |
SU1399746A1 (ru) | Устройство дл сопр жени вычислительной машины с каналами св зи | |
SU1444787A1 (ru) | Устройство дл сопр жени канала передачи данных с магистралью | |
SU907569A1 (ru) | Устройство дл приема последовательного кода | |
SU1113793A1 (ru) | Устройство дл ввода информации | |
SU1283781A1 (ru) | Устройство дл сопр жени двух магистралей | |
SU1709293A2 (ru) | Устройство дл ввода информации | |
SU760050A1 (ru) | Устройство для синхронизации электрических сигналов i | |
SU1166291A1 (ru) | Многоканальный преобразователь кода во временной интервал | |
SU734662A1 (ru) | Устройство дл приема информации | |
SU1599916A1 (ru) | Преобразователь кодов | |
SU1617443A1 (ru) | Устройство дл приемопередачи информации последовательным кодом | |
SU1506545A1 (ru) | Устройство дл счета бипол рных импульсов | |
SU1417193A1 (ru) | Устройство дл преобразовани последовательного кода в параллельный |