SU1291989A1 - Устройство дл сопр жени цифровой вычислительной машины с магнитофоном - Google Patents

Устройство дл сопр жени цифровой вычислительной машины с магнитофоном Download PDF

Info

Publication number
SU1291989A1
SU1291989A1 SU853897198A SU3897198A SU1291989A1 SU 1291989 A1 SU1291989 A1 SU 1291989A1 SU 853897198 A SU853897198 A SU 853897198A SU 3897198 A SU3897198 A SU 3897198A SU 1291989 A1 SU1291989 A1 SU 1291989A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
channel
synchronization
information
Prior art date
Application number
SU853897198A
Other languages
English (en)
Inventor
Всеволод Викторович Васильев
Николай Александрович Ропало
Владимир Александрович Ропало
Александр Иванович Баранов
Сергей Николаевич Даниляк
Original Assignee
Институт Проблем Моделирования В Энергетике Ан Усср
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Институт Проблем Моделирования В Энергетике Ан Усср filed Critical Институт Проблем Моделирования В Энергетике Ан Усср
Priority to SU853897198A priority Critical patent/SU1291989A1/ru
Application granted granted Critical
Publication of SU1291989A1 publication Critical patent/SU1291989A1/ru

Links

Landscapes

  • Signal Processing For Digital Recording And Reproducing (AREA)

Abstract

Изобретение относитс  к цифровой вычислительной технике, в частности к устройствам ввода-вывода, и может быть использовано дл  сопр жени  ЦВМ с кассетным магнитофоном звукозаписи. Целью изобретени   вл етс  расширение функциональных возможностей устройства за счет определени  начального байта информационного пол , а также программного, поиска информации. Устройство содержит канал ввода, канал вывода, блок коммутации и блок синхронизации. Устройство обеспечивает обмен информации ЦВМ с кассетным магнитофоном звукозаписи с программным поиском заданного массива. 5 ил. с & (Л 1чЭ со со 00 со

Description

1 1
Изобретение относитс  к цифровой
вычислительной технике, в частности
f
к устройствам дл  ввода-вывода информации , и может быть использовано дл сопр жени  цифровой вычислительной машины с кассетным магнитофоном звукозаписи .
Цель изобретени  - расширение функциональных возможностей устройсва за счет настройки на различные значени  из пространства адресов пам ти.
На фиг. 1 приведена блок-схема устройства; на фиг. 2 - схема канал вывода; на фиг. 3 - схема блока коммутации; на фиг. 4 - схема блока синхронизации; на фиг. 5 - схема канала ввода.
Устройство (фиг. 1) содержит канал 1 вывода, блок 2 синхронизао.ии, блок 3 коммутации, канал 4 ввода, цифровой и информационньй выход 5 цифровой вычислительной машины (ЦВМ) синхронизирующий выход 6 ЦВМ, идентифицирующий выход 7 ЦВМ, выход 8 опорной частоты ЦВМ, аналоговый информационный выход 9 магнитофона, аналоговый информационный вход 10 магнитофона, вход 11 готовности ЦВМ цифровой информационный вход 12 ЦВМ идентифицирующий вход 13 ЦВМ, синхрнизирующий вход 14 ЦВМ .
Канал 1 вывода предназначен дл  преобразовани  сигналов логического нул  и логической единицы в импульс частотой 2,5 и 5 кГц.
Канал 1 вывода содержит (фиг. 2) регистр 15, первый, второй элементы И 16.1 и 16.2, первый, второй элементы ИЛИ 17.1 и 17.2, преобразователь 18 пр моугольных импульсов в си- .нусоиду.
Блок 2 синхронизации вырабатывает сигналы преобразовани , соответствующие логическому О и логической 1, а также сигналы, необходимые дл  работы предлагаемого устройства.
Блок 2 синхронизации (фиг. 3) содержит первый, второй, третий триггеры 19. 1-19.3, регистр 20, делитель 21 опорной частоты на восемь, первый, второй, третий элементы НЕ 22.1-22.3, первый, второй делители 23.1 и 23.2 опорной частоты на два, счетчик 24.1 и первый, второй, третий элементы И 25.1-25.3.
5
0
5
Блок 3 коммутации предназначен дл  коммутации импульсов, вырабатываемых в блоке 2 синхронизации.
Блок 3 коммутации (фиг. 4) содержит первый, второй, -третий элементы ИЛИ 26.1-26.3, триггер 27, элемент НЕ 28, с первого по шестой элементы И 29.1-29.6.
Канал 4 ввода предназначен дл  преобразовани  аналоговых сигналов, поступающих с выхода кассетного магнитофона звукозаписи, к уровню логического О и логической 1, а также выработки синхронизирующего импульса и признака информации.
Канал 4 ввода (фиг. 5) содержит элемент И 30, первый, второй, третий триггеры 31.1-31.3, первый счетчик 32, первый, второй компараторы 33 и 34, перЬый, второй формирователи 35 и 36 пр моугольных импульсов, второй, третий счетчики 37.1 и 37.2, регистр 38, элемент 39 задержки.
Устройство работает следующим образом .
В режиме вывода, если на выходе устройства выставлен сигнал готовности , от цифровой вычислительной машины
на выход 5 поступает информаци  параллельным кодом, на выход 7 - признак этой информации. Цри по влении сигнала на выходе 6 ЦВМ происходит запоминание информации с выхода 5 ЦВМ в канале 1 вывода, с выхода 7 ЦВМ - в блоке 2 синхронизации. Сигнал готовности на входе 11 ЦВМ снимаетс . На входе 10 магнитофона по вл ютс  импульсы частотой 1,25 кГц. Коли- чество этих импульсов определено признаком информации. Если признак информации равен логической 1, на входе 10 магнитофона находитс  два импульса частотой 1,25 кГц, свиде- тельствующих о том, что это информаци  служебна , т.е. информаци , котора  необходима дл  обработки или обнаружени  дальнейшей информации, если признак информации равен логическому О, на входе 10 магнитофона - один импульс частотой 1,25 кГц, свидетельствующий о том, что дальнейша  информаци  носит неслужебный характер . Кроме того, импульсы частотой 1,25 кГц  вл ютс  синхронизирующими и определ ют начало байта записываемой информации. После выдачи на вход 10 магнитофона частоты 1,25 кГц на него поступают импульсы частотой 5
либо 2,5 кГц. Импульсу частотой 5 кГц соответствует ypoeeffb логической 1 , импульсу частотой 2,5 кГц - уровенй логического О старшего разр да регистра 15 канала 1 вывода. Сдвиг ин- формации в этом регистре происходит сигналами, вьфабатываемыми в блоке 3 коммутации и управл емыми в блоке 2 синхронизации. После того, как вс  информаци , поступивша  на выход 5 ЦВМ, преобразуетс  в аналоговый сигнал частотой 5 и 2,5 кГц, на входе 11 ЦВМ по вл етс  сигнал готовности, ,свидетельствующий о том, что устройство готово прин ть новый байт инфор- мации. Импульсы частотой 1,25; 2,5; 5 кГц вырабатываютс  в блоке 2 синхронизации путем делени  опорной частоты , поступающей с выхода 9 ЦВМ.
В режиме ввода аналогова  информаци  с выхода 9 кассетного магнитофона поступает в канал ввода. С прихо- JBtoM синхронизирующих импульсов частотой 1,25 кГц канал 4 ввода начинает анализировать входную информацию. После того, как он проанализировал байт информации, на входе 12 ЦВМ выставл етс  прочитанна  информаци , на входе 13 ЦВМ - признак информации. Спри ходом на вход 14 ЦВМ синхронизирующего сигнала, информаци  с устройства поступает в ЦВМ.
Канал 1 вывода (фиг. 2) работает следующим образом. Информаци  с вхо- да- (7) канала 1 вывода записываетс  в регистр 15 по сигналу на входе (6) канала 1 вывода. На входе (3) канала 1 вывода устанавливает уровень логического О, который запрещает прохождение импульсов частотой 5 кГц с входа (1) канала 1 вывода и 2,5 кГц с входа (5) канала 1 вывода через элементы И 1 6.1 и 1 6.2 . На выход (4) канала 1 вывода проход т импульсы частотой 1,25 кГц с входа (4) канала 1 вывода через элемент ИЛИ 17.2 и преобразователь 18 пр моугольных импульсов в синусоиду. С приходом на вход (3) канала 1 вывода сигнала с уровнем логическа  1 на выход .(4) канала, 1 вывода поступают импульсы частотой 5 и;1и 2,5 кГц в зависимости от состо ни  старшего разр да регистра 15. Сдвиг информации в последнем производитс  по сигналам на входе (2) канала 1 вывода.
Блок 2 синхронизации (фиг. 3) работает следующим образом. С приходом
синхронизирующего сигнала на вход (7 блока 2 синхронизации триггеры 19.1- 19.3 устанавливаютс  в нулевое состо ние , при этом снимаетс  сигнал готовности на выходе (7) и выставл етс  уровень логического О на выходе (3) блока 2 синхронизации, в регистр 20 записываетс  признак информации с входа (8) блока 2 синхронизации , в счетчик 24.1 заноситс  чис ло восемь в двоичном коде. Открываетс  элемент И 25.1 и на вход делител  21 поступают импульсы опор ной частоты, на выходах (1), (5), (6) блока 2 синхронизации по вл ютс  импульсы соответственно частотой 5 кГц, инвертированные импульсы с частотой 5; 2,5 кГц. Эти импульсы образуютс  путем делени  сигнала опорной частоты. На выходе делител  23.2 опорной частоты на два получаютс  импульсы частотой 1,25 кГц, которые через открытый элемент И 25.2 поступают на выход (4) блока 2 синхронизации и через элемент НЕ 22.3 - на сдвигающий вход регистра 20. Так будет продолжатьс  до тех пор, пока на выходе регистра 20 не по вл етс  уровень логической 1. При этом триггер 19.2 устанавливаетс  в единичное состо ние, на выходе (3) блока 2 синхронизации находитс  уровень логической 1, свидетельствующий о том, что синхронизирующие посылки в канале 1 вывода окончились и идут информационные посылки. По первому сигналу информационной посылки с уровнем логической 1 на входе (1) блока 2 синхронизации триггер 19.3 устанавливаетс  в единичное состо ние и разрешает прохождение импульсов с входа (2) через элемент И 25.3 на вычитающий вход счетчика 24.1 и на выход (2) блока 2 синхронизации. После того, как счетчик 24.1 отсчитывает записанное в него число, импульс переноса с его выхода устанавливает триггер 19.1 в единичное состо ние и на выходе (7) блока 2 синхронизации по вл етс  сигнал готовности , свидетельствующий о том, что устройство готово к приёму нового байта информации.
Блок 3 коммутации (фиг. 4) определ ет четность числа сигналов логической 1, поступивших со старшего разр да регистра 15 канала 1 вывода. Если это число четное и старший разр д этого регистра находитс  в нулевом состо нии, блок 3 коммутации пропускает на вход (2) импульс частотой 2,5 кГц с входа (2) блока 3 коммутации , а на выход (1) - инвертированный в блоке 3 коммутации, импульс частотой 2,5 кГц. Если это число нечетное и старший разр д регистра 15 канала 1 вывода находитс  в нулевом состо нии, блок 3 коммутации пропускает на выход (1)импульсы частотой 2,5 кГц, а на выход (2) - инвертированные импульсы частотой 2,5 кГц. Если старший разр д регистра 15 канала 1 вывода находитс  в единичном состо нии, блок 3 коммутации пропускает на выход (1) импульсы с частотой 5 кГц. I
Канал 4 ввода (фиг. 5) работает следующим образом. Записанна  на кассетном магнитофоне информаци  поступает через вход (2) канала 4 ввода на входы компаратора верхнего 33 и нижнего 34 уровней. Импульс с выхода формировател  35 устанавливает триггер 31.1 в нулевое состо ние, триг- г ер 31.2 - в единичное состо ние, а также по нему происходит запись числа двенадцать в двоичном коде в счетчик 37.1. Содержимое счетчиков начинает считыватьс  импульсами опорной частоты с входа (1) с канала 4 ввода Как только на выходе счетчика 37.1 по вл етс  импульс переноса, триггер 31.2 устанавливаетс  в нулево.е состо ние, а в счетчик 37.1 записываетс  число двенадцать в двоичном -коде и его содержимое начинает считыватьс  импульсами опорной частоты. Импульс переноса счетчика 37.2 устанавливает триггер 31.1 в единичное состо ние,в счетчик 32 заноситс  число восемь в двоичном коде, а триг-- гер 31.3 переводитс  из единичного состо ни  в нулевое, так как этот сигнал приходит на счетный вход триггера 31.3. Таким образом, при чтении с магнитофона служебной информации на выходе (2) канала 4 ввода находитс  уровень логической 1, а в противном случае - уровень логического О. С приходом на вход (2) канала 4 ввода информационных посылок триггер 31.1 в единичное состо ние устанавливатьс  не будет, импульсы с формировател  36 проход т через элемент И 30 и информаци  с триггера 31.2 со сдвигом переписываетс  в регистр 38. Если на входе (2) канала 4 ввода находитс  импульс частотой 2,5 кГц, в регистр 38 заноситс  уровень логического О, и если 5 кГц - уровень логической 1. После того, как регистр заполнитс , т.е. произойдет восемь сдвигов, импульс переноса со счетчика 32 поступает на вход (3) канала 4 ввода и по нему происходит перепись с выходов (1) и (2) канала 4 ввода в ЦВМ.

Claims (1)

  1. Формула изобретени 
    Устройство дл  сопр жени  цифровой вычислительной машины с магнитофоном, содержащее блок синхронизации, канал вывода, канал ввода и блок коммута- 0 ции, причем блок синхрон,изап,ии содержит делитель опорной частоты на восемь, делитель опорной частоты на два и первый элемент НЕ, канал вывода содержит первый, второй элементы И, 5 первый элемент ИЛИ и преобразователь пр моугольных импульсов и синусоидальный сигнал, блок коммутации содержит элемент НЕ, с первого по шестой элементы И, с первого по тре0 тий элементы ИЛИ и тригг ер, вход которого подключен к выходу первого элемента Ник первому входу первого элемента ИЛИ, второй вход которого подключен к выходу второго элеменг та И, первый вход которого соединен с выходом второго элемента И,ПИ, первый , второй входы которого подключены соответственно к выходам третьего и четвертого элементов И, инверсньй
    0 выход триггера подключен к первым входам четвертого и п того элементов И, пр мой выход триггера подключен к первым входам третьего и шестого элементов И, выход элемента НЕ
    5 подключен к вторым входам третьего и п того элементов И, выход которого соединен с первьЫ входом третьего элемента ИЛИ, второй вход которого соединен с выходом шестого элемента И,
    0 второй вход которого подключен к входу элемента НЕ и к второму входу четвертого элемента И, канал ввода содержит компаратор, формирователь пр моугольных импульсов, первый счетчик
    и первый триггер, отличающее- с   тем, что, с целью расширени  функциональных возможностей за счет настройки на различные значени  из пространства адресов пам ти, в блок
    синхронизации введены второй делитель опорной частоты на два, второй и третий элементы НЕ, с первого по третий элементы И, счетчик и регистр, в канал вывода введены второй элемент ИЛИ и регистр, в канал ввода введены второй компаратор, второй формирователь пр моугольных импульсов, второй и третий триггеры, второй и третий счетчики, элемент задержки и элемент И, причем в блоке синхронизации первый вход синхронизации блока подключен к входу синхронизации регистра, к нулевым входам первого, второго, . третьего триггеров и к установочному входу счетчика, выход которого подключен к единичному входу первого триггера, выход которого соединен с выходом готовности блока синхронизации , вход опорной частоты которого подключен к первому входу первого элемента И, второй вход и выход которого соединены соответственно с нулевым выходом цервого триггера и с входом делител  опорной, частоты на восемь , выход которого соединен с входом первогр элемента НЕ и с первым частотным выходом блока синхронизации , выход первого элемента НЕ соединен с входом первого делител  опорной частоты на два и с вторым частотным выходом блока синхронизации, выход первого делител  опорной частоты на два соединен с третьим частотным выходом блока синхронизации и с входом вто рого делител  опорной частоты на два, выход которого соединен с первым входом второго элемента И, второй вход которого соединен с нулевым выходом второго триггера, единичные вход и выход которого соединены соответственно с выходом регистра и с выходом готовности информации блока синхронизации, четвертый частотный выход которого соединен с выходом второго элемента И, вход идентификации блока синхронизации соединен с первым информационным входом регистра и через второй элемент НЕ с вторым информационным входом регистра, вход сдвига которого через третий элемент НЕ соединен с выходом второго элемента И, третий информационный вход регистра соединен с шиной нулевого потенциала, вход информационной посылки блока синхронизации соединен с единичным входом третьего триггера, выход которого соединен с первым вхо
    5
    0
    5
    0
    5
    0
    5
    0
    5
    дом третьего элемента И, второй вход которого соединен с входом синхронизации блока синхронизации, выход третьего элемента И подключен к вычитающему входу счетчика и к выходу синхронизации блока синхронизации, в канале вьтода первый, второй входы синхронизации канала вывода соединены соответственно с входом синхронизации регистра и с первым входом первого элемента И, инверсный выход регистра соединен с первым входом второго элемента И и с первым частотным выходом канал-а вывода, пр мой выход регистра соединен с вторым входом первого элемента И и с вторым частотным выходом канала вывода, вход разрешени  которого соединен с третьим входом первого элемента И и с вторьм входом второго элемента И, выходы первого и второго элементов И соединены с первым, вторым входами первого элемента ИЛИ, выход которого соединен с выходом информационной посылки ка- ншга вывода и с первым входом второго элемента ИЛИ, второй вход которого соединен с третьим входом синхронизации канала вывода, четвертый и п тый входы синхронизации которого соединены соответственно с входом сдвига регистра и с третьим входом второго элемента И, цифровой информационный вход канала вывода соединен с информационным входом регистра , выход второго элемента ИЛИ через преобразователь пр моугольных импульсов в синусоидальный сигнал соединен с аналоговым информационным выходом канала вывода, в блоке коммутации первый, второй, третий информацион- Ьые и управл ющий входы блока соединены соответственно с первым входом первого элемента И, с входом элемента НЕ, с вторым входом первого элемента И и с вторым- входом второго элемента И, выходы первого и третьего элементов ИЛИ соединены с инверсным и пр мым выходами блока коммутации , в канале ввода аналоговый информационный вход канала ввода соединен с входами первого и второго компараторов ,- выходы которых соответственно соединены с входами первого и второго формирователей, выход второго формировател  пр моугольных импульсов подключен к первому входу элемента И, выход которого соединен с входом синхронизации регистра и с счетным входом первого счетчика, вход опорной частоты канала ввода соединен со счетными входами второго и третьего счетчиков , выход третьего счетчика соединен с нулевым входом первого триггера и с установочным входом первого счетчика, выход п ервого формировател  пр моугольных импульсов соединен с установочным входом второго счетчика , с единичным входом первого триггера и с единичным входом второго триггера, выход второго счетчика соединен с установочным входом третьего счетчика и с нулевым входом второго триггера, выход первого счетчика под ключен к синхронизирующему выходу канала ввода и через элемент задержки - к единичному входу третьего триг гера, нулевой вход и выход которого подключены соответственно к выходу третьего счетчика и к идентифицирующему выходу канала ввода, цифровой информационный выход которого соединен с выходом регистра, информацион- ный вход которого соединен с выходом второго триггера, выход первого триггера подключен к второму входу элемента И, причем цифровой информационный выход цифровой вычислительной машины соединен с одноименным входом канала вывода, выход синхронизации ЦВМ соединен с первыми входами синхронизации канала вывода и блока синхронизации , выход опорной частоты ЦВМ подключен к входам опорной частоты
    15
    29198910
    блока синхронизации и канала ввода, идентифицирующий выход ЦВМ подк.шочен к входу идентификации блока синхронизации , выход готовности которого со- 5 единен с входом готовности ЦВМ, аналоговые информационные вход и выход магнитофона соединены соответственно с аналоговым информационным выходом канала вывода и с аналоговым инфор- 0 мационным входом канала ввода, цифровой информационный, идентифицирующий и синхронизирующий входы ЦВМ соединены с соответствующими выходами канала ввода, с первого по четвертый частотные выходы блока синхронизации соединены соответственно с вторым входом синхронизации канала вывода, с первым и вторым информационными входами блока коммутации и с третьим входом синхронизации канала вывода, выход готовности информации, вход информационной посылки и синхронизирующий выход блока синхронизации подключены соответственно к входу разрешени , выходу информационной посылки и с четвертым входом синхронизации канала вывода, первый, второй частотные выходы канала вывода соединены с управл  ющим и третьим информационным входами блока коммутации, пр мой и инверсный выходы которого соединены соответственно с п тым входом синхронизации канала вывода и с вторым входом синхронизации блока синхрони- 35 заций.
    20
    25
    30
    о й М
    15
    5 0 35
    S(1)
    IS Ж
    (7)
    ж
    ж
    15
    (6}
    (zL
    (5)
    i
    16.1
    J
    s
    112
    (5)
    Vu2,2
    Фаг.3
    «IL W j
    (21
    29
    i
    HJ
    ы
    J
    ГЬ J
    аа
    V
SU853897198A 1985-05-20 1985-05-20 Устройство дл сопр жени цифровой вычислительной машины с магнитофоном SU1291989A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853897198A SU1291989A1 (ru) 1985-05-20 1985-05-20 Устройство дл сопр жени цифровой вычислительной машины с магнитофоном

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853897198A SU1291989A1 (ru) 1985-05-20 1985-05-20 Устройство дл сопр жени цифровой вычислительной машины с магнитофоном

Publications (1)

Publication Number Publication Date
SU1291989A1 true SU1291989A1 (ru) 1987-02-23

Family

ID=21177868

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853897198A SU1291989A1 (ru) 1985-05-20 1985-05-20 Устройство дл сопр жени цифровой вычислительной машины с магнитофоном

Country Status (1)

Country Link
SU (1) SU1291989A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1032472, кл. G 06 F. 3/04, 1983. Авторское свидетельство СССР № 1075249, кл. G 06 F 3/04, 1983. *

Similar Documents

Publication Publication Date Title
SU1291989A1 (ru) Устройство дл сопр жени цифровой вычислительной машины с магнитофоном
US3546678A (en) Telephone traffic data recorder
SU1684794A1 (ru) Устройство дл ввода информации из канала св зи
SU1427374A1 (ru) Устройство дл сопр жени магнитофона с ЦВМ
SU1541622A1 (ru) Устройство дл сопр жени вычислительной машины с аппаратурой передачи данных
SU1720028A1 (ru) Многоканальный фазометр
SU1117652A1 (ru) Устройство дл поиска информации в накопителе на магнитных дисках
SU1277122A1 (ru) Устройство дл сопр жени цифровой вычислительной машины с магнитофоном
SU1196839A1 (ru) Устройство дл ввода информации
SU1751859A1 (ru) Многоканальный преобразователь последовательного кода в параллельный
SU1302262A1 (ru) Устройство дл формировани импульсных последовательностей
SU1711205A1 (ru) Устройство дл преобразовани изображений объектов
SU734662A1 (ru) Устройство дл приема информации
SU1179544A1 (ru) Многоканальный преобразователь частоты в код
SU1383449A1 (ru) Устройство дл контрол блоков пам ти
SU1273994A1 (ru) Устройство дл контрол ошибок магнитной записи-воспроизведени цифровой информации
SU1569996A1 (ru) Устройство дл обнаружени ошибок в кодовой последовательности
SU1234974A1 (ru) Преобразователь последовательного кода в параллельный
SU1472912A1 (ru) Устройство дл ввода информации
SU1238165A1 (ru) Устройство дл контрол блоков посто нной пам ти
SU1259274A1 (ru) Многоканальное устройство дл сопр жени источников информации с вычислительной машиной
SU1115074A1 (ru) Устройство дл регистрации информации
SU1238091A1 (ru) Устройство дл вывода информации
SU1117627A1 (ru) Устройство дл сопр жени электронной вычислительной машины с каналами св зи
SU1529293A1 (ru) Устройство дл формировани тестовой последовательности