SU894794A1 - Запоминающее устройство на приборах с переносом зар да - Google Patents

Запоминающее устройство на приборах с переносом зар да Download PDF

Info

Publication number
SU894794A1
SU894794A1 SU792845022A SU2845022A SU894794A1 SU 894794 A1 SU894794 A1 SU 894794A1 SU 792845022 A SU792845022 A SU 792845022A SU 2845022 A SU2845022 A SU 2845022A SU 894794 A1 SU894794 A1 SU 894794A1
Authority
SU
USSR - Soviet Union
Prior art keywords
digital
analog
input
inputs
output
Prior art date
Application number
SU792845022A
Other languages
English (en)
Inventor
Юрий Петрович Деркач
Борис Яковлевич Розман
Александр Михайлович Тарчинский
Лев Лазаревич Утяков
Борис Васильевич Шехватов
Сергей Николаевич Шустенко
Original Assignee
Институт Океанологии Им. П.П.Ширшова Ан Ссср
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Институт Океанологии Им. П.П.Ширшова Ан Ссср filed Critical Институт Океанологии Им. П.П.Ширшова Ан Ссср
Priority to SU792845022A priority Critical patent/SU894794A1/ru
Application granted granted Critical
Publication of SU894794A1 publication Critical patent/SU894794A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Description

(54) ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО НА ПРИБОРАХ С ПЕРЕНОСОМ ЗАРЯДА

Claims (2)

  1. I
    Изобретение относитс  к вычислительной технике и автоматике, может быть использовано в качестве цифрового запоминающего устройства.
    Известно запоминающее устройство, содержащее блоки ввода/вывода и сдвиговые регнс .тры на приборах с переносом зар да. Каждый регистр имеет входную схему дд  приема последовательных разр дов информации и выходную схему сравнени  зар дов Ц.
    Недостатком устройства  вл етс  мала  информационна  емкость каждого разр да сдвигового регистра.
    Наиболее близким по технической сущности к предлагаемому  вл етс  запоминающее устройство, содержащее блок адресации, блок синхронизации, аналого-цифровые преобразователи , цифроаналоговые преобразователи, сдвиговые регистры, выход и вход каждого из которых подключены соответственно к информационному входу аналого-цифрового преобразовател  и выходу цифро-аналогового преобразовател , а входы цифро-аналогового преобразовател  подключены к выходам аналого-циф рового преобразовател . Известное устройство имеет повыщенную информационную емкость каждого разр да за счет хранени  в каждом запоминающем злементе четырех уровней напр жени С2-1 .
    Недостатком устройства  вл етс  низка  надежность работы, обусловленна  тем, что . при записи, сштьшаиии и хранении напр жени  в сдвиговом регистре на его уровень воз действуют различные дестабилизирующие факты (изменение длительности и амплитуды тактирующих импульсов, температурный и временюп дрейф, старение и т.п.). Это приводит к увеличению веро тности по влени  ощибки и не позвол ет хранить в каждом запоминающем злементе более 4-х уровней напр жени .
    Цель изобретени  - повыщение надежности работы запоминающего устройства.
    Поставленна  цель достигаетс  тем, что в запоминающее устройство на приборах с переносом зар да, содержащее аналого-цифровые преобразователи , цифро-аналоговые преобразователи , сдвиговые регистры, выход и вход каждого из которых подключены соответственно к информационному входу аналого-цифрового преобразовател  и к выходу цифро-аналогового преобразовател , а входы цифро-аналогового преобразовател  подключены к выходам аналого-цифрового преобразовател  и к соответствуюидам входам адресного блока, блок синхро1шзации, дополнительно введены блоки фиксации напр жени , информационный вход и выход каждого из которых подключены соответственно к информационному и к опорному входу аналого-цифрового преобразовател , блок управлени , вход которого подключен к выходу блока синхронизации, а выход - к управл ющему входу блока фиксации напр жени ..
    Кроме того, блок управлени  содержит счетчик, вход которого  вл етс  входом блока управлени , и дешифратор, входы которого подключены к выходам счетчика, а выход дешифратора  вл етс  выходом блока управлени .
    На чертеже приведена блок-схема запоминающего устройства на приборах с переносом зар да.
    Запоминающее устройство содер шт адресный блок I, адресные щины 2, шины 3 данных , управл ющую щину 4, сдвиговые регистры 5 с информационными входами 6, цифроаналоговые преобразователи 7, аналого-щфровые преобразователи 8 с информационными входами 9 и опорными входами 10, блоки 11 фиксации напр жени  с информационными входами 12 и управл ющими входами 13, блок 14 синхронизации, блок 15 управлени , содержащий, в свою очередь, счетчик 16 и дешифратор 17.
    Устройство работает следующим образом.
    Уровень сигнала, поступающего на управл ющий вход 4 адресного блока I, определ ет режим работы запоминающего устройства. В режиме записи, адресный блок 1, в соответствии с адресом , присутствующем на адресных шинах 2, выбирает цифро-аналоговый преобразователь 7 и подключает его входы к шинам 3 данных. При этом на выходе цифроаналогового преобразовател  7 по вл етс  напр жение, уровень которого соответствует входному информационному коду. Это напр жение поступает на информационный вход 6 соответствующего сдвигового регистра 5 и запоминаетс  в нем. Блок 14 синхронизации вырабатывает сдвигающие импульсы и синхронизирует работу сдвиговых регистров 5 и адресного блока I С каждым N-HbiM тактом, на входы всех цифро-аналоговых преобразователей 7 поступает максимальна  кодова  комбинаци  и в сдвиговые регистры 5 заноситс  максимальный уровень напр же1ш , который в дальнейшем использу ,етс  как опорный дл  аналого-цифровых преобразователей 8, Величина определ етс  характеристиками сдвиговых регистров на приборах с переносом зар да и интенсивностью дестабилизирующих факторов. Кроме того, дл  синхронизации работы устройства необходимо, чтобы длина каждого сдвигаемого регистра 5 была кратна N, т.е. L kN, где L - длина сдвигового регистра k 1, 2,3, ... .
    В режиме регенерации и считывани , выходы каждого аналого-цифрового п|реобразовател  8 подключаютс  ко входам соответствующих цифроаналоговых преобразователей 1. Напр жение , поступающее с выходов сдвигающих регастров 5 на входы аналого-цифровых пре.образователей 8, преобразуетс  в цифровую форму . Цифровые коды поступают на входы соответствующих цифроаналоговых преобразователей 7 и преобразуютс  в уровни напр жени  которые снова запоминаютс  в сдвиговых регистрах . Таким образом происходит регенераци  хранимой информации. Тактовые импульсы с выхода блока 14 синхронизации поступают на вход блока 15 управлени , содержащего счетчик 16 и дешифратор 17. С каждым jN-ным тактом на его выходе, подключенному к управл ющим входам 13 блоков И фиксации напр жени , по вл етс  сигнал, по которому каждый из блоков 11 фиксации напр жени  запоминает напр жение максимального уровн , присутствующее в этот момент у. него на информационном входе 12, и хранит его до следующего N-oro такта. Это напр жение подаетс  на опорный вход 10 соответствующего аналого-цифрового преобразовател  8.
    В зтом режиме цифровые коды с выходов аналого-цифровых преобразователей 8 поступают на соответствующие входы/выходы . адресного блока 1, который, в соответствии с адресом на шинах 2, подключает их к шинам 3 данных. Тем самым обеспечиваетс  возможность считьшани  информации по любому адресу.
    В предлагаемом устройстве при кодировании информационных уровней напр жени  аналого-цифровыми преобразовател ми, в качестве опорного напр жени  беретс  напр жение максимального уровн , хрангмое в том же регистре и подверженное вли нию тех же дестабилизирующих факторов. Это значительно повышает надежность работы запоминающего устройства , что, в свою очередь, позвол ет увеличить число уровней напр жени , хранимых в каждом запоминающем элементе, а значит повысить информационную емкость всего устройства в целом.
    Ф о р мула изобретени  Запоминающее устройство на приборах с переносом зар да, содержащее аналоге-дафровые преобразователи,, цифро-аналоговые преобразователи , сдвиговые регистры, выход и вход каждого из которых подключены соответственно к одному входу аналого-гщфрового преобразовател  и к выходу цифро-аналогового пргеобразовател , а входы цифро-аналогового преобразовател  подключены к выходам аналого-цифрового преобразовател  и к соответ- . ствующим входам, адресного блока, блок синхронизации , отличающеес  тем, что, с целью повышени  надежности устройства, в него введены блоки фиксации напр жени , информационный вход и выход каждого из которых подключены соответственно к одаому и другому входу аналого-цифрового преобразовател , блок управлени , вход которого подключен к выходу блока синхронизации а выход - к управл ющему входу блока фиксации напр жени .
  2. 2. Устройство по п. 1, о т л и ч а ю щ ее с   тем, что блок управлени  содержит счетчик, вход которого  вл етс  входом блока управлени , и дешифратор, входы которого подключены к выходам счетчика, а выход дешифратора  вл етс  выходом блока управлени .
    Источники инфо{)мации, прин тые во внимарше при экспертизе
    1.Патент США № 3891977, кл. G 11 С 11/40, 1975.
    2.Пам ть емкостью 131 кбит на ПЗС структурах с многоуровневым хранением информации . - Электроника, 1977,. № 20.
SU792845022A 1979-11-27 1979-11-27 Запоминающее устройство на приборах с переносом зар да SU894794A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792845022A SU894794A1 (ru) 1979-11-27 1979-11-27 Запоминающее устройство на приборах с переносом зар да

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792845022A SU894794A1 (ru) 1979-11-27 1979-11-27 Запоминающее устройство на приборах с переносом зар да

Publications (1)

Publication Number Publication Date
SU894794A1 true SU894794A1 (ru) 1981-12-30

Family

ID=20861579

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792845022A SU894794A1 (ru) 1979-11-27 1979-11-27 Запоминающее устройство на приборах с переносом зар да

Country Status (1)

Country Link
SU (1) SU894794A1 (ru)

Similar Documents

Publication Publication Date Title
US4381495A (en) Digital-to-analog converter with error compensation
JP2566205B2 (ja) アナログ−デイジタル変換器
SU894794A1 (ru) Запоминающее устройство на приборах с переносом зар да
SU741197A1 (ru) Анализатор формы сигнала
SU1480127A1 (ru) Устройство аналого-цифрового преобразовани
SU1057891A2 (ru) Устройство дл измерени мощности потерь при коммутации тиристора
SU1216652A1 (ru) Регистратор
SU744971A1 (ru) Аналого-цифровой преобразователь
RU2020749C1 (ru) Аналого-цифровой преобразователь поразрядного сравнения
RU2205500C1 (ru) Аналого-цифровой преобразователь
JPS6112123A (ja) 逐次比較型アナログ・デジタル変換器
SU911613A2 (ru) Устройство дл записи и контрол программируемых блоков посто нной пам ти
SU1481732A1 (ru) Цифровой генератор кусочно-линейных функций
SU843218A1 (ru) Преобразователь цифровой код-временнойиНТЕРВАл
SU1302435A1 (ru) Цифроаналоговый преобразователь с автоматической коррекцией нелинейности
SU1184077A1 (ru) Многоканальный формирователь серий импульсов
SU1363460A1 (ru) Устройство дл аналого-цифрового преобразоввани
SU951694A1 (ru) Устройства дл измерени аналоговых величин с автоматическим масштабированием
SU1647449A1 (ru) Калибратор фазы
SU1091331A1 (ru) Аналого-цифровой преобразователь
SU1499496A1 (ru) Аналого-цифровой преобразователь последовательного приближени
SU1478330A1 (ru) Аналого-цифровой преобразователь
RU1795547C (ru) Аналого-цифровой преобразователь
SU1492478A1 (ru) След щий аналого-цифровой преобразователь
SU1698895A1 (ru) Устройство дл регистрации информации