SU741197A1 - Анализатор формы сигнала - Google Patents

Анализатор формы сигнала Download PDF

Info

Publication number
SU741197A1
SU741197A1 SU782582351A SU2582351A SU741197A1 SU 741197 A1 SU741197 A1 SU 741197A1 SU 782582351 A SU782582351 A SU 782582351A SU 2582351 A SU2582351 A SU 2582351A SU 741197 A1 SU741197 A1 SU 741197A1
Authority
SU
USSR - Soviet Union
Prior art keywords
comparator
input
output
register
signal
Prior art date
Application number
SU782582351A
Other languages
English (en)
Inventor
Федор Александрович Катков
Юрий Павлович Жураковский
Георгий Дмитриевич Дець
Александр Михайлович Куприенко
Original Assignee
Киевский Ордена Ленина Политехнический Институт Им. 50-Летия Великой Октябрьской Социалистической Революции
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Киевский Ордена Ленина Политехнический Институт Им. 50-Летия Великой Октябрьской Социалистической Революции filed Critical Киевский Ордена Ленина Политехнический Институт Им. 50-Летия Великой Октябрьской Социалистической Революции
Priority to SU782582351A priority Critical patent/SU741197A1/ru
Application granted granted Critical
Publication of SU741197A1 publication Critical patent/SU741197A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

Изобретение относитс  к технике {передачи информации и может исполь- зоватьс  дл  передачи данных по каналам св зи, а также в устройствах дистанционного контрол  и управлени .
Известно стробоскопическое устройство регистрации формы сигналов, содержащее последовательно соедин ненные элементы ИЛИ, НЕ, первый и второй делители частоты с переменным коэффициентом делени , переключатель и линию задержки, подключенную к одному из входов элемента ИЛИ, причем переключатель св зан также с элементом НЕ,а выход первого делител  чах:тоты соединен через ключ со входом усредн ющего элемента, к выходу которого подключен индикатор 1 .
Недостатком этого устройства  вл етс  то, что оно может регистрировать только периодические сигналы, а на анализ формы сигнала требуетс  интервал времени равньй нескольким периодам сигнала.
Известно устройство дл  анализа .формы кривой переходного процесса свободное от перечисленных недостатков , содержащее соответственно соединенные сдвигающий регистр и дешифратор 2 .
Недостатком этого устройства  вл етс  его низка  разрешающа  способность , т. е. мезету двум  исследуемыми точками проходит много времени .
Цель изобретени  - увеличение разрешающей способности устройства.
Поставленна  цель достигаетс  тем, что в устройство, содержащее соответственно соединенные сдвигающий регистр и дешифратор, введен дельта-модул тор, состо щий из второго сдвигающего регистра, компаратора , весовых и суммирующего резисторскэ , причем весовые резисторы одним выводом подключены к соответствующим разр дам второго сдвигающего регистра , другим выводом - к суммирующему резистору и к первому входу компаратора , другой вход которого соединен с шиной входного сигнала, выход компаратора соединен с управл ющими входами первого и второго сдвигающих регистров, сигнальниое выходы этих регистров подключены к шине тактового сигнала. На фиг. 1 представлена блок-схема предлагаемого устройства; на фиг. 2 временные диаграммы его работы. Анализатор формы сигнала состоит из сдвигающего регистра 1, дешифратора 2 и дельта-модул тора 3, со держащего компаратор 4, сдвигающий регистр 5, весовые резисторы 6-13 и .суммирующий резистор 14, причем выходы разр дов сдвигающего регистра 1 соединены с сорветствуюшими входами дешифратора 2, вход 15 компаратора 4 подключен к шине входного сигнала, первые выводы весовых резисторов 6- 13 подключены к выходам соответствующих разр дов сдвигающего регистра 5, вторые выводы весовых резисторов 6-13 соединеныС суммирующим резистором и с входом 16 компаратора 4, Выход 17 компаратора соединен с управл ющими входами сдвиговых регистров 1 и 5, сигнальные входы сдвиговых регистров 1 и 5 соединены с шиной тактового сигнала. Анализатор формы сигнала работает следующим образом. На сигнальные входы сдвиговых, регистров 1 и 5 поступают тактовые импульсы (фиг. 26). В исходном состо нии в первый разр д реверсивного сдвигаквдего регистра 5 записана логическа  , на входе 16 компаратора 4 присутствует напр жение U., определ емое соотношением величин резисторов 6 и 14, а во все разр ды сдвигающего регистра 1 записаны логические- О . Выходные сигналы дешифратора 2 отсутствуют. Под действием тактовых импульсов логическа  , записанна  в один из разр дов реверсивного регистра 5, может переписыватьс  в соседний справа раз р д, если сигнал на выходе 17 компаратора 4 равен , либо в соседний слева разр д, если сигнал на выходе - , причем в регистре может находитьс  каждый момент только одна 1 . Сдвиг 1 из первого разр да влево, а из последнего вправо запрещен. При перемещении i слева направо напр жение на входе 1 с каждым шагом увеличиваетс  на ли а при перемещении справа налево уменьшаетс  на ди. Величина л U на каждом шаге определ етс  соотношением весовых резисторов 6, 7, 8, 9, 10 11, 12, 13 и суммирующего резистора 14, и может быть посто нной. На вход 15 компаратора 4 поступает с,игнал А (фиг. 2а) . В момент времени t напр жение сигнала А больше напр жени  U на входе 16. В результате сравнени  этих напр жений, на выходе. 17 компаратора 4 присутствует . Под действием тактового импульса в момент t. I 11 г I записываетс  в первый разр д регистра 2, а из перв.ого разр да реверсивного регистра 5 переписываетс  во второй разр д. Напр жение в точке С увеличиваетс  на ди и становитс  равным 11,2 к моменту tg. В момент времени t, на выходе 17 компаратора 4 оп ть присутствует , так как напр жение сигнала больше U. В регистре 1 из первого разр да сдвинетс  во второй, а в первый разр д снова запишетс  , в регистре 5 перепишетс  в третий разр д . Таким образом, на входе 16 формируетс  аппроксимирующее напр жение А (фиг. 2а), а в точке В последовательность импульсов (фиг. 2в). В момент времени t, когда напр жение сигнала А меньше аппроксимирующего напр жени  А , на выходе 17 компаратора 4 по витс  О, который записываетс  тактовым импульсом в первый разр д регистра 1 (при сдвиге содержимого регистра на один разр д вправо ) , а ч в регистре 5 перепишетс  в соседний слева разр д. Так за дес ть тактов в регистре 1 записано кодовое слово сигнала а 1111110101, Этому кодовому слову соответствует сигнал на выходе 18 дешифратора 2. При поступлении на вход 15 компаратора 4 сигнала Б, на входе формируетс  аппроксимирующее напр жение Б (фиг.. 2а), а на выходе 17 - последовательность импульсов, показанна  на фиг. 2г. В регистре 1 за дес ть тактов записано кодовое слово сигнала Б 1011101101, Этсму кодовому слову соответствует сигнал на выходе 19 дешифратора 2. Из сравнени  графиков на фиг. 2в и 2г видно, что входным сигналам А и Б соответствуют различные кодовые слова, которые надежно различаютс  дешифратором 2. Дешифратор может быть выполнен с несколькими выходами, каждый из которых определ ет соответствующую форму сигнала. Блоки анализатора формы импульса выполнены на микросхемах. Весовые резисторы 6-13 расчитываютс  по формуле . Юг, - номер весового резистора , R 6-13; -онапр жение логической I 11 I I на выходах разр дов сдвигающего регистоРа 5f уровень аппроксимирующего напр жени  на данном шаге. Предложенное устройство определ ет приращение входного сигнала за один период следовани  импульсов единичного кода (такта), тем самым точнее анализирует сигнал. Предложенное устройство наиболее целесообразно использовать дл  передачи данных по каналам св зи, а также в устройствах дистанционного контрол  и управлени .

Claims (2)

  1. Формула изобретени  Анализатор формы сигнала,содержащий соответственно соединенные , сдвигающий регистр и дешифратор, о тличающийс   тем, что, с целью увеличени  разрешающей способности , в него введен дельта-модул тор, состо щий из второго сдвигающего регистра , компаратора, весовых и суммирующего резисторов, причем весовые резисторы одним выводом подключены к соответствующим разр дам второго
    сдвигающего резистора, другим выводом - к суммирующему резистору и к , первому входу компаратора, другой вход которого соединен с шиной входнго сигнала, выход компаратора соеди ,нен с управл ющими входами первого и второго сдвигающего регистров, сигнальные входы этих регистров подключены к шине тактового сигнала,
    Источники информации, прин тые во внимание при экспертизе
    1,Авторское свидетельство СССР № 498478, кл. G 01 d 5/3, 1973,
  2. 2.Авторское свидетельство СССР 167680, кл. G 05 в 23/00, 1962.
    Г
    I
    17
    15
    16
    л
    f 8 и /о // /2 /1
    igВыход
    19
    Фиг / W t/ f:, ts
    li
    ;
    E4
    9 ...
SU782582351A 1978-02-15 1978-02-15 Анализатор формы сигнала SU741197A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782582351A SU741197A1 (ru) 1978-02-15 1978-02-15 Анализатор формы сигнала

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782582351A SU741197A1 (ru) 1978-02-15 1978-02-15 Анализатор формы сигнала

Publications (1)

Publication Number Publication Date
SU741197A1 true SU741197A1 (ru) 1980-06-15

Family

ID=20750065

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782582351A SU741197A1 (ru) 1978-02-15 1978-02-15 Анализатор формы сигнала

Country Status (1)

Country Link
SU (1) SU741197A1 (ru)

Similar Documents

Publication Publication Date Title
SU741197A1 (ru) Анализатор формы сигнала
US6803868B2 (en) Method and apparatus of producing a digital depiction of a signal
SU894794A1 (ru) Запоминающее устройство на приборах с переносом зар да
SU1163277A1 (ru) Устройство дл автоматического выбора пределов измерени цифровых приборов
SU984027A1 (ru) Амплитудный селектор одиночных импульсов напр жени
SU1057891A2 (ru) Устройство дл измерени мощности потерь при коммутации тиристора
SU1177920A1 (ru) Устройство дл измерени коэффициента ошибок в цифровых системах передачи
SU1242839A1 (ru) Устройство дл измерени и анализа импульсных перенапр жений
SU570025A1 (ru) Устройство преобразовани частоты импульсов
SU686009A1 (ru) Устройство дл измерени временных интервалов в непериодических последовательност х импульсов
SU1525889A1 (ru) Устройство дл контрол последовательности импульсов
SU1504626A1 (ru) Устройство дл измерени посто нной времени
SU1026085A1 (ru) Анализатор формы электрического сигнала
SU960848A1 (ru) Устройство дл определени суммы модулей напр жени
SU1088143A2 (ru) Устройство дл обнаружени ошибок бипол рного сигнала
SU1075424A1 (ru) Устройство дл контрол качества канала св зи
SU1269039A1 (ru) Преобразователь мгновенного значени периодического сигнала в посто нное напр жение
SU799119A1 (ru) Дискриминатор временного положени СигНАлОВ
SU1083375A1 (ru) Устройство дл измерени группового времени передачи в канале св зи
SU962821A1 (ru) Цифровой регистратор формы импульсных сигналов
SU970367A1 (ru) Микропрограммное управл ющее устройство
SU783702A1 (ru) Устройство дл измерени отклонений частоты от номинального значени
SU684757A1 (ru) Устройство цикловой синхронизации
SU554632A1 (ru) Устройство автоматического определени коэффициента ошибок
SU1125747A1 (ru) Многоканальный коммутатор