SU744971A1 - Аналого-цифровой преобразователь - Google Patents

Аналого-цифровой преобразователь Download PDF

Info

Publication number
SU744971A1
SU744971A1 SU782611468A SU2611468A SU744971A1 SU 744971 A1 SU744971 A1 SU 744971A1 SU 782611468 A SU782611468 A SU 782611468A SU 2611468 A SU2611468 A SU 2611468A SU 744971 A1 SU744971 A1 SU 744971A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
divider
encoder
code
Prior art date
Application number
SU782611468A
Other languages
English (en)
Inventor
Александр Владимирович Лукьянов
Станислав Сергеевич Александров
Original Assignee
Всесоюзный научно-исследовательский институт нефтепромысловой геофизики
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Всесоюзный научно-исследовательский институт нефтепромысловой геофизики filed Critical Всесоюзный научно-исследовательский институт нефтепромысловой геофизики
Priority to SU782611468A priority Critical patent/SU744971A1/ru
Application granted granted Critical
Publication of SU744971A1 publication Critical patent/SU744971A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Description

Изобретение относитс  к области автоматики и вычислительной техники и может быть использовано в измерительной технике и телемеханике. Известен преобразователь на1р жени  в код, содержетций источник эталонных напр жений , блок схем сравнени , дешифратор распределитель сигналов, регистрирующее устройство и ступени уравновешивани , в каждой из которых первый вход аналого вЬго запоминанщего устройства соединен с выходом распределител  сигналов, а выход подключен к первому входу вычитател , второй вход которого сюединен с выходом преобразовател  Koif-напр жение, вход последнего подключен к выходу регистра , первый вход которого соединен с выходом распределител  сигналов, а выход вычитател  соединен с входом масштабиру ющей сэсемы при этом второй вход анапогового запоминающего устройства подключен к первой ступени уравновешивани , а в последующих ступен х - к вых.оау маоштебирующей схемы предыдущей ступени уравновешивани , переключаггель, один вход которого соединен с входной клеммой преобразовател , а другие входы подключены к выходам масштабирующих схем ступеней уравновешивани , вход управлени  переклкн чател  соединен с выходом распределител  сигналов, а выход подключен к второму входу блока схем сравнени , выход дешифратора соединен со вторыми входами регистров всех ступеней уравновешивани  pj . Недостатком устройства  вл етс  жестка  последовательность определени  групп разр дов независимо от величины входно- го напр жени , что приводит к снижению быстродействи . Известен также аналого-цифровой преобразователь , содержащий блок сравнени , шифратор, делитель напр жени , управл емый делитель, регистр кода и преобразователь код-напр жение, дополнительные делители напр жени , шифратор, управл емый делитель и нуль-органы, одни входы которых подключены к входу преобразовател , другие входы через дополнительные 374 делитель напр жени  и управл емый депи твль - к выходу регистра коаа, а выходы дополнигепьньк нуль-органов че$)ез дополнительный шифратор пош- лючены к входу управл емого делител  2 . Недостатком устройства  вл етс  его сложность из-за наличи  дополнитель)1ь1х 1уль-органов, Цельао изобретени   вл .етс  ynpomeHn устройства при сохранении его достоинств Поставленна  цель достигаетс  тем. что в аналого-цифровом преобразователе, ОС держащем элемент сравнени , выход которого через шифратор подключен к регис ру кода, выход которого сюединен: с входами управл емого делител  напр жени  устройства управлени  и преобразовател  код напр жение, подключенного выходом к делителю напр жени , вход-которого соеД1шен с выходом управл емого делител , а выход с одним входом элеме1гга сравнени , второй вход которого подкл5очен к од ному входу гуль-органа и к источнику цходного напр жени , вход управл емого делител  соещшен с шифратором устройства управлен ш, одинвход которого подключен к выходу нульг-органа, второй вход ко торого соединен с выходом делител  нгдп-р жени  устройства управлени , вход кото рого подключен к выходу управл емого де Лител  устройства управлени , ,a игиф- ратора соединен с вторым входом шифратора устройства управлени , Структ грна  электрическа  схема преобразовател  по сн етс  чертежом. Преобразователь содержит элемент 1 сравнени , шифратор 2, делитель 3 нгшр ™ жени , управл емый делитель 4, регистр кода 5, преобразователь код-напр жение 6, устройство управлени  7, состо щее из нуль-органа 8, делител  9 н,зпр жени , шифратора 10 устройства управлени  и уп равл емого делител  11, Входной поступеет на элемент I сравнени  и на нуль-орган 8. Элемент 1 сравнени  через шифратор 2 соединен с регистром 5 кода и с шифратором 10 устройства управлени . Регистр 5 кода подключен к преобразователю коднапр жение 6 и к управл емому делителю 11, который через делитель 9 напр нсени  обеспечивает подключение к входам нульоргана 8 эталонных напр жений, С делител  напр жени  3 на элемент 1 сравнени  выдаютс  эталоннью напр жени  К делителю 3 напр жени  подключен вы ход преобразовател  код-напр жение 6 и через управл емый делитель 4 шифратор 10 устройства управлени . 1 Максимальное число тактов преобрасюванй  равно трем. В первом такте опродел етс  код старших разр дов, во втором такте определ етс  код средних разр дов , а в-третьем код младших разр  доВс Однако в зависимости от величи {ь преобразуемого напр жени , преобразование может начатьс  не с первого, а со второтю или третьего такта. Входной сигнал поступает на элемент 1 сравнени  и на вход нулг: -органа 8, на Другие входы которых с помощью делителей 4 и 9 напр жени  подаютс  следуюш.ие начальные эталонные напр жени : на элемент 1 Сравнени  - напр жение, соответствуюшее младшей ступени эталонного напр жени  старших разр дов, а 1уль-орган 8 - напр жение , соответствующее младшей ступени средних разр дов. Если входной сигнал больше млар.шей ступени эталонного напр здани  старших разр дов, сработают впемент 1 сравнени  и нуль-орган 8, и преобразование на-шнаетс  с первого такта. По сигналу с шифратора 2 и с нуль-органа 8, шифратор 1О устройс-тва блока управлени  устанавливаэт управл емый делитель 4 в состо ние, необходихюе дл  определени  кода старших разр дов, ко1Х)рые определ ютс  при срабатьдаа1п-1и элемента сравнени  и с шифратора 2 записываетс  в регистр S кода. После определени  кода старших разр дов управл емы; делитель 11 увеличивает начальное эталонное нгшр жение на входе нлль органа 8 на величину, соответствуюш .ао коду старших разр дов. Нуль-орган аозврешаетс  в исходное состо ние. Во втором такте управл емый деш-ггель 4 с помощью шифратора 10 устройства управлени  устанавливаетс  в состо ние, необходимое дл  определени  кода средних разр дов , который записью аетс  в ре-гистр 5. кода, а с помощью управл емого делител  11 этапонное напр жение па входе нул(: 0ргана 8 увеличиваэтс  на величи11у, -соответствующую коду средних разр дов. В третьем такте управл емый делитель 4 с помощью шифратора 10 уотадавливаетс  в состо ние, необходимое дл  определени  кода младших разр дов, кот-орый с шифратора 2 зшисью тс  в соответствующие разр ды регистра 5 кода . Если входной сигнал меньше младшей ступени Эталонного напр жени  старших разр дов, сигнал с шифратора 2 в начале пропесса преобразовани  поступает в устройство 7 управлени  и разрешает начало преобразовани  с второго такта .

Claims (1)

  1. Формула изобретения
    Аналого-цифровой преобразователь, содержащий элемент сравнения, выход которого через шифратор подключен к регистру кода, выход которого соединен с вхо дами управляемого делителя напряжения устройства управления и преобразователя код-напряжение, подключенного выходом к делителю напряжения, вход которого соеди5 иен с выходом управляемого делителя, а выход - с одним входом элемента сравнения, второй вход которого подключен к одному входу нупь-органа и к источнику входного напряжения, вход управляемого Ю делителя соединен с шифратором устройства управления, один вход которого подключен к выходу нупь-органа, второй вход которого соединен с выходом делителя напряжения устройства управления, вход
    15 которого подключен к выходу управляемого делителя устройства управления, о т л и чающийся тем, что, с целью упрощения устройства, выход шифратора соединен с вторым входом шифратора уст20 ройства управления.
SU782611468A 1978-04-03 1978-04-03 Аналого-цифровой преобразователь SU744971A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782611468A SU744971A1 (ru) 1978-04-03 1978-04-03 Аналого-цифровой преобразователь

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782611468A SU744971A1 (ru) 1978-04-03 1978-04-03 Аналого-цифровой преобразователь

Publications (1)

Publication Number Publication Date
SU744971A1 true SU744971A1 (ru) 1980-06-30

Family

ID=20762803

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782611468A SU744971A1 (ru) 1978-04-03 1978-04-03 Аналого-цифровой преобразователь

Country Status (1)

Country Link
SU (1) SU744971A1 (ru)

Similar Documents

Publication Publication Date Title
US4564918A (en) Method and apparatus for measuring the time difference between two sampling times
US4578772A (en) Voltage dividing circuit
EP0698315A4 (en) ALGORITHMIC ANALOG / DIGITAL CONVERTER WITH DIGITAL CALIBRATED OUTPUT
KR950012977B1 (ko) D/a 변환기
SU744971A1 (ru) Аналого-цифровой преобразователь
RU2205500C1 (ru) Аналого-цифровой преобразователь
RU2204884C1 (ru) Аналого-цифровой преобразователь
SU687585A1 (ru) Аналого-цифровой преобразователь
JPS5635532A (en) A/d converter
SU1441323A2 (ru) Цифровой вольтметр
SU744970A1 (ru) Аналого-цифровой преобразователь с самоконтролем
SU468369A1 (ru) Преобразователь код-аналог
SU834893A1 (ru) Устройство преобразовани "аналог-код
SU898609A1 (ru) Преобразователь напр жение-код с коррекцией динамической погрешности
SU1363460A1 (ru) Устройство дл аналого-цифрового преобразоввани
SU1742640A1 (ru) Устройство дл измерени температуры
RU2020749C1 (ru) Аналого-цифровой преобразователь поразрядного сравнения
RU2020750C1 (ru) Аналого-цифровой преобразователь поразрядного сравнения
SU894794A1 (ru) Запоминающее устройство на приборах с переносом зар да
SU377843A1 (ru) БИБЛИОТЕКА !За витель Горьковский исследовательский физико-технический институт при Горьковском государственном университете им. Н. И. Лобачевского
SU370611A1 (ru) Ступенчато-линейный экстранолятор
SU1072260A1 (ru) Преобразователь напр жени в дес тичный код
SU1372621A1 (ru) Аналого-цифровой преобразователь
SU894860A1 (ru) Аналого-цифровой преобразователь
SU1179533A1 (ru) Аналого-цифровой преобразователь