RU2020750C1 - Аналого-цифровой преобразователь поразрядного сравнения - Google Patents

Аналого-цифровой преобразователь поразрядного сравнения Download PDF

Info

Publication number
RU2020750C1
RU2020750C1 SU4929090A RU2020750C1 RU 2020750 C1 RU2020750 C1 RU 2020750C1 SU 4929090 A SU4929090 A SU 4929090A RU 2020750 C1 RU2020750 C1 RU 2020750C1
Authority
RU
Russia
Prior art keywords
input
inputs
outputs
bus
discharge
Prior art date
Application number
Other languages
English (en)
Inventor
С.Г. Алексеев
М.М. Гельман
Original Assignee
Алексеев Сергей Григорьевич
Гельман Моисей Меерович
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Алексеев Сергей Григорьевич, Гельман Моисей Меерович filed Critical Алексеев Сергей Григорьевич
Priority to SU4929090 priority Critical patent/RU2020750C1/ru
Application granted granted Critical
Publication of RU2020750C1 publication Critical patent/RU2020750C1/ru

Links

Images

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

Изобретение относится к цифровой измерительной технике и может быть использовано в информационно-измерительных системах для кодирования широкополосных сигналов. Цель изобретения - повышение быстродействия и снижение динамической погрешности преобразования. Цель достигается тем, что в АЦП, содержащий n источников опорных напряжений, делители напряжения, группы компараторов, генератор тактовых импульсов, элемент задержки, n - 1 дешифраторов кода и выходной регистр, введены n - 1 групп блоков выборки-хранения, n - 1 блоков развязки, n - 1 блоков согласования, n - 1 линий задержки и n - 1 элементов задержки. 2 ил.

Description

Изобретение относится к цифровой измерительной технике и может быть использовано в информационно-измерительных системах для кодирования широкополосных сигналов.
Известен АЦП поразрядного сравнения с использованием коммутируемых многоразрядных делителей [1]. Его недостатком является относительная сложность изготовления.
Наиболее близким к предлагаемому по своей технической сущности является АЦП поразрядного сравнения [2] . Его недостатком является необходимость использования ЦАП для преобразования значения каждого из разрядов в эквивалентное напряжение, что снижает быстродействие и увеличивает погрешность, в том числе динамическую, АЦП.
Цель изобретения - повышение быстродействия и снижение динамической погрешности преобразования.
Схема устройства представлена на фиг.1 и содержит входную шину 1, делители 2 напряжения, группы компараторов 3, дешифраторы 4 кода, группы 5 блоков 6 выборки-хранения, блоки 7 элементов 8 развязки, выходной регистр 9, линии 10 задержки, источники 11, 12,...,13 опорного напряжения 1-го (старшего), 2-го,...,(n-1)-го разрядов, блоки 14 согласования, шину 15 запуска, генератор 16 тактовых импульсов, элементы 17 задержки, шину 18 конца преобразования, шину 19 сброса, шину 20 нулевого потенциала.
Схема дешифратора 4 кода приведена на фиг.2 и содержит элементы И 21 и элементы НЕ 22.
АЦП работает следующим образом.
По сигналу сброса, поступившему на шину 19, все группы 5 блоков 6 выборки-хранения и регистр 9 обнуляются. Измеряемая величина поступает на входы группы компараторов 3 старшего разряда (в цепи делителя напряжения с источником 11) и последовательно с задержками в линиях 10 на входы других групп компараторов. Число компараторов в группе определяется видом используемого кода. Так, для десятичного кода число компараторов в группе равно девяти, а делители 2 являются декадными. Тогда опорные напряжения источников 11,12,13 пропорциональны 10 и отличаются друг от друга на десятичный порядок, т.е. равны от 10n (источник 11 первого старшего разряда) до 10 (источник 13 младшего разряда).
По сигналу запуска (шина 15) в генераторе 16 формируется одиночный тактовый импульс, который поступает на вход стробирования элементов И 21 дешифратора 4, подключенного к компараторам группы первого старшего разряда. Выходные сигналы компараторов, представляющие параллельный единичный код старшего разряда, преобразуются в дешифраторе в эквивалентный позиционный, единичная позиция которого соответствует полученному коду старшего разряда. При этом деблокируется соответствующий элемент И дешифратора (фиг.2), тактовый импульс передается через него на вход стробирования соответствующего блока 6 выборки-хранения, в который считывается и запоминается уровень напряжения соответствующей ступени делителя 2. Этот уровень напряжения, эквивалентный старшему разряду кода, передается через соответствующий элемент 8 развязки блока 7 и блок 14 согласования и смещает делитель 2 напряжения соседнего, второго старшего разряда. Шаг квантования в этом делителе оказывается равным (в случае десятичного кода) 10n-2, а опорное напряжение источника 12 равно 10n-1 единицам напряжения. С задержкой в первом из элементов 17, равной времени установления напряжения на выходе блока 14 согласования и в делителе напряжения, тактовый импульс передается в дешифратор 4, подключенный к соответствующей группе компараторов, и аналогично описанному формируется код второго старшего разряда, а на выход соответствующего блока 14 согласования передается напряжение, эквивалентное сумме первых двух старших разрядов кода.
Аналогично формируются последующие разряды кода, вплоть до последнего, младшего, который непосредственно считывается в соответствующий регистр 9, выполненный на блоках выборки-хранения. Время формирования каждого из разрядов кода минимизировано использованием блоков выборки-хранения, что позволяет увеличить быстродействие устройства и снизить динамическую погрешность измерений по сравнению с прототипом. Последовательная задержка измеряемого сигнала линиями 10 на входах групп компараторов каждого из разрядов позволяет дополнительно уменьшить динамическую погрешность измерений (задержки линии 10 и элемента 17 идентичны). Коды n-1 старших разрядов могут считываться с выходов соответствующих групп компараторов в регистры кода, аналогичные регистру 9, (на фигурах не показаны, выполнены на блоках выборки-хранения) параллельно со считыванием уровней напряжений в блоки 6 выборки-хранения соответствующих групп 5.

Claims (1)

  1. АНАЛОГО-ЦИФРОВОЙ ПРЕОБРАЗОВАТЕЛЬ ПОРАЗРЯДНОГО СРАВНЕНИЯ, содержащий n по числу старшего и младших разрядов источников опорных напряжений, делители напряжения, группы компараторов, первые входы компараторов группы старшего разряда являются входной шиной, а их вторые входы и первые входы компараторов остальных групп подключены к соответствующим выходам делителя напряжения соответствующего разряда, входы делителя напряжения старшего разряда соединены с выходами источника опорного напряжения старшего разряда и с шиной нулевого потенциала, а каждый из источников опорного напряжения остальных разрядов подключен параллельно делителю напряжения соответствующего разряда, генератор тактовых импульсов, выход которого соединен с входом первого элемента задержки, вход является шиной запуска, n - 1 дешифраторов кода и выходной регистр, выходы которого являются выходной шиной, отличающийся тем, что, с целью повышения быстродействия и снижения динамической погрешности, в него введены n - 1 групп блоков выборки-хранения, n - 1 блоков развязки, n - 1 блоков согласования, последовательно соединенные n - 1 линий задержки и последовательно соединенные с второго по n - 1 элементов задержки, вход второго из которых соединен с выходом первого элемента задержки, а вход (n - 1)-го элемента задержки является шиной конца преобразования, вход каждого элемента задержки, кроме последнего, объединен с управляющим входом соответствующего дешифратора кода, информационные входы которого соединены с выходами компараторов группы соответствующего разряда, а выходы - с управляющими входами блоков выборки-хранения группы соответствующего разряда, информационные входы которых подключены к выходам делителя напряжения данного разряда, входы сброса объединены с входом сброса выходного регистра и являются шиной сброса, а выходы через соответствующие блоки развязки и согласования подключены к второму входу делителя напряжения следующего более младшего разряда, вход первой линии задержки является входной шиной, а выходы линий задержки подключены к вторым входам компараторов соответствующих групп разрядов, кроме старшего, информационные входы выходного регистра соединены с выходами компараторов группы младшего разряда, а вход записи объединен с входом (n - 1)-го элемента задержки.
SU4929090 1991-03-01 1991-03-01 Аналого-цифровой преобразователь поразрядного сравнения RU2020750C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU4929090 RU2020750C1 (ru) 1991-03-01 1991-03-01 Аналого-цифровой преобразователь поразрядного сравнения

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU4929090 RU2020750C1 (ru) 1991-03-01 1991-03-01 Аналого-цифровой преобразователь поразрядного сравнения

Publications (1)

Publication Number Publication Date
RU2020750C1 true RU2020750C1 (ru) 1994-09-30

Family

ID=21570640

Family Applications (1)

Application Number Title Priority Date Filing Date
SU4929090 RU2020750C1 (ru) 1991-03-01 1991-03-01 Аналого-цифровой преобразователь поразрядного сравнения

Country Status (1)

Country Link
RU (1) RU2020750C1 (ru)

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР N 677097, кл. H 03M 1/38, 1977. *
2. Авторское свидетельство СССР N 970680, кл. H 03M 1/38, 1981. *

Similar Documents

Publication Publication Date Title
US5382955A (en) Error tolerant thermometer-to-binary encoder
US5436629A (en) Multi-stage A/D converter
EP0289081B1 (en) Digital-to-analog converter
US4591825A (en) Analog-to-digital-converter and related encoding technique
CN102263555A (zh) 通过奇偶性预报识别ad-转换器中的故障的方法
RU2020750C1 (ru) Аналого-цифровой преобразователь поразрядного сравнения
US6617993B1 (en) Analog to digital converter using asynchronously swept thermometer codes
RU2020749C1 (ru) Аналого-цифровой преобразователь поразрядного сравнения
SU1223154A1 (ru) Устройство дл измерени амплитуды импульсных сигналов
KR930007161B1 (ko) 레벨 표시기
RU2019031C1 (ru) Аналого-цифровой преобразователь параллельного сравнения
RU2020751C1 (ru) Устройство аналого-цифрового преобразования
SU1179533A1 (ru) Аналого-цифровой преобразователь
WO1990003066A1 (en) Subranging analog-to-digital converter without delay line
SU1524174A1 (ru) Устройство преобразовани измерительной информации
SU744971A1 (ru) Аналого-цифровой преобразователь
RU2020747C1 (ru) Аналого-цифровой преобразователь параллельного сравнения
Henry High speed digital-to-analog and analog-to-digital techniques
Leme et al. Error detection and analysis in self-testing data conversion systems employing charge-redistribution techniques
JP2638002B2 (ja) 並列型a/d変換器
SU1300635A1 (ru) Аналого-цифровой преобразователь
RU2205500C1 (ru) Аналого-цифровой преобразователь
SU1647895A1 (ru) Аналого-цифровой преобразователь
RU2066923C1 (ru) Аналого-цифровой преобразователь параллельного сравнения
SU1091331A1 (ru) Аналого-цифровой преобразователь