SU687585A1 - Аналого-цифровой преобразователь - Google Patents
Аналого-цифровой преобразовательInfo
- Publication number
- SU687585A1 SU687585A1 SU782603474A SU2603474A SU687585A1 SU 687585 A1 SU687585 A1 SU 687585A1 SU 782603474 A SU782603474 A SU 782603474A SU 2603474 A SU2603474 A SU 2603474A SU 687585 A1 SU687585 A1 SU 687585A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- state
- input
- block
- additional
- bits
- Prior art date
Links
Landscapes
- Analogue/Digital Conversion (AREA)
Description
(54) АНАЛОГО-ЦИФРОВОЙ ПРЕОБРАЗОВАТЕЛЬ
1
Изобретение относитс к вычислительной технике.
Известен аналого-цифровой преобразователь (АЦП), который содержит устройство сравнени , цифро-аналоговый преобразователь, генератор импульсов , блок управлени 1. Однако этот преобразователь не позвол е уменьшить динамическую погрешность, возникающую при преобразовании старших разр дов, в результате чего он имеет увеличенную длительность тактов и недостаточное быстродействие.
Известен аналого-цифровой преобразователь , содержащий логическое устройство, выходы которого подключены к первым входам сумматора, второй вход которого соединен с выходо анализатора, а выходы подсоединены ко входам высокоскоростного и входам высокоточного цифро-аналоговых преобразователей 2.
Недостатком устройства вл етс недостаточное его быстродействие вследствие значительной длительности переходных процессов установлени компенсирующего-напр жени .
Цель изобретени - увеличить быстродействие АЦП.
Указанна цель достигаетс тем, что в аналого-цифровой преобразователь , содержащий тактовый генератор, логическое устройство, распредели- тель регистр, цифро-аналоговый преобразователь , сравниваквдее устройство введены одновибратор и блок дополнительных приреицений, причем выходы блока .дополнительных прираще0 ний подключены ко входам регистра, первые входы соединены с выходами логического устройства, вторые входы подключены к выходам распределител , третий вход соединен с выходом
5 устройства сравнени , четвертый вход подключен к выходу одновибратора , вход которого соединен с выходом тактового генератора.
На чертеже приведена структурна
0 электрическа схема устройства.
Устройство содержит тактовый генератор 1, распределитель 2, логическое устройство 3, одновибратор 4, блок 5 дополнительных приращений,
5 регистр 6, цифро-аналоговой преобразователь 7 и устройство 8 сравнени .
Предлагаемый АЦП работает следующим образом.
Перед началом преобразовани ре-
Claims (1)
- 0 гистр 6 устанавливаетс в состо ние 100,.,0. Затем отыскиваетс кодовый эквивалент, причем логическое устройство 3 выдает сигналы на пере ключение разр дов регистра 6 в соот ветствии с известным способом пораз р дного уравновешивани . Блок 5 включаетс в работу по сигналам тактового генератора 1 на врем t, задаваемое одновибратором 4, Если устройством 8 зафиксировано состо ние Ux , где Ux - уровень измер емого сигнала, а U/{ - компенси рующий сигнал, то логическое устройство 3 выдает сигнал на установку в состо ние Ч следующего (i+D-ro младшего разр да. Блок 5 осуществл ет дополнительную установку в состо ние младших разр дов расположенных правее (1+1)-го разр да и соо ветствующих коду дополнительного при ращени К, причем . По концу сиг.нала с одновибратора 4 блок 5 дополнительных приращений сбрасывает в состо ние дополнительно установленные в состо ние i разр ды. Начало следующего так та задерживаетс на врем выдержки, в течение которого происходит установление компенсирующего напр жени до требуемой точности.. Если устройством зафиксировано состо ние-и « Uy;, логическое устройство 3 выдает сигналы на сброс в состо ние О текущего и установку в состо ние i следующего (1ч-1)го младшего разр да. Блок 5 в этом случае блокирует установку в состо ние Ч следующего (14-1)-го младшего разр да и устанавливает в состо ние младшие разр ды. ::оответствук дие значению l U-VL i-KUi По концу сигнала с одновибратора производитс сброс в состо ние О установленных в состо ние ком 5 дополнительных приращений разр дов и устанавливаетс в состо ние . следуЕощий (1 + 1)-й разр д. Начина с момента формировани (п-а+1)-го разр да, где п - общее число разр дов, а - число разр дов кода дополнительного приращени ,работа блока 5 дополнительных приращений блокируетс и преобразование осуществл етс по сигналам логического устройства 3, Длительность тактов в этом случае должна быть не меньше минимального времени преобразовани (п-а+1)-го разр да.... Формула изобретени Аналого-цифровой преобразователь, содержащий тактовый генератор, выход которюго через распределитель соединен с первым входом логического устройства , регистр, выходы которого подключены ко входам цифро--аналогового преобразовател , выход которого соединен с первым входом устройства сравнени , второй вход которого соединен с входной шиной, а выход подключен ко второму входу логического устройства, отличающий, с. тем, что, с целью увеличени быстродействи , введены одновибратор и блок дополнительных приращений, причем выходы блока дополнительных приращений подключены ко входам регистра , первые входы соединены с выходами логического устройства, вторые входы подключены к выходам распределител , третий вход соединен с выходом устройства сравнени , четвертый вход подключен к выходу одновибратора, вход которого соединен с выходом тактового генератора. Источники информации, прин тые во внимание .при экспертизе 1. Авторское свидетельство СССР № 514431, кл. Н 03 К 13/17, 1976. 2„ Авторское свидетельство СССР 1 482004, кл. Н 03 К 13/17, 1975 (прототип).
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782603474A SU687585A1 (ru) | 1978-04-14 | 1978-04-14 | Аналого-цифровой преобразователь |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782603474A SU687585A1 (ru) | 1978-04-14 | 1978-04-14 | Аналого-цифровой преобразователь |
Publications (1)
Publication Number | Publication Date |
---|---|
SU687585A1 true SU687585A1 (ru) | 1979-09-25 |
Family
ID=20759235
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU782603474A SU687585A1 (ru) | 1978-04-14 | 1978-04-14 | Аналого-цифровой преобразователь |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU687585A1 (ru) |
-
1978
- 1978-04-14 SU SU782603474A patent/SU687585A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4620179A (en) | Method for successive approximation A/D conversion | |
CA1129102A (en) | Cascadable analog to digital converter | |
SU687585A1 (ru) | Аналого-цифровой преобразователь | |
SU1656684A1 (ru) | Дельта-сигма-кодер | |
SU1661998A1 (ru) | След щий аналого-цифровой преобразователь | |
SU737965A1 (ru) | Аналого-цифровой преобразователь поразр дного уравновешивани | |
SU744971A1 (ru) | Аналого-цифровой преобразователь | |
SU818003A1 (ru) | Аналого-цифровой преобразовательпОРАзР дНОгО уРАВНОВЕшиВАНи | |
SU1547067A1 (ru) | Устройство цифроаналогового преобразовани | |
SU711678A1 (ru) | Аналого-цифровой преобразователь | |
SU493911A2 (ru) | Адаптивный аналого-цифровой преобразователь | |
SU1591187A1 (ru) | Цифроаналоговый преобразователь | |
KR20000004592A (ko) | 가변 크기의 비교창을 이용한 아날로그-디지털 변환 장치 | |
SU1578809A1 (ru) | Устройство дл поверки цифроаналоговых преобразователей | |
RU2241309C2 (ru) | Устройство аналого-цифрового преобразования | |
SU743193A1 (ru) | Последовательно-параллельный аналого- цифровой преобразователь | |
SU1072260A1 (ru) | Преобразователь напр жени в дес тичный код | |
SU1499496A1 (ru) | Аналого-цифровой преобразователь последовательного приближени | |
SU1229950A1 (ru) | Веро тностный преобразователь аналог-код | |
SU1480128A1 (ru) | Параллельно-последовательный аналого-цифровой преобразователь | |
SU1018227A1 (ru) | Аналого-цифровой преобразователь | |
SU750727A1 (ru) | Аналого-цифровой преобразователь | |
SU439913A1 (ru) | Аналого-цифровой преобразователь с коррекцией динамических погрешностей | |
SU951694A1 (ru) | Устройства дл измерени аналоговых величин с автоматическим масштабированием | |
SU1392618A1 (ru) | Преобразователь кода в посто нный сигнал |