SU493911A2 - Адаптивный аналого-цифровой преобразователь - Google Patents

Адаптивный аналого-цифровой преобразователь

Info

Publication number
SU493911A2
SU493911A2 SU1999051A SU1999051A SU493911A2 SU 493911 A2 SU493911 A2 SU 493911A2 SU 1999051 A SU1999051 A SU 1999051A SU 1999051 A SU1999051 A SU 1999051A SU 493911 A2 SU493911 A2 SU 493911A2
Authority
SU
USSR - Soviet Union
Prior art keywords
counter
output
error
inputs
input
Prior art date
Application number
SU1999051A
Other languages
English (en)
Inventor
Борис Гамшеевич Вальский
Вадим Васильевич Островерхов
Андрей Андреевич Фремке
Original Assignee
Предприятие П/Я Г-4377
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4377 filed Critical Предприятие П/Я Г-4377
Priority to SU1999051A priority Critical patent/SU493911A2/ru
Application granted granted Critical
Publication of SU493911A2 publication Critical patent/SU493911A2/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Description

1
Изобретение относитс  к области импульсной техники.
Известен адаптивный аналого-цифровой преобразователь (АЦП) .по авторскому свидетельству jYg 304687.
Цель изобретени  - увеличение быстродействи .
Дл  этого в него дополнительно введены задатчик ошибок, счетчик определени  ошибки , счетчик объема выборки, регистр сдвига и логические схемы «И, причем выходы задатчика соединены -с установочными входами триггеров регистра сдвига, выходы которого через логические схемы «И соединены с соответствующими входами реверсивного счетчика и счетчика объема выборки, выход которого соединен с одним входом схемы совпадени , второй вход которой подключен к устройству управлени , а выход - с вторыми входами логических схем «И, входы регистра сдвига подключены к соответствующим выходам счетчика определени  ошибки, знаковый вход которого соединен с выходом сраВНивающего устройства, а входы разр дов - с входами реверсивного счетчика.
На чертеже представлена структурна  схема .аналого-цифрового преобразовател .
Преобразователь состоит из аналогового запоминающего устройства 1, аналого-цифрового преоб|разовател  2 поразр дного уравновешивани , устройства 3 управлени , цифрового сумматора 4, сравнивающего устройства 5, преобразовател  6 кода в напр жение след щего адаптивного преобразовател , реверсивного счетчика 7 и дополнительно введенных счетчика 8 определени  ошибки, счетчика 9 объема выборки, логических схем 10 («И, ), регистра 11 сдвига и задатчика 12 ошибок.
Преобразователь работает следующим образом .
Перед началом работы с по-мощью задатчика 12 ошибки задаетс  требуема  ошибка преобразовани , при этом в регистре 11 сдвига в единичное состо ние устанавливаетс  триггер , обеспечивающий получение заданной ошибки преобразовани  при минимальной дисперсии помехи и на вход регистра 11 сдвига коммутируетс  соответствующий выход счетчика 8 определени  ошибки. Выходной сигнал регистра 11 сдвига открывает подключенную к данному выходу логическую схему «И и тактовые сигналы с устройства управлени , обеопечи1ваюЩ|Ие .независимые выборки входного сигнала с наложенной на него аддитивной помехой, будут поступать на счетные входы соответствующих триггеров реверсивного счетчика 7, счетчика 8 определени  ошибки и счетчика 9 объема выборки. По команде «Пуск устройство 3 управлени  выдает сигнал на управл ющий вход преобразовател  дл  производства выборки и запоминани  входного сигнала с наложенной на него помехой . Заполненное значение входного сигнала подаетс  в суммирующую точку на один из входов сравнивающего устройства 5, на второй вход которого поступает аддитивна  смесь сигнала и помехи х(t) х (i)-}-, (t). Кроме того, в суммирующую точку подаетс  компенсирующее напр жение с выхода ПКНС, которое измен етс  в мО|Менты п,рихода тактовых импульсов по следующему итерационному алгоритму: лг f(i - г) + (Jnt sign {X (ti) -lx (t,} + U,( где t/xi - компенсирующее напр жение с выхода преобразовател  6 на такте преобразовани ; t/xi-i - компенсирующее напр жение с выхода преобразовател  6 на такте преобразовани ; x(ti)-сигнал с выхода устройства 1, соответствующий входному воздействию в момент выборки и запоминани ; x(ti -входное воздействие в момент времени; gni - величина кванта младшего разр да. В исходном состо нии в счетчике определени  ошибки записано число k Q. На каждом шаге итерации (в зависимости от знака разности в выражении) происходит изменение состо ни  счетчика 8 в соответствии с выражением + 1 -sign {x(fi) - (А) +U(i-l)}} (2) Если при - определ етс  счетчиком 9 объема выборки выполн етс  условие abs(k)A,,(3) где AI - допустимое число квантов в заданной ошибке, то по сигналу счетчика 8 происходит сдвиг вправо единицы в .регистре 11. При этом дл  прохождени  тактовых импульсов открываетс  следующа  логическа  схема совпадени  «PI, выход которой соединен со счетным входом триггера реверсивного счетчика 7, соответствующей весу младщего разр да 0,, одновременно выход логической схемы совпадени  «И соединен с входами следующих триггеров счетчика 8 опр еделени  ошибки и счетчика 9 объема выборки, что приводит к увеличению объема выборки ni и допустимого значени  k в счетчике 8 определени  ощибки в два раза. «2 - 2/г; Л., 2А,(4) Счетчик 8 обнул етс  и устройство начинает работать аналогично описанному выше. Причем если при выполн етс  условие abs (k) AZ то а налогично рассмотренному происходит сдвиг единицы в регистре 11 сдвига, уменьщение кванта (0,25gn) и переход к параметрам п, - 2й2; Лз 2Лг.(6) При невыполнении услови  (5) цикл адаптивного преобразовани  считаетс  законченным . В этом случае результат преобразоваии  с ошибкой, не превышающий заданную, получаетс  на выходе цифрового сумматора 4, в котором, также как и в приборе-аналоге, П|роисходит суммирование кодов с выхода АЦП поразр дного и след щего уравновещивани . Предмет изобретени  Адаптивный аналого-цифровой преобразователь по aiBTOpcKOMy свидетельству № 304687, отличающийс  тем, что, с целью увеличени  быстродействи , в него дополнительно введены задатчик ошибок, счетчик определени  ошибки, счетчик объема выборки, регистр сдвига и логические схемы «И, причем выходы задатчика ошибок соединены с установочными входами триггеров регистра сдвига, выходы которого через логические схемы «И соединены с соответствующими входами реверсивного счетчика и счетчика объема выборки , выход которого соединен с одним входом схемы совпадени , второй вход которой подключен к устройству управлени , а выход-с вторыми входа1ми логических схем «И, входы регистра сдвига подключены к соответствующим выходам счетчика определени  ошибки, знаковый вход которого соединен с выходом сравнивающего устройства, а входы разр дов - с входами реверсивного счетчика.
SU1999051A 1974-02-25 1974-02-25 Адаптивный аналого-цифровой преобразователь SU493911A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1999051A SU493911A2 (ru) 1974-02-25 1974-02-25 Адаптивный аналого-цифровой преобразователь

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1999051A SU493911A2 (ru) 1974-02-25 1974-02-25 Адаптивный аналого-цифровой преобразователь

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU304687 Addition

Publications (1)

Publication Number Publication Date
SU493911A2 true SU493911A2 (ru) 1975-11-28

Family

ID=20576704

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1999051A SU493911A2 (ru) 1974-02-25 1974-02-25 Адаптивный аналого-цифровой преобразователь

Country Status (1)

Country Link
SU (1) SU493911A2 (ru)

Similar Documents

Publication Publication Date Title
SU493911A2 (ru) Адаптивный аналого-цифровой преобразователь
SU884121A1 (ru) Аналого-цифровой преобразователь
SU687585A1 (ru) Аналого-цифровой преобразователь
SU834887A2 (ru) Аналого-цифровое устройство
SU1578809A1 (ru) Устройство дл поверки цифроаналоговых преобразователей
SU711678A1 (ru) Аналого-цифровой преобразователь
SU1381706A1 (ru) Конвейерный аналого-цифровой преобразователь
SU1084825A1 (ru) Логарифмический аналого-цифровой преобразователь
SU743193A1 (ru) Последовательно-параллельный аналого- цифровой преобразователь
SU919077A1 (ru) Способ аналого-цифрового преобразовани и устройство дл его осуществлени
SU1622846A1 (ru) Устройство дл измерени длительности импульсов
RU2019030C1 (ru) Устройство преобразования напряжения в код
SU365034A1 (ru) ВОЕСОгОсН
SU567206A1 (ru) Аналого-цифровой преобразователь
SU834892A1 (ru) Аналого-цифровой преобразователь
SU873387A1 (ru) Аналого-цифровой фильтр
SU1658380A2 (ru) Аналого-цифровой преобразователь
SU394830A1 (ru) Преобразователь фаза—интервал времени
SU1562971A1 (ru) Аналого-цифровой преобразователь
SU902249A1 (ru) Преобразователь интервала времени в цифровой код
SU400026A1 (ru) Распределитель тактовых импульсов
SU809548A1 (ru) Способ измерени динамическихХАРАКТЕРиСТиК АНАлОгО-цифРОВыХ пРЕ-ОбРАзОВАТЕлЕй
SU903893A1 (ru) Цифровой коррелометр
SU1705755A1 (ru) Устройство дл измерени частоты гармонического сигнала
SU1184089A1 (ru) Аналого-цифровой преобразователь с неравномерной частотой выдачи кода