RU2241309C2 - Устройство аналого-цифрового преобразования - Google Patents
Устройство аналого-цифрового преобразования Download PDFInfo
- Publication number
- RU2241309C2 RU2241309C2 RU2002135456/09A RU2002135456A RU2241309C2 RU 2241309 C2 RU2241309 C2 RU 2241309C2 RU 2002135456/09 A RU2002135456/09 A RU 2002135456/09A RU 2002135456 A RU2002135456 A RU 2002135456A RU 2241309 C2 RU2241309 C2 RU 2241309C2
- Authority
- RU
- Russia
- Prior art keywords
- input
- analog
- output
- digital
- converter
- Prior art date
Links
Images
Landscapes
- Analogue/Digital Conversion (AREA)
Abstract
Изобретение относится к измерительной технике и может быть использовано в автоматизированных информационно-измерительных системах для сопряжения аналоговых каналов информации с цифровыми вычислительными машинами. Техническим результатом является повышение разрешающей способности преобразователя. Устройство содержит аналоговое запоминающее устройство, параллельный аналого-цифровой преобразователь, компаратор, блок управления, генератор тактовых импульсов, счетчик, сумматор, два цифроаналоговых преобразователя, два регистра. 2 ил.
Description
Изобретение относится к измерительной технике и может использоваться в автоматизированных информационно-измерительных системах для сопряжения аналоговых каналов информации с цифровыми вычислительными машинами.
Известно устройство параллельного преобразования (Г. Олссон, Д. Пиани. Цифровые системы автоматизации и управления. С-Петербург, Изд. “Невский Диалект”, 2001, рис.5.11, стр. 191). Данное устройство имеет высокое быстродействие и низкую разрешающую способность.
Известно устройство последовательного преобразования (Г. Олссон, Д. Пиани. Цифровые системы автоматизации и управления. С-Петербург, Изд. “Невский Диалект”, 2001, рис.5.12, стр. 192). Данное устройство имеет низкое быстродействие и высокую разрешающую способность.
Наиболее близким к предлагаемому изобретению является устройство по а.с. 2019030, МКИ5 Н 03 М 1/34, 1994 г., состоящее из генератора, аналогового запоминающего устройства (АЗУ), блока управления, параллельного аналогово-цифрового преобразователя (АЦП), цифроаналогового преобразователя (ЦАП).
Разрешающая способность устройства определяется разрешающей способностью параллельного АЦП.
Цель: повышение разрешающей способности устройства аналогово-цифрового преобразования.
Поставленная цель достигается тем, что в предлагаемом устройстве совмещаются достоинства последовательного и параллельного аналогово-цифровых преобразователей.
На фиг.1 представлена функциональная схема устройства.
На фиг.2. представлена графическая иллюстрация, поясняющая принцип работы устройства.
Устройство аналогово-цифрового преобразования содержит аналоговое 1 запоминающее устройство (АЗУ), вход которого является входом 12 устройства, а выход соединен со входом параллельного 2 аналогово-цифрового преобразователя (АЦП) и первым входом компаратора 5. С выхода параллельного 2 аналогово-цифрового преобразователя оцифрованный сигнал поступает на вход первого цифроаналогового 4 преобразователя (ЦАП) и на вход регистра 3 старших разрядов, выход которого является выходом 13 старших разрядов устройства. С выхода ЦАП 4 сигнал поступает на первый вход узла 10 суммирования напряжения, на второй вход которого поступает напряжение со второго ЦАП 6, преобразованное из цифрового кода счетчика 7. Этот же параллельный цифровой код поступает на вход регистра 8 младших разрядов устройства, выход которого является выходом 14 младших разрядов устройства. Сложенное на узле 10 суммирования напряжение поступает на второй вход компаратора 5, выход которого соединен с первым входом блока управления, на второй вход которого поступают тактовые импульсы с генератора 9 тактовых импульсов. Тактовые импульсы также поступают на тактовый вход счетчика. С выхода блока 11 управления управляющие сигналы поступают на управляющий вход АЗУ 1, управляющий вход счетчика 7, на управляющие входы регистра 3 старших разрядов и регистра 8 младших разрядов.
Устройство работает следующим образом.
На вход 12 устройства поступает измеряемый 15 сигнал Uвх (фиг.2а). После команды на измерение сигнала 15 блок 11 управления в интервал времени (t0-t1) формирует импульс, по которому уровень входного сигнала Uвх записывается в АЗУ 1 (фиг.2b). В этот же интервал времени формируется импульс на счетчик 7, устанавливающий его в нулевое состояние. Сохраненное в АЗУ 1 значение поступает на первый вход компаратора и на вход параллельного АЦП 2, в котором в интервале времени (t1-t2) преобразовывается в цифровой код (фиг.2с). Этот цифровой код поступает на вход ЦАП 4, на выходе которого будет сформирован аналоговый сигнал U1, уровень которого эквивалентен входному цифровому коду (фиг.2d). Данный аналоговый сигнал по уровню будет меньше аналогового сигнала Uвх на добавку ΔU=Uвх-U1. Добавление одного младшего разряда параллельного АЦП 2 уже даст значение U2 (фиг.2d).
В интервале времени (t2-t3) формируется импульс запуска счетчика 7, который начинает считать тактовые импульсы, поступающие с генератора 9 тактовых импульсов. Параллельный цифровой код, соответствующий состоянию счетчика 7, преобразуется цифроаналоговым преобразователем 6 в ступенчато нарастающий сигнал 16. Сложенный в узле 10 суммирования напряжений с напряжением, сформированным ЦАП 10, он поступает на второй вход компаратора 5.
В момент времени t4, когда напряжение на втором входе компаратора 5 сравняется с напряжением на первом входе, на выходе компаратора 5 появится сигнал сравнения (фиг.2е), который поступает на первый вход блока 11 управления. После обработки сигнала с выхода компаратора 5 блок 11 управления в момент t5 вырабатывает импульс, записывающий в выходные регистры 3 и 8 соответствующий двоичный код (фиг.2f).
Также блок 11 управления может формировать дополнительные сигналы, необходимые для синхронизации данного устройства с внешними устройствами.
Приведенные особенности данного способа по изобретению, а также проведенные программные испытания показали надежность и преимущества предложенного способа.
Claims (1)
- Устройство аналого-цифрового преобразования, содержащее параллельный аналого-цифровой преобразователь, цифроаналоговый преобразователь, блок управления, генератор тактовых импульсов и аналоговое запоминающее устройство, вход которого является входом устройства, а выход соединен со входом параллельного аналого-цифрового преобразователя, выход которого соединен со входом цифроаналогового преобразователя, а управляющий вход аналогового запоминающего устройства соединен с выходом блока управления, вход которого соединен с выходом генератора тактовых импульсов, отличающееся тем, что в устройство введены компаратор, узел суммирования напряжения, второй цифроаналоговый преобразователь, счетчик, первый и второй регистры, выходы которых являются выходом устройства, причем вход первого регистра соединен с выходом параллельного аналого-цифрового преобразователя, а вход второго соединен с выходом счетчика и входом второго цифроаналогового преобразователя, выход которого подключен к первому входу узла суммирования напряжения, второй вход которого подключен к выходу первого цифроаналогового преобразователя, а выход соединен с первым входом компаратора, второй вход которого соединен с выходом аналогового запоминающего устройства, а выход компаратора соединен со вторым входом блока управления, второй выход которого соединен с управляющими входами первого и второго регистров, третий выход соединен с управляющим входом счетчика, вход которого соединен с выходом генератора тактовых импульсов.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU2002135456/09A RU2241309C2 (ru) | 2002-12-30 | 2002-12-30 | Устройство аналого-цифрового преобразования |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU2002135456/09A RU2241309C2 (ru) | 2002-12-30 | 2002-12-30 | Устройство аналого-цифрового преобразования |
Publications (2)
Publication Number | Publication Date |
---|---|
RU2002135456A RU2002135456A (ru) | 2004-08-27 |
RU2241309C2 true RU2241309C2 (ru) | 2004-11-27 |
Family
ID=34310238
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
RU2002135456/09A RU2241309C2 (ru) | 2002-12-30 | 2002-12-30 | Устройство аналого-цифрового преобразования |
Country Status (1)
Country | Link |
---|---|
RU (1) | RU2241309C2 (ru) |
-
2002
- 2002-12-30 RU RU2002135456/09A patent/RU2241309C2/ru not_active IP Right Cessation
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CA1175148A (en) | Offset digital dither generator | |
US20090174585A1 (en) | System and method for converting analog values into digital form | |
JPH01131918A (ja) | Ad変換器 | |
RU2241309C2 (ru) | Устройство аналого-цифрового преобразования | |
JP5695629B2 (ja) | 逐次比較型a/d変換器及びそれを用いたマルチビットデルタシグマ変調器 | |
CA1129102A (en) | Cascadable analog to digital converter | |
RU58825U1 (ru) | Аналого-цифровой преобразователь | |
Dabbagh-Sadeghipour et al. | A new architecture for area and power efficient, high conversion rate successive approximation ADCs | |
RU61968U1 (ru) | Устройство аналого-цифрового преобразования | |
KR100341575B1 (ko) | 아날로그-디지털 변환기 및 디지털-아날로그 변환기를테스트하기 위한 장치 및 방법 | |
RU2171543C1 (ru) | Аналого-цифровой преобразователь | |
RU58823U1 (ru) | Аналого-цифровой преобразователь | |
RU2646356C1 (ru) | Аналого-цифровой преобразователь | |
RU63626U1 (ru) | Устройство преобразования напряжения в код | |
SU1656684A1 (ru) | Дельта-сигма-кодер | |
RU182312U1 (ru) | Аналого-цифровой преобразователь | |
RU2178948C2 (ru) | Аналого-цифровой преобразователь логического развертывания | |
JP3141561B2 (ja) | アナログ/デジタル変換回路 | |
KR100339542B1 (ko) | 고속 아날로그/디지털 변환기 | |
SU1513438A1 (ru) | Устройство дл ввода информации | |
胥子飛 | Research of Asynchronous SAR ADC Based on Hopfield Network | |
SU293297A1 (ru) | Аналого-цифровой преобразователь поразрядного | |
RU2352060C1 (ru) | Способ и устройство коррекции погрешностей аналого-цифрового преобразования | |
KR100189748B1 (ko) | 고속 연속 근사 a/d 변환기 | |
RU2110886C1 (ru) | Аналого-цифровой преобразователь |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | The patent is invalid due to non-payment of fees |
Effective date: 20041231 |