SU758123A1 - Устройство для машины сопряжения цифровой вычислительной с периферийными устройствами 1 - Google Patents
Устройство для машины сопряжения цифровой вычислительной с периферийными устройствами 1 Download PDFInfo
- Publication number
- SU758123A1 SU758123A1 SU782612680A SU2612680A SU758123A1 SU 758123 A1 SU758123 A1 SU 758123A1 SU 782612680 A SU782612680 A SU 782612680A SU 2612680 A SU2612680 A SU 2612680A SU 758123 A1 SU758123 A1 SU 758123A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- register
- block
- inputs
- Prior art date
Links
Landscapes
- Computer And Data Communications (AREA)
Description
Изобретение относится к области вычислительной техники й может быть использовано в цифровых вычислительных машинах и системах. <
Известны устройства для обмена данными вычислительной 'машины (ЦВМ) с периферийными устройствами, содержащие регистр обмена, группа входов и выходов которого является | первой группой входов, - выходов устройства," блок управления, периферий- ный регистр, соединенный двусторонней связью с регистром обмена и коммутатором, блок выбора приоритета и , блок управления [1].
Недостаток известных устройств состоит в ограниченных функциональных возможностях.
, Наиболее близким к данному по сущ~нфсти технического решения является устройство для сопряжения ЦВМ с внешними устройствами, содержащее регистр связи, группа входов-выходов которого является первой группой ] входов-выходов устройства, блок адреса, соединенный двусторонней связью с блоком модефикации адресов, регистр управляющего, слова, дополнительный регистр управляющего слова,
2
соединенный двусторонней связью с буферным блоком, группа входов-выходов которого является второй группой входов-выходов устройства, и блок" анализа, входы которого соединены ссоответствующими выходами регистра связи и регистра управляющего слова, выходом соединенного со входом блока модификации адресов, еход которого подключен к выходу блока анализа, выход дополнительного регистра управляющего слова подключен ко входам регистра связи с блока адреса, выход которого является управляющим выходом устройства, а вход - ко входу регистра управляющего слова и'управляющему входу устройства, буферный блок соединен двусторонней связью с регистром связи [2Ϊ.
Недостаток этого устройства состоит в ограниченных функциональных возможностях, так как инициатором обмена всегда, является ЦВМ и устройство не обеспечивает возможности задания различных режимов обмена между ЦВМ и периферийными устройствами непосредственно с периферийного устройства.
3
758123
4
Целью изобретения является расширение функциональных возможностей устройства за счет задания режима обмена с периферийного устройства.
Поставленная цель достигается тем, что в устройство, содержащее регистр связи, первые вход и выход которого являются соответственно первыми вхо- дом· и выходом устройства, вторые вход и выход подключены соответственно к первым выходу и входу буферного блока, вторые вход и выход которого являются вторым ВХОДОМ и выходом устройства, регистр управляющего слова, первый вход которого является третьим входом устройства, а первый выход - к третьим входам регистра связи и буферного блока, введены блок шифрации режима и блок формирования сигнала прерывания, выход которого подключен к третьему выходу устройства, третьему входу регистра связи и второму входу регистра управляющего слова, вторым выходом соединенного е первым входом блока формирования сигнала прерывания, второй вход которого подключен к третьему выходу буферного блока и входу блока шифрации режима, выход которого является четвертым выходом устройства.
На чертеже представлена структурная схема устройства.
Оно содержит цифровую вычислительную машину (ЦВМ) 1, блок 2 формирования сигнала’ прерывания, регистр 3 связи, регистр 4 управляющего слова, блок 5 шифрации режима, буферный блок 6 и периферийное устройство 7. Блок 5 включает шифратор 8 и регистр 9, а блок 2 - элемент ИЛИ 10 и триггер 11.
Устройство работает следующим образом.
После того, как ЦВМ 1 обслужит определенный вид прерывания, она выдает в регистр 4·сигнал, по которому вырабатывается сигнал сброса триггера 10, таким образом создаются · необходимые условия для обнаружения .и обслуживания следующего прерыва. ния, если его запросит периферийное устройство.
Инициатором обмена является периферийное устройство 7, которое само· выбирает й задает режим работы как ЦВМ 1, так и свой собственный.
,При необходимости связи с ЦВМ 1 периферийное устройство 7 по шине запроса прерываний через буферный блок б выдает сигнал прерывания в блок 2 и одновременно по магистрали кодов вида прерывания выдает информацию о виде обслуживания, необходимом периферийному устройству.
В блоке 5 формируется код прерывания, соответствующий данной программе обслуживания, который поступает в ЦВМ 1.
В блоке 2 вырабатывается сигнал прерывания ЦВМ 1 и одновременно формируется сигнал разрешения обмена данного периферийного устройства 7 с ЦВМ 1 (и запрещающий работу остальных) , который также поступает в регистры 3 и 4.
ЦВМ 1, восприняв сигнал прерывания с данного периферийного устройства, переходит на программу распознавания вида обслуживания, сравнивая код, поступивший иэ блока 5, с имеющимися в ее памяти, находит нужную программу обслуживания и переходит на программу обслуживания.
Обмен информацией между ЦВМ 1 и периферийным.устройством 7 производится по магистрали данных, причем, команды управления регистром и периферийным устройством формируются в регистре 4.
Таким образом, устройство позволяет обеспечить возможность задания режима обмена и использовать в качестве периферийных устройств как пассивные, так и активные устройства. При этом можно использовать в качестве периферийных устройств активные устройства, например испытательные пульты, что позволяет сократить время регулировки и проверки.
Claims (1)
- Формула изобретенияУстройство для сопряжения цифровой вычислительной машины с периферийными устройствами, содержащее регистр связи/ первые вход и выход которого являются соответственно первыми входом и выходом устройства, вторые вход и выход подключены соответственно к первым выходу и- входу буфферного блока, вторые вход и выход которого являются вторыми входом и выходом устройства, регистр управляющего слова, первый вход которого является третьим входом устройства, а первый выход - к третьим входам регистра связи и буферного, блока, отличающееся тем, что, с целью расширения функциональных возможностей устройства за счет задания режима, введены блок информации режима и блок формирования сигнала прерывания, ♦' выход которого подключен к третьему, выходу устройства, третьему входу регистра связи и второму входу регистра управляющего слова, вторым выходом соединенного с первым входом блока формирования сигнала прерывания, второй вход, которого подключен к третьему выходу буфёрноно блока и входу блока шифрации режима, выход которого является четвертым выходом устройства.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782612680A SU758123A1 (ru) | 1978-05-10 | 1978-05-10 | Устройство для машины сопряжения цифровой вычислительной с периферийными устройствами 1 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782612680A SU758123A1 (ru) | 1978-05-10 | 1978-05-10 | Устройство для машины сопряжения цифровой вычислительной с периферийными устройствами 1 |
Publications (1)
Publication Number | Publication Date |
---|---|
SU758123A1 true SU758123A1 (ru) | 1980-08-23 |
Family
ID=20763340
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU782612680A SU758123A1 (ru) | 1978-05-10 | 1978-05-10 | Устройство для машины сопряжения цифровой вычислительной с периферийными устройствами 1 |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU758123A1 (ru) |
-
1978
- 1978-05-10 SU SU782612680A patent/SU758123A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4268908A (en) | Modular macroprocessing system comprising a microprocessor and an extendable number of programmed logic arrays | |
ES455335A1 (es) | Mejoras introducidas en un sistema de tratamientos de la in-formacion | |
JPS62226257A (ja) | 演算処理装置 | |
US5305442A (en) | Generalized hierarchical architecture for bus adapters | |
SU758123A1 (ru) | Устройство для машины сопряжения цифровой вычислительной с периферийными устройствами 1 | |
EP0473277B1 (en) | Apparatus for controlling access to a data bus | |
CN101169767B (zh) | 访问控制设备及访问控制方法 | |
US5621401A (en) | Circuit for sensing input conditioning of keyboard | |
SU1290330A2 (ru) | Вычислительна система | |
SU1312588A2 (ru) | Устройство дл сопр жени однородной вычислительной системы | |
SU1683039A1 (ru) | Устройство обработки данных дл многопроцессорной системы | |
JPH02230356A (ja) | 情報処理装置のバス拡張装置 | |
SU1132282A1 (ru) | Устройство дл сопр жени процессора с устройством ввода-вывода | |
SU1176340A1 (ru) | Устройство дл ввода-вывода информации | |
SU1580384A1 (ru) | Устройство дл сопр жени процессора с сетевым контроллером | |
RU1815643C (ru) | Устройство дл отладки программ микроЭВМ | |
SU1341636A1 (ru) | Устройство дл прерывани программ | |
SU920778A2 (ru) | Комбинированна вычислительна система | |
SU794631A1 (ru) | Устройство дл управлени вводом- ВыВОдОМ | |
SU1262511A1 (ru) | Устройство дл сопр жени двух вычислительных машин | |
SU1636847A2 (ru) | Устройство обмена данными | |
JP2667285B2 (ja) | 割込制御装置 | |
JP2558902B2 (ja) | 半導体集積回路装置 | |
SU849190A1 (ru) | Устройство дл сопр жени цифровойВычиСлиТЕльНОй МАшиНы C ВНЕшНиМиуСТРОйСТВАМи | |
SU432500A1 (ru) | Устройство д.ля сопряжения мультипрограммной электронной вычислительной машины с группойканалов связи |