SU750729A1 - Многоканальный преобразователь код-временной интервал - Google Patents
Многоканальный преобразователь код-временной интервал Download PDFInfo
- Publication number
- SU750729A1 SU750729A1 SU782585528A SU2585528A SU750729A1 SU 750729 A1 SU750729 A1 SU 750729A1 SU 782585528 A SU782585528 A SU 782585528A SU 2585528 A SU2585528 A SU 2585528A SU 750729 A1 SU750729 A1 SU 750729A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- counter
- input
- output
- trigger
- order
- Prior art date
Links
Landscapes
- Feedback Control In General (AREA)
Description
Изобретение относитс к импуль-. |сной технике и предназначено дл использовани в цифровых управл ««цйх устройствах.
Известен многоканальный преоб- 5 разователь-цифрового кода во временной интервал, используемый в схемах управлени дл св зи цифровых вычислительных машин с аналоговыми устройствами 1. Указанный 10 преобразователь состоит иэ счетчика кодов, многоразр дной схемы сравнени , регистра, узла формировани импульсов, запоминак цего устройства, дополнительного счетчика и регистра t5 признаков.
Существенным недостатком этого преобразовател вл етс необходимость предварительной сортировки в ЦВМ подлежащих преобразованию ко- 20 дов по их возрастанию. Дл такой сортировки велик объем вычислений в ЦВМ.
Известен также многоканальный преобразователь код-временной ин- 25 терваЛд содержащий счетчик и N каналов, каждый из которых включает в себ регистр, схему сравнени содержимых регистра и счетчика, j Т Иггер временного интервала и вен7
.тильные элементы записи кода в ре|гистр 2.
Недостатком этого преоЗразовател вл етс большой объем оборудовани .
Целью изобретени вл етс повышение надежности преобразовател за счет уменьшени объема оборудовани .
Claims (2)
- Поставленна цель достигаетс тем, что в многоканальный преобра ,зователь код-временной интервал, содержащий шину счетных импульсов, счетчик младших разр дов и N каналов , каждый из которых включает а себ триггер временного интервала и вентильные элементы записи старших разр дов, входы которых подключены к шинам импульсов записи кодов, потенциала адреса канала и старших разр дов кода, дополнительно введены вентильные элементы записи младших разр дов, счетчик синхронизации , два элемента совпадени , триггер синхронизации и триггер блокировки , а в каждый канал введены счетчик старших разр дов и два злемента совпадени , причем ко входам параллельной записи счетчика .младших разр дов подключены выходы вентильных элементов записи младших разр дов, входы которых подклю чены к шинам импульсов записи кодо и младших разр дов кодов, выход пе полнени счетчика младюих разр дов подключен ко входам установки в триггеров синхрониьации и блокировкиf к счетному входу счетчика младших разр дов подключен в ход первого элемента совпадени , к одному входу которого подключен инверсный выход триггера блокировки , второй вход первого элемента сое динен со счётным входом счетчика си хронизации и с шиной счетных импуль сов, ко входу установки в О триггера блокировки подключен выход второго элемента совпадени , к одно входу которого подключен выход пер полнени счетчика синхронизации, а к другом - инверсный выход триггера синхронизации, вход установки которого подключен к шине импульсов записи кодов, а в каждом канале ко входам параллельной записи счетчика старших разр дов под ключены выходы вентильных элементов записи старших разр дов, выход переполнени счетчика старших разр дов .подключен ко входу установки в О триггера временного интервала, пр мой выход которого подключен к одному из входов первог элемента совпадени , выход которого подключен к счетному входу счетчика старших разр дов, а к другому входу первого элемента совпадени подключен выход счетчика синхронизации , ко входу установки в триггера временного интервала подключен выход второго элемента совпадени , к одному из входов которого подключен выход счетчика младших разр дов, а другой вход второго элемента совпадени подключен к шине потенциала адреса канала. На фиг.1 представлена функционал на схема устройства; на фиг.2 - временные диаграммы, по сн ющие его работу. Многоканальный преобразователь код-временной интервал содержит общие дл всех каналов вентильные элементы 1 записи младших разр дов счетчик младших разр дов кодов 2, триггер синхронизации 3, первый эле мент совпадени 4, триггер блокировки 5, счетчик синхронизации 6, второй элемент совпадени 7, а в каждом канале содержатс вентильные элементы 8 записи старших разр дов , счетчик старших разр дов 9, триггер временного интервала 10, элементы совпадени 11 и 12. Устройство работает следующим образом. В момент времени t (см.фиг,2) н входные шины вентильных элементов . 1 и 8 подаютс потенциалы, соответствующие коду i-ro канала Ч ti-i.K), где а, КОД ,поступающий на п-разр дный счетчик младших разр дов кодов; код , поступающий на счетчик старших разр дов кодов i-ro канала. Одновременно устанавливаетс разрешанвдий потенциал на 1-ой адресной шине. В момент ti поступает импульс приема кода (ИП), по которому в счетчик младших разр дов кодов 2 записываетс значение а в пр мом коде, а в счетчик старших разр дов 9 i-ro канала - значение Ь в инверсном коде. Импульсом ИП также устанавливаетс триггер 3 в В момент tii счетчик синхронизации 6, на счетный вход которого непрерывно поступают импульсы СИ, устанавливаетс в нулевое -состо ние, а сигналом его переполнени триггер блокировки 5 переключаетс в О . С этого момента разрешено прохождение импульсов СИ через элемент совпадени 7 на счетный вход счетчика 2, и с этого момента времени t счетчики 6 и 2 работают синхронно . По сигналу переполнени с выхода счетчика 2, который вырабатываетс после приема данным счетчиком 2 а счетных импульсов СИ, триггер временного интервала 10 i-ro канала устанавливаетс в , что соответствует началу временного интервала 1-го канала. Этим же сигналом переполнени переключаютс в единичное состо ние триггеры 3 и 5 и тем самым запрещаетс прохождение импульсов СИ на счетный вход счетчика 2, при этом состо ние счетчика - нулевое. Единичное состо ние триггера 10 разрешает прохождение импульсов переполнени через соответствующий элемент совпадени 12 с выхода счетчика 6 на счетный вход счетчика старших разр дов 9 i-ro канала. После приема счетчиком 9 импульсов на его выходе вырабатываетс сигнал переполнени , устанавливающий триггер 10 в fO, при этом счетчик 9 обнул етс , а нулевым состо нием триггера 10 блокируетс прохождение импульсов переполнени на его счетный вход с выхода счетчика 6. Таким образом, на выходе триггера 10 вырабатываетс сигнал временного интервала длительностью f-Qj i-t-2. Ь , где t - период следовани импульсов СИ. Дл формировани интервалаt s,,C 2. потенциалы адреса и кода следующего по пор дку канала на входные шины подаютс в момент времени , а импульс ИП в момент (см.фиг . 2) . При этом должно выдерживатьс неравенство V,-t., Формула изобретени Многоканальный преобразователь код-вреМенной интервал, содержащий шину счетных импульсов, счетчик младших разр дов и N каналов, каждый из которых включает триггер временного интервала и вентильные элементы записи старших разр дов, входы которых подключены к шинам импульсов записи кодов, потенциала адреса канала и старших разр дов кода, отличающийс тем что, с целью повышени надежности, в него .введены вентильные элементы записи младших разр дов, счетчи синхронизации, два элемента совпадени , триггер синхронизации и триггер блокировки, а в каждый канал введены счетчик старших разр дов и два элемента совпадени , при чем ко входам параллельной записи счетчика младших разр дов подключены выхода вентильных элементов записи младших разр дов, входы ко торых подключены х шинам импульсов записи кодов и младших разр дов ко дов, выход переполнени счетчика младших разр дов подключен ко вхо дам установки в триггеров с хронизации и блокировки, к счетном входу счетчика млалших разр дов подключен выход первого элемента совпадени , к одному входу которого подключен инверсный выход тригг paблокировки, второй вход первого элемента совпадени соединен со счетным входом счетчика синхронизации и с шиной счетных импульсов, ко входу установки в О триггера блокировки подключен выход второго элемента совпадени , к одному входу которого подключен выход переполнени счетчика синхронизации, а к другому инверсный выход триггера синхронизации, вход установки которого подключен к шине импульсов записи кодов, а в каждом канале ко входам параллельной записи счетчика старших разр дов подключены выходы вентильных элементов записи ст-арших разр дов, выход переполнени счетчика старших разр дов подключен ко входу установки в О триггера временного интервала, пр мой выход которого подключен к одному из входов первого элемента совпадени , выход которого подключен к счетному входу счетчика старших разр дов, а к другому входу первогр элемента совпадени подключен выход счетчика синхронизации, ко входу установки в 1 триггера временного интервала подключен выход второго элемента совпадени ,к одному из входов KOTOpoiO подключен выход счетчика младших разр дов, а другой вход второго элемента совпадени подключен к шине потенциала адреса канала, информации, прин тые во внимание при экспертизе 1 Авторское свидетельство СССР 369705, кл.Н 03 К 13/20, 1973.
- 2. Гитис Э.И, Преобразователи информации дл электронных цифровых вычислительных устройств. Энерги , 1975,с.270.« МС«Vt3-ji«41
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782585528A SU750729A1 (ru) | 1978-03-03 | 1978-03-03 | Многоканальный преобразователь код-временной интервал |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782585528A SU750729A1 (ru) | 1978-03-03 | 1978-03-03 | Многоканальный преобразователь код-временной интервал |
Publications (1)
Publication Number | Publication Date |
---|---|
SU750729A1 true SU750729A1 (ru) | 1980-07-23 |
Family
ID=20751462
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU782585528A SU750729A1 (ru) | 1978-03-03 | 1978-03-03 | Многоканальный преобразователь код-временной интервал |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU750729A1 (ru) |
-
1978
- 1978-03-03 SU SU782585528A patent/SU750729A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US2849704A (en) | Data processing system | |
SU750729A1 (ru) | Многоканальный преобразователь код-временной интервал | |
SU1383345A1 (ru) | Логарифмический преобразователь | |
SU1300459A1 (ru) | Устройство дл сортировки чисел | |
SU898506A1 (ru) | Запоминающее устройство | |
SU1403059A1 (ru) | Устройство дл сортировки массивов чисел | |
SU1238242A1 (ru) | Нониусный преобразователь кода во временной интервал | |
SU1198509A1 (ru) | Устройство дл ранжировани чисел | |
SU1119002A1 (ru) | Преобразователь параллельного кода в последовательный | |
SU911623A1 (ru) | Запоминающее устройство | |
SU1070541A1 (ru) | Преобразователь кода Гре в параллельный двоичный код | |
SU997240A1 (ru) | Устройство задержки | |
SU1043633A1 (ru) | Устройство дл сравнени чисел | |
SU1406790A1 (ru) | Делитель частоты с переменным коэффициентом делени | |
SU1649533A1 (ru) | Устройство дл сортировки чисел | |
SU1088115A1 (ru) | Преобразователь код-временной интервал | |
SU1529444A1 (ru) | Двоичный счетчик | |
SU943731A1 (ru) | Устройство дл анализа последовательных кодов | |
SU1262519A1 (ru) | Устройство дл логической обработки информации | |
SU1201855A1 (ru) | Устройство дл сравнени двоичных чисел | |
SU1444937A1 (ru) | Делитель частоты следовани импульсов с регулируемой длительностью импульсов | |
SU1252778A2 (ru) | Устройство дл определени старшего значащего разр да | |
SU369566A1 (ru) | УСТРОЙСТВО дл ВЫДЕЛЕНИЯ КРАЙНЕЙ ЕДИНИЦЫ | |
SU842787A1 (ru) | Устройство дл перебора комбинаторныхВыбОРОК | |
SU1046927A1 (ru) | Многоканальный цифрово-аналоговый преобразователь |