SU1238242A1 - Нониусный преобразователь кода во временной интервал - Google Patents

Нониусный преобразователь кода во временной интервал Download PDF

Info

Publication number
SU1238242A1
SU1238242A1 SU843769340A SU3769340A SU1238242A1 SU 1238242 A1 SU1238242 A1 SU 1238242A1 SU 843769340 A SU843769340 A SU 843769340A SU 3769340 A SU3769340 A SU 3769340A SU 1238242 A1 SU1238242 A1 SU 1238242A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
pulse
vernier
trigger
Prior art date
Application number
SU843769340A
Other languages
English (en)
Inventor
Сергей Леонидович Сироткин
Александр Николаевич Коньков
Валентин Валентинович Клименко
Юрий Анатольевич Куликов
Original Assignee
Таганрогский радиотехнический институт им.В.Д.Калмыкова
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Таганрогский радиотехнический институт им.В.Д.Калмыкова filed Critical Таганрогский радиотехнический институт им.В.Д.Калмыкова
Priority to SU843769340A priority Critical patent/SU1238242A1/ru
Application granted granted Critical
Publication of SU1238242A1 publication Critical patent/SU1238242A1/ru

Links

Landscapes

  • Radar Systems Or Details Thereof (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может найти применение в устройствах св зи вычислительных машин с объектами управлени , например при моделировании радиолокационных сигналов И.ПИ построении управл емых линий задержки. Изобрете- нне позвол ет повысить быстродействие - за счет осуществлени  многократной нониусной интерпол ции при газделении кода младших разр дов на группы. В

Description

устройство вход т опорный счетчик I, нониусный счетчик 2, опорный генератор 3, нониусный генератор 4, первый триггер 5, шина 6 Пустс, второй регистр 7, шина 8 начальной установки, элемент ИЛИ 9, Элемент И 10, шина 11
Изобретение относитс  к вычислительной технике и может быть использовано дл  св зи вычислительной машины с-объектами упра влени , моделировани , радиолокационных сигналов, построени  управл емых линий задержки .
Цель изобретени  - повышение быстродействи  путем осуществлени  многократной нониусной интерпол ции при преобразовании кода во временной интервал .
На чертеже приведена блок-схема
устройства,
Нониусный преобразователь кода во временной интервал содержит опорньй счетчик 1 импульсов, нониусный счетчик 2 импульсов, опорный генератор 3 импульсов, нониусный генератор 4 импульсов , первый триггер 5, шину 6 Пуск, второй триггер 7, шину 8 начальной установки, элемент ИЛИ 9, элемент И 10, шину И старших разр дов , шину 12 первой группы младших разр дов, шину 13 .Запись, каналы 1 интерпол ции, каждьш из которых сос- тоит из триггера 15, счетчика 16 импульсов ., генератора 17 импульсов, шину 18 групп младших разр дов, выход 19,
Нониусный преобразователь кода во временной интервал работает следующим образом.
В начальный момент времени по шине 8 начальной установки осуществл етс  сброс в нулевое состо ние триггеров 5, 7 и 13, затем по шине 13 Запись осуществл етс  3anjHCb входного кода с шин 11, 12 и 18 во все счетчики 1, 2 и 16 импульсов. Затем по импульсу Пуск, подаваемому на .шину 6, триггер 5 переводитс  в единичное состо ние и потенциалом запусстарших разр дов, шина 12 первой группы младших разр дов, шина 13 Запись , каналы 14 интерпол ции, триггер 15, счетчик 16, генератор 17, шина 18 групп младших разр дов, выход 19, 1 ил.
0
15
25
20
30
35
40
кает одновременно опорный и нониус- ньй генераторы 3 и 4 импульсов. Импульсы генератора 4 вычитаютс  счетчиком 2, импульс обнулени  которого переводит триггер 7 в единичное состо ние . Сигнал с единичного выхода триггера 7 запускает генератор 17 первого канала 14 интерпол ции, импульсы которого начинают вычитатьс  на счетчике 16 этого же канала до момента его обнулеЬи . Импульс обнулени  счетчика 16 переводит триг1;ер 15 в единичное состо ние и запускает генератор 17 следующего канала 14., импульсы которого поступают на вычи7 тающий вход счетчика I6, сигнал обнулени  которого переводит триггер 15 этого канала 14 в единичное состо ние и образует передний фронт формируемого интервала. Сразу после установки триггера 15 первого канала 14 открываетс  элемент И 10 и импульсы генератора 3 начинают вычитатьс  на счетчике I,. .
Первоначально в счетчик 1 записан код старших .разр дов, поэтому обнуление счетчика 1 наступает через врем , пропорциональное пр мому коду старших разр дов входного кода. Импульс обнулени  счетчика 1 переводит все триггеры 5, 7 и 15 в нулевое состо ние, формиру  конец временного интервала. В счетчик 2 первоначально записан код первой (старшей) группы младших разр дов, входного кода , поэтому, счетчик 2 обнулитс  тем быстрее, ем меньше значение кода первой группы младших разр дов и, следовательно, сдвиг фаз между импульсами генераторов 3 и 4 будет тем меньше, чем меньше код первой группы младших разр дов. При этом импульсы генератора 4 будут опережать импульсы генератора 3, так как периоды частот генератора 3 и генераторов 4 р 17 выбираютс  по следующему соотношению : Ё о(
/ Тй,,-(1-ь - М,
где Т
н;
Т h d период нониусногр генератора 4;
период опорного генерато- ра 3; .
основание системы счисле- ни ;
число разр дов в i-ой группе младших разр дов. Импульсы каждого следующего генератора 17 также опережают импульсы опорного генератора 3 в соответствии с приведенной зависимостью. Счетчик обнул етс  тем раньше, чем меньше I код первой группы младших разр дов, счетчик 16 обнул етс  тем раньше, чем меньше код второй группы младЛих разр дов и т.д. Поэтому момент обнулени  счетчика 2 по отношению к импульсам генератора 3 отодвигаетс  вперед тем быстрее, чем больше код первой группы младших разр дов,т.е. осуществл етс  перва  ступень уточнени  переднего фронта формируемого временного интервала. После обнулени  счетчида 2 запускаетс  генера-- тор 17 канала 14 интерпол ции, импульсы которого начинают вычитатьс  в счетчике 16 этого же канала 14. Момент обнулени  этого счетчика 16 будет отодвинут по отношению к импульсам генератора 4 вперед и тем больше чем больше код второй группы младших разр дов, т.е. осуществитс  втора  ступень уточнени  переднего фронта формируемого временного интервала. Момент обнулени  счетчика 16 последнего канала 14 определ ет последнюю ступень уточнени  переднего фронта формируемого временного интервала, т.е. этот момент  вл етс  началом формируемого интервала. После оВнул е ни  счетчика 16 последнего канала 14 открьшаетс  элемент 10 и импульсы генератора 3 начинают вычитатьс  на счетчике 1, который обнулитс  через врем , пропорциональное пр мому коду старших разр дов. При обнулении счетчика 1 сбрасываютс  все триггеры 5, 7и 15,и этот момент определ ет конец формируемого временного интервала. Фо рмула изобрет, ени 
Нониусный преобразователь кода во временной интервал, содержащий
15
20
25
2382424
опорный и нониурный счетчики импуль . сов, опорный и Нониусный генераторы .импульсов, первый и второй .триггеры, элемент И л элемент ИЛИ, первый вход
5 которого соединен с шиной начальной установки, второй вход соединен с выходом опорного счетчика импульсов, а выход - с нулевыми входами первого и второго триггеров, шина Пуск сое10 нена с единичным входом первого триг,- гера, выход к.оторого соединен с вко- цами нониусного и опорного генераторов импульсов, выход нониусного генератора импульсов соединен с вычитающим входом ноннусного счетчика импульсов , выход которого соединен с единичным входом второго триггера, выход опорного генератора импульсов соединен с первым входом элемента И, второй вход которого соединен с выходом устройства, а выход - с вычитающим входом.опорного счетчика импульсов , шина старших разр дов соединена с установочным входом опорного счетчика импульсов, шина первой группы младших разр дов соединена с установочным входом нониусного счетчика импульсов , отличающийс  тем, что, с целью повьш1ени  быстродействи , в него введены N каналов интерпол ции, каждьй из которых содержит генератор импульсов, счетчик импульсов и триггер, выход генератора импульсов соединен с Вычитающим входом счетчика импульсов, выход ко35 торого соединен с единичным входом триггера, выход второго триггера соединен с входом генератора импульсов первого канала интерпол ции, входы генератора импульсов каждого из по40 .следующих каналов интерпол ции соединены с выходами триггеров каждого предыдущего канала интерпол ции, нулевые входы триггеров всех каналов интерпол ции объединены и соединены
45 с выходом элемента ИЛИ, входы записи опорного и нониусного счетчиков импульсов и счетчиков импульсов всех каналов интерпол ции объединены и соединены с шиной Запись, устано50 вочные входы счетчиков импульсов всех каналов интерпол ции соединены с шинами младших разр дов соответ- ствзтощих групп, выход триггера последнего канала интерпол ции
55 соединен с выходом устройства .
30

Claims (1)

  1. Формула изобретения
    Нониусный преобразователь кода’ во временной интервал, содержащий опорный и нониусный счетчики импуль сов, опорный и нониусный генераторы импульсов, первый и второй триггеры, элемент И и элемент ЙПИ, первый вход которого соединен с шиной начальной установки, второй вход соединен с выходом опорного счетчика импульсов, а выход - с нулевыми входами первого и второго триггеров, шина Пуск соенена с единичным входом первого триггера, выход которого соединен с входами нониусного и опорного генераторов импульсов, выход нониусного генератора импульсов соединен с вычитающим входом нониусного счетчика импульсов, выход которого соединен с единичным входом второго триггера, выход опорного генератора импульсов соединен с первым входом элемента И, второй вход которого соединен с выходом устройства, а выход - с вычитающим входом.опорного счетчика импульсов , шина старших разрядов соединена с установочным входом опорного счетчика импульсов, шина первой группы ' младших разрядов соединена с установочным входом нониусного счетчика импульсов , отличающийся тем, что, с целью повышения быстродействия, в него введены N каналов интерполяции, каждый из которых содержит генератор импульсов, счетчик импульсов и триггер, выход генератора импульсов соединен с Вычитающим входом счетчика импульсов, выход которого соединен с единичным входом триггера, выход второго триггера соединен с входом генератора импульсов первого канала интерполяции, входы генератора импульсов каждого из по.следующих каналов интерполяции соединены с выходами триггеров каждого предыдущего канала интерполяции, нулевые входы триггеров всех каналов интерполяции объединены и соединены с выходом элемента ИЛИ, входы записи опорного и нониусного счетчиков импульсов и счетчиков импульсов всех каналов интерполяции объединены и соединены с шиной Запись, установочные входы счетчиков импульсов всех' каналов интерполяции соединены с шинами младших разрядов соответствующих групп, выход триггера последнего канала интерполяции соединен с выходом устройства.
SU843769340A 1984-07-10 1984-07-10 Нониусный преобразователь кода во временной интервал SU1238242A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843769340A SU1238242A1 (ru) 1984-07-10 1984-07-10 Нониусный преобразователь кода во временной интервал

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843769340A SU1238242A1 (ru) 1984-07-10 1984-07-10 Нониусный преобразователь кода во временной интервал

Publications (1)

Publication Number Publication Date
SU1238242A1 true SU1238242A1 (ru) 1986-06-15

Family

ID=21130151

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843769340A SU1238242A1 (ru) 1984-07-10 1984-07-10 Нониусный преобразователь кода во временной интервал

Country Status (1)

Country Link
SU (1) SU1238242A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 756632, кл. Н 03 К 13/20, 1978. . Авторское свидетельство СССР 1034174, кл. Н 03 К 13/20, 1982.. *

Similar Documents

Publication Publication Date Title
SU1238242A1 (ru) Нониусный преобразователь кода во временной интервал
SU1088115A1 (ru) Преобразователь код-временной интервал
SU1107136A1 (ru) Цифровой функциональный преобразователь
SU750729A1 (ru) Многоканальный преобразователь код-временной интервал
SU1381419A1 (ru) Цифровой измеритель длительности временных интервалов
SU1388989A2 (ru) Аналого-цифровой преобразователь
SU1267411A1 (ru) Устройство дл дифференцировани частотно-импульсных сигналов
SU1034174A1 (ru) Нониусный преобразователь кода во временной интервал
SU924859A1 (ru) Преобразователь частоты в код
SU1686433A1 (ru) Многоканальное устройство дл вычислени модульной коррел ционной функции
SU1221666A1 (ru) Устройство дл обмена информацией между цифровой и аналоговой вычислительными машинами
SU549806A1 (ru) Функциональный преобразователь
SU1023342A1 (ru) Частотно-импульсный функциональный преобразователь
SU739568A1 (ru) Устройство дл аппроксимации функций
SU1427395A1 (ru) Устройство дл определени координат центра изображени
SU993244A1 (ru) Преобразователь двоичного кода в двоично-дес тичный
SU1336238A1 (ru) Аналого-цифровой преобразователь
SU930656A1 (ru) Многоканальный аналого-цифровой преобразователь
SU978098A1 (ru) Преобразователь временных интервалов
SU767750A1 (ru) Преобразователь двоичного кода в двоично-дес тичный масштабированный код
SU938274A1 (ru) Устройство дл ввода информации
SU1571625A1 (ru) Линейный экстропол тор
SU869034A1 (ru) Распределитель импульсов
SU1396253A1 (ru) Устройство дл формировани временных интервалов
SU1182535A1 (ru) Устройство для вывода информации