SU668095A1 - Распределитель импульсов - Google Patents
Распределитель импульсовInfo
- Publication number
- SU668095A1 SU668095A1 SU772488197A SU2488197A SU668095A1 SU 668095 A1 SU668095 A1 SU 668095A1 SU 772488197 A SU772488197 A SU 772488197A SU 2488197 A SU2488197 A SU 2488197A SU 668095 A1 SU668095 A1 SU 668095A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- trigger
- input
- zero
- channel
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Description
Изобретение относитс к области авто матики. Иэвесгны распределители, соаержаиу1е в каждом канале D -триггер, единичные выходы которых соединены с соответствую щими выходами распределител , а С-вхооы - с шиной тактировани l. Наиболее близким к предлагаемому &л етс распределитель импульсов, содержащий в каждом канале D i -триггер, еди ничный выход которого соединен с соответствующим выходом распределител , а С-вход - с шиной тактировани , причем R-вход DL -триггера последующего канала подключен к единичному выходу D триггера предыдущего канала, В - вход которого соединен с нулевым выходом D .-триггера последующего канала 2. Недостаток известных устройств - узкие функциональные возможности. Целью изобретени вл етс расширение функциональных возможностей распределител . Указанна цель достигаетс за счет того, что в распределитель импульсов введены элемент неравнозначности, шина управлени и управл ющий D -триггер, D-ВХОД которого соединен с щиной уп- равлени , С-вход - с единичным выходом D -триггера последнего канала, а нуле-вой выход подключен к первому входу элемента неравнозначности, второй вход которого соединен с П1ИНОЙ управлени , а выход - с В -входами 33 -триггеров всех каналов. Функциональна схема распределител импульсов представлена на чертеже и содержит D -триггер 1 в каждом канале единичный выход которого соединен с соответствующим выходом 2 распределител импульсов, а С-вход - с шиной тактировани 3. К-вход D -триггера последуюшего канала подключен к единичному выходу Б -триггера предыдущего канала, S - вход которого соединен с нулевым выходом Э 1 -триггера последующего канала . Кроме того, распределитель импульсов
содержит элемент неравнозначности 4, шну управлени 5 и управл юший D-триг гер 6, 3)-вхоц которого соединен с шиной управлени , С-вход - с единичным выходом Uj -триггера последнего канала, а нулевой выход подключен к первому вх ду элемента неравнозначности. Второй вход последнего соединен с шиной управлени , а выход - с 1)-входами D, -тригеров Еюех каналов.
1ункционирование распределител осушествл етс следующим образом.
D исходном состо нии на единичных вь1ходах всех 33 1 -триггеров 1 имеетс нулевой логический уровень. Если при этом на тине управлени 5 будет также нулевой логический уровень, на нулевом выходе 3)-триггера 6 и на выходе элемента неравнозначности 4 устанавливаютс нулевые логические уровни. С по влением на шине управлени положительного Потенциала на выходе элемента неравнозначности устанавливаетс единичный логический уровень. Это ведет к тому, что с приходом первого тактового импульса на шину тактировани 3 левый по схеме 1)4-триггер перебрасываетс в единицу. Следуюший тактовый импульс перебрасывает следуюший D 1 -триггер и т. д. При переходе в единичное состо ние последнего Т) -триггера на выходе D-триггера 6 по вл етс единичный логический уровень , а на выходе элемента неравнозначности - нулевой логический уровень. Следуюший тактовый импульс перебрасывает последний Di-триггер В нулевое состо ние . Затем от каждого тактового импульса последовательно перебрасываютс в нулевое состо ние по одному Бл-триггеру , пока все они не установ тс в исходное нулевое состо ние. С по влением нулевого потенциала на шине управлени весь процесс по тор етс .
Таким образом, при каждом изменении уровн на управл юиВй шине выходные уровни распределител измен ютс последовательно с нулевых логических уровней на единичные и затем также последовательно возврашаютс к нулевым логическим уровн м.
1 ормула изобретени
Распределитель импульсов, содержащий в каждом канале D -триггер, единичный выход которого соединен с соответствующим выходом распределител , а С-входс шиной тактировани , причем Р-вход.
D-триггера последующего канала подключен к единичному выходу Dл -триггера предыдушего канала, g -вход которого соединен с нулевым выходом .-триггера последующего канала, отличаюш и и с тем, что, с целью расширени функциональных возможностей, в него введены элемент неравнозначности, шина
управлени и управл юший Х -триггер, D -ВХОД которого соединен с шиной управлени , С-вход - с единичным выходом
В.-триггера последнего канала, а нулевой выход подключен к первому входу элемента неравнозначности, второй вход которого соединен с шиной управлени , а выходс В-входами D -триггеров всех каналов
Источники информации, прин тые во внимание при экспертизе
1.Авторское свидетельство СССР № 374724, кл. М 03 К 5/13 от 07.06.71.
2.Букреев И. Н. и др. Микроэлектром ные схемы цифровых устройств, .М., Со ветское радио, 1975, с. 2 91,рис. 6. 24.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772488197A SU668095A1 (ru) | 1977-05-30 | 1977-05-30 | Распределитель импульсов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772488197A SU668095A1 (ru) | 1977-05-30 | 1977-05-30 | Распределитель импульсов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU668095A1 true SU668095A1 (ru) | 1979-06-15 |
Family
ID=20709908
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU772488197A SU668095A1 (ru) | 1977-05-30 | 1977-05-30 | Распределитель импульсов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU668095A1 (ru) |
-
1977
- 1977-05-30 SU SU772488197A patent/SU668095A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU668095A1 (ru) | Распределитель импульсов | |
SU703810A1 (ru) | Накапливающий сумматор | |
SU1022149A2 (ru) | Устройство дл сравнени чисел | |
SU809524A1 (ru) | Устройство дл формировани импульсовРАзНОСТНОй чАСТОТы | |
SU911508A1 (ru) | Устройство дл сравнени двух чисел | |
SU911740A1 (ru) | Делитель частоты импульсов на N-1/2 | |
SU739624A1 (ru) | Датчик времени дл обучающего устройства | |
SU892441A1 (ru) | Цифровой делитель частоты с дробным коэффициентом делени | |
SU1645970A1 (ru) | Устройство дл раскраски графов | |
SU651339A1 (ru) | Устройство дл определени максимального числа | |
SU691867A1 (ru) | Многоканальный цифровой коррел тор кодовых символов | |
SU746944A1 (ru) | Делитель частоты импульсов | |
SU1086459A1 (ru) | Устройство дл сдвига импульсов | |
SU1150758A1 (ru) | Двоичный счетчик | |
SU1277387A2 (ru) | Делитель частоты следовани импульсов | |
SU777652A1 (ru) | Устройство дл формировани синхроимпульсов | |
SU733110A1 (ru) | Делитель частоты импульсов на двенадцать | |
SU600707A1 (ru) | Цифровой преобразователь частоты | |
SU705522A1 (ru) | Регистр сдвига | |
SU798811A1 (ru) | Устройство дл сравнени двоич-НыХ чиСЕл | |
SU1758858A1 (ru) | Устройство дл формировани импульсных сигналов | |
SU1221743A1 (ru) | Управл емый делитель частоты следовани импульсов | |
SU1231495A1 (ru) | @ -Разр дный распределитель импульсов | |
SU716035A1 (ru) | Устройство дл ввода информации | |
SU805415A1 (ru) | Регистр сдвига |