SU739624A1 - Датчик времени дл обучающего устройства - Google Patents

Датчик времени дл обучающего устройства Download PDF

Info

Publication number
SU739624A1
SU739624A1 SU772542914A SU2542914A SU739624A1 SU 739624 A1 SU739624 A1 SU 739624A1 SU 772542914 A SU772542914 A SU 772542914A SU 2542914 A SU2542914 A SU 2542914A SU 739624 A1 SU739624 A1 SU 739624A1
Authority
SU
USSR - Soviet Union
Prior art keywords
sensor
counter
elements
input
output
Prior art date
Application number
SU772542914A
Other languages
English (en)
Inventor
Анатолий Васильевич Акинин
Евгений Николаевич Бантюков
Зинаида Борисовна Бантюкова
Афанасий Петрович Голубь
Виталий Османович Курт-Умеров
Олег Алексеевич Малиновский
Анатолий Иосифович Якимов
Original Assignee
Украинский Заочный Политехнический Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Украинский Заочный Политехнический Институт filed Critical Украинский Заочный Политехнический Институт
Priority to SU772542914A priority Critical patent/SU739624A1/ru
Application granted granted Critical
Publication of SU739624A1 publication Critical patent/SU739624A1/ru

Links

Landscapes

  • Measurement Of Unknown Time Intervals (AREA)

Description

I
Предлагаемое изобретение относитс  к автоматике и телемеканкке ч может быть использовано в автоматизированных системах контрол  знаний и обучени  в тсачестве адаптивного датчика времени , отводимого на подготовку ответа или изучени  дозы учебного материала, а также в системах управлени , требующих перестройки коэффициента пересчета . импульсов. к
Один из известных датчиков времени содержит генератор синхронизирующих импульсов, которого подсоединен к первым вхЬдам первого и второго элементов И, выходы которых подсоединены ко входам первого и второго пересчет- ных устройств, выход первого пересчетного устройства соединен с входом триггера управлени , а В|Ыходь1 триггера утфавлени  подсоединены ко вторым входам первого и второго элементов И соатветственно, К элементов совпадени , элемент ИЛИ и сдвигающн регистр, выход триггера управлени  подвлючёй к
«тактовому входу регистра, первые входы К элементов совпадени  присоединены к выхшам раарййов бтброго пересчетного устройства, вторые входы соединены с выходами разр дов сдвигающего регистра , а выходы соединены со входами элемента ИЛИ, выход которого подключен к шине установки второго пересчетного устройства в исходное состо ние и ко второму входу триггера управлени 
to
Ц:
Недостатком этого устройства  вл етс  его слоШюсть.
Наиболее близким техническим решением к изобретению  вл етс  датчик вре15 мени, в KotbpbW входна  шина дл  установкй коэффициента пересчета подключена ко входу логического узла, выходы кото рого поданы на единичные входы триггеров регистра ,- выходы триггеров
20 соединены с первыми входами схем совпа дени , на вторые входы которых подкпю- .чен один из выходов логического узла, выходы схем совпадени  поданы на едйничныё входы триггеров счетчика, сум мирующий вход которого соединен с вы ходом генератора тактовых импульсов, а выход триггера старшего разр да счетчиха ,  вл ющийс  выходом датчика, подключен ко второму входу логического узла .
Недостатками данного датчика  вл ютс  необхо имость преобразовани  дес тичного Кода коэффициента пересчета в дво имный дополнительный код {выпол нетс  логическим узлом); необходимость запоминани  двоичного дополнительного кода коэффициента пересчета (выполн етс  регистром пам ти); необходимость записи при каждом новом цикле работы датчика двоичного дополнительного кода коэффициента пересчета в ечетчик (выполн етс  разр дными элементами И); различна  длительность выходного сигнала при разных коэффициентах пересчета.
Все это усложн ет датчик и снижает надежность -его функционировани .
Целью данного изобретени   вл етс  упрощение датчика и повышение надежности его функционировани .
Поставленна  цельДостигаетс  тем, что в датчик времени, содержащий генератор тактовых импульсов, подключенный к счетчику,, введены последовательно включенные переключатель коэффициента пересчета, шифратор, элементы И-ИЛИ, элемент запрета, элемент задержки и элемент ИЛИ, подключенный ко входу устройства и ко входу счетчика, генератор тактовых импульсов соединен с элементом запрета, который подключен к выходу устройства, выходы счетчика соединены с Соответствующими входами элементов И-ИЛИ.
На чертеже схематически изображен датчик времени, содержащий генератор 1 тактовых импульсов, выход которого подключен к суммирующему входу счетчика 2, состо щему из триггеров 3, переключатель 4 коэффициента пересчета, выходы которого соединены со входами шифратора 5, элементы И-ЙЛИ 6, выходы которых подключены ко входам элемента 7 запрета, соединенного с генератором 1, элемент 8 задержки, на вход которого подан выход элемента 7 запрета , элемент ИЛИ 9, первый вход которого соединен с выходом элемента 8 задержки , а второй вход 10 элемента ИЛИ 9  вл етс  входом, начального сброса датчика, выход элемента 9 подключен ко входу сброса счетчика 2.
Датчик времени работает следующим образом.
Значение коэффициента пересчета устанавливаетс  переключателем 4, шифратор 5 преобразует величину коэффициента пересчета в двоичный код. Выходы шифратора 5, соответствующие единичному и нулевому значени м каждого разр да двоичного кода коэффициента пересчета, поступают на первые входы соответствующих логических элементов И-ИЛИ 6, на вторые входы которых поступают сигналы с единичных и нулевых выходов триггеров счетчика 2. Элемент И-ИЛИ 6 соответствующий значению данного разр да , будет подготовлен к открытию сигналом с выхода шифратора 5, а друга  его половина будет закрыта. При заполнении счетчика на, выходах элементов И-ИЛИ 6 будут по вл тьс  сигналы. В момент, когда в счетчике 2 будет записано количество импульсов, равное коэффициенту пересчета, на выходах всех элементов И-ИЛЙ 6 по в тс  сигналы и, после окочани  импульса генератора 1 срабатывает элемент 7 запрета, на выходе датчика по витс  сигнал. Этот же сигнал поступит на вход элемента 8 задержки и через врем  необходимой задержки на выходе элемента 8 по витс  сигнал, который через элемент ИЛИ 9 сбросит счетчик 2 в исходное положение, подготавлива  датчик к следующему циклу работы . Вход Ю элемента 9 предназначен дл  подачи сигнала начального сброса датчика в исходное положение.
При необходимости, измен   положение переключател  4, можно установить другой коэффициент пересчета, и, следовательно , датчик будет выдавать импульсы другой частоты.
В таком датчике времени коэффициент пересчетапреобразуетс  только в пр мой двоичный код, отпадает необходимость запоминани  кода коэффициента пересчета и записи его в каждом цикле в счетчик. Упрощаетс  логический узел и убираетс  регистр пам ти, что в свою очередь повышает надежность функционирований датчика . Длительность выходного сигнала предлагаемого датчика посто нна  и определ етс  величиной времени задержки элемента 8.

Claims (2)

  1. Формула изобретени 
    Датчик времени дл  обучающего устройства , содержащий генератор тактовых импульсов, подключенный к счетчику, отличающийс  тем, что, с целью упрощени  датчика, он содержит последовательно включенные переключатель коэффициента пересчета, шифратор, элементы И-ИЛИ, элемент запрета, элемент задержки и элемент ИЛИ, подключенный ко вкоду устройства и ко входу счетчика, генератор тактовых импульсов соединен с элементом запрета, который 7 46 подключен к выходу устройства, выходы счетчика соединены с соответствующими входами элементов И-ИЛИ. Источники инфор.мации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР N9 547031, кл. Н 03 К 3/82, 1976.
  2. 2.Авторское свидетельство СССР № 45О224, кл. Q 09 В 7/02, 1976 ( прототип).
SU772542914A 1977-11-10 1977-11-10 Датчик времени дл обучающего устройства SU739624A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772542914A SU739624A1 (ru) 1977-11-10 1977-11-10 Датчик времени дл обучающего устройства

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772542914A SU739624A1 (ru) 1977-11-10 1977-11-10 Датчик времени дл обучающего устройства

Publications (1)

Publication Number Publication Date
SU739624A1 true SU739624A1 (ru) 1980-06-05

Family

ID=20732742

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772542914A SU739624A1 (ru) 1977-11-10 1977-11-10 Датчик времени дл обучающего устройства

Country Status (1)

Country Link
SU (1) SU739624A1 (ru)

Similar Documents

Publication Publication Date Title
SU739624A1 (ru) Датчик времени дл обучающего устройства
US4149258A (en) Digital filter system having filters synchronized by the same clock signal
SU1529207A1 (ru) Устройство дл ввода цифровой информации
SU439925A1 (ru) Делитель частоты
SU744948A1 (ru) Устройство дл задержки импульсов
SU1765895A1 (ru) Устройство дл преобразовани двоичного унитарного кода в полный двоичный код
SU533958A1 (ru) Преобразователь перемещение-код
SU1045398A1 (ru) Устройство выбора К из П
SU656219A1 (ru) Реверсивный двоично-дес тичный счетчик
SU436357A1 (ru) Цифровой функциональный преобразователь частоты следования импульсов
SU782153A1 (ru) Аналого-цифровой преобразователь
SU1660153A1 (ru) Преобразователь серии импульсов в прямоугольный импульс
SU1124252A1 (ru) Устройство дл управлени разгоном и торможением двигател
SU949823A1 (ru) Счетчик
SU1267618A1 (ru) Адаптивный многоканальный след щий преобразователь аналог-код
SU845140A1 (ru) Измеритель временных интервалов
SU542338A1 (ru) Умножитель частоты следовани периодических импульсов
SU645284A1 (ru) Двоичный преобразлватель кодчастота
SU855531A1 (ru) Цифровой фазовращатель
SU978098A1 (ru) Преобразователь временных интервалов
SU930751A1 (ru) Устройство дл выделени серий импульсов
SU1522192A2 (ru) Схема сравнени кодов
SU944105A1 (ru) Коммутатор
SU920628A1 (ru) Устройство дл измерени временных интервалов
SU1430946A1 (ru) Цифровой генератор периодических функций