SU1765895A1 - Устройство дл преобразовани двоичного унитарного кода в полный двоичный код - Google Patents

Устройство дл преобразовани двоичного унитарного кода в полный двоичный код Download PDF

Info

Publication number
SU1765895A1
SU1765895A1 SU884498876A SU4498876A SU1765895A1 SU 1765895 A1 SU1765895 A1 SU 1765895A1 SU 884498876 A SU884498876 A SU 884498876A SU 4498876 A SU4498876 A SU 4498876A SU 1765895 A1 SU1765895 A1 SU 1765895A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
counter
trigger
pulse
Prior art date
Application number
SU884498876A
Other languages
English (en)
Inventor
Юрий Петрович Зубков
Виктор Филиппович Кравченко
Original Assignee
Войсковая часть 41513
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Войсковая часть 41513 filed Critical Войсковая часть 41513
Priority to SU884498876A priority Critical patent/SU1765895A1/ru
Application granted granted Critical
Publication of SU1765895A1 publication Critical patent/SU1765895A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

Изобретение относитс  к импульсной технике ,и может использоватьс  в цифровых вычислительных системах. Изобретение позвол ет повысить быстродействие устройства. Устройство преобразует двоичный унитарный код, поступающий на входы элементов 5 И, в полный двоичный код, снимаемый с выходов счетчика 9 по управл ющему сигналу триггера 6. Устройство содержит формирователи 1, 7 импульсов, блок 2 выделени  переходов, элемент 3 формировани  коротких импульсов, группу 4 элементов 5 И, триггер 6, элемент 8 ИЛИ и счетчик 9 импульсов. 1 з.п. ф-лы, 2 ил.

Description

Изобретение относитс  к импульсной технике и может использоватьс  в цифровых вычислительных системах.
Целью изобретени   вл етс  повышение быстродействи  устройства.
На фиг.1 представлена функциональна  схема устройства; на фиг.2 - функциональна  схема первого формировател  импульсов .
Устройство содержит (фиг.1) второй формирователь 1 импульсов, выполненный на блоке 2 выделени  переходов и элементе 3 формировани  коротких импульсов, группу 4 элементов 5 И, триггер 6, первый формирователь 7 импульсов, элемент 8 ИЛИ и счетчик 9 импульсов,
Первый формирователь импульсов 7 содержит (фиг.2) первый элемент 10 И, первый , второй триггеры 11, 12, генератор 13 импульсов, элемент 14 НЕ, счетчик 15 импульсов и второй элемент 16 И.
Формирователь 7 импульсов работает следующим образом.
На вход формировател  7 поступает временна  последовательность импульсов с выхода элемента 8 ИЛИ. Первый импульс последовательности проходит элемент 10 И, так как на другой вход элемента 10 И подаетс  единичный сигнал с выхода триггера 12 (его исходное состо ние - единичное ) и измен ет состо ни  триггеров 11, 12.
Триггер 12 измен ет свое состо ние на нулевое, вследствие чего, во-первых, снимаетс  единичный сигнал с первого входа элемента 10 И (тем самым запрещаетс  прохождение следующих импульсов последовательности через элемент 10 И), во-вторых , на первом входе элемента 16 И по вл етс  единичный сигнал с выхода элемента 14 НЕ, который разрешает прохождение через элемент 16 И следующих импульсов последовательности.
Триггер 11 измен ет свое состо ние на единичное, что приводит к запуску генератора 13 импульсов, период следовани  им
W
Ј
о ел
00 Ю
ел
пульсов на выходе которого в 2-3 раза превышает минимальное врем  между импульсами последовательности. Выходные импульсы генератора 13 подсчитываютс  в двоичном счетчике 15, врем  заполнени  которого в 1,5 раза превышает максимальное врем  между импульсами последовательности .
Если последовательность на входе формировател  7 состоит из одного импульса, то импульс переноса с выхода счетчика 15 поступает на выход формировател  7.
Если количество импульсов в последовательности превышает один, то второй импульс со входа формировател  7 проходит через элемент 16 И на вход счетчика 15 и устанавливает его в нулевое состо ние. После чего счетчик 15 возобновл ет подсчет выходных импульсов генератора 13. Эти сбросы счетчика 15 осуществл ет каждый последующий импульс. Последний импульс последовательности также сбрасывает счетчик 15, на выходе которого после переполнени  по вл етс  импульс переноса,  вл ющийс  выходным сигналом формиро- вател  7. Выходной импульс счетчика 15, кроме того, подаетс  на входы триггеров 11, 12 и устанавливает их соответственно в нулевое и единичное исходное состо ни . В результате прекращаетс  функционирова- ние генератора 13, на первом входе элемента 10 И по вл етс  единичный сигнал, разрешающий прохождение импульсов со входа формировател  7 на выход элемента 10 И. На первом входе элемента 16 И фор- мируетс  нулевой сигнал. Формирователь устанавливаетс  в исходное состо ние.
Таким образом, формирователь 7 предназначен дл  фиксаций последнего импульса на выходе элемента 8 ИЛИ.
Устройство работает следующим образом .
На фиг.1 изображена схема устройства, с помощью которого может быть осуществлено преобразование 4-значной комбина- ции входного унитарного двоичного кода в 3-значную комбинацию выходного полного двоичного кода.
Пусть, например, на входы устройства поступает комбинаци  двоичного унитарно- го кода 1100. В этом случае единичные входные сигналы присутствуют на первых входах элементов 5i, 52 И. Одновременно входные сигналы, соответствующие элементам входной комбинации, подаютс  на входы блока 2, который формирует на выходе импульсный сигнал при смене кода на его входах. Выходной сигнал блока 2 воспринимаетс  элементом 3 формировани  импульсов , т.е. сигнал на выходе элемента 3
формируетс  втом случае, если входной код претерпевает изменени .
Дл  разнесени  во времени коротких импульсов на выходах элементов 5 И (разделени  срабатывание элементов 5 И) между элементами 5 И могут быть установлены элементы задержки.
При поступлении на второй вход элемента 5 И короткого единичного сигнала, на его выходе через некоторое врем  также формируетс  короткий единичный сигнал (в это врем  триггер 6 и счетчик 9 наход тс  в нулевом состо нии). Этот сигнал, во-первых , проходит через элемент 8 ИЛИ на вход формировател  7 и измен ет состо ние счетчика 9 на 001, во-вторых, поступает на второй вход элемента 5 И, Через некоторое врем , обусловленное задержкой срабатывани  на выходе элемента 5 И по вл етс  короткий импульсный сигнал, который также проходит через элемент 8 ИЛИ, измен ет состо ние счетчика 9 на 010 ипоступает в формирователь 7 и на второй вход элемента 5 И,
Однако, так как на первом входе всех элементов 5 И, начина  с 5.1 И, отсутствуют единичные сигналы, то процесс последовательного просмотра входной комбинации унитарного кода заканчиваетс .
Таким образом, в счетчике 9 хранитс  код 010 соответствующий дес тичному числу 2 - количеству единичных сигналов во входной комбинации унитарного кода, а на вход формировател  с выхода элемента 8 ИЛИ поступил последний импульс, после чего через определенное врем  на выходе формировател  7 по витс  управл ющий сигнал. Этот сигнал устанавливает триггер 6 в единичное состо ние, разреша  вывод информации из счетчика 9.

Claims (2)

  1. Формула изобретени  1. Устройство дл  преобразовани  двоичного унитарного кода в полный двоичный код, содержащее группу элементов И, выходы которых соединены с одноименными входами элемента ИЛИ, выход которого соединен с входом первого формировател  импульсов и счетным входом счетчика, второй формирователь импульсов и триггер , отличающеес  тем, что, с целью повышени  быстродействи  устройства, в нем первые входы элементов И группы объединены с одноименными входами второго формировател  импульсов и  вл ютс  входами устройства, выход второго формировател  импульсов соединен с входами установки в О триггера, счетчика и вторым входом первого элемента И группы, второй вход каждого последующего элемента И
    группы подключен к выходу каждого предыдущего элемента И группы, выход первого формировател  импульсов соединен с входом установки в 1 триггера, выход которого и выходы счетчика  вл ютс  соответственно управл ющими и информационными выходами устройства.
  2. 2. Устройство поп.1,отличающее- с   тем, что первый формирователь импульсов содержит элементы И, триггеры, элемент НЕ, генератор импульсов и счетчик, выход первого элемента И соединен с входом установки в 1 первого триггера и входом установки в О второго триггера, выход
    которого соединен непосредственно с первым входом первого элемента И и через элемент НЕ с первым входом второго элемента И, выход которого соединен с входом установки в О счетчика, выход первого триггера соединен через генератор импульсов со счетным входом счетчика, вторые входы первого и второго элементов И объединены и  вл ютс  входом первого формировател  импульсов, выход счетчика соединен с входом установки в О первого триггера, входом установки в 1 второго триггера и  вл етс  выходом первого формировател  импульсов
    гг /
    J
SU884498876A 1988-10-25 1988-10-25 Устройство дл преобразовани двоичного унитарного кода в полный двоичный код SU1765895A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU884498876A SU1765895A1 (ru) 1988-10-25 1988-10-25 Устройство дл преобразовани двоичного унитарного кода в полный двоичный код

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU884498876A SU1765895A1 (ru) 1988-10-25 1988-10-25 Устройство дл преобразовани двоичного унитарного кода в полный двоичный код

Publications (1)

Publication Number Publication Date
SU1765895A1 true SU1765895A1 (ru) 1992-09-30

Family

ID=21406216

Family Applications (1)

Application Number Title Priority Date Filing Date
SU884498876A SU1765895A1 (ru) 1988-10-25 1988-10-25 Устройство дл преобразовани двоичного унитарного кода в полный двоичный код

Country Status (1)

Country Link
SU (1) SU1765895A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Алфке П. и др. Применение интегральных схем. Практическое руководство. /Под ред. А.И.Уиль мса. кн. 2. М.: Мир, 1987, с. 207, рис. 10.30. Авторское свидетельство СССР № 1621180, кл. Н 03 М 7/02, 1986. *

Similar Documents

Publication Publication Date Title
SU1765895A1 (ru) Устройство дл преобразовани двоичного унитарного кода в полный двоичный код
SU834857A2 (ru) Генератор тока пилообразной формы
US4164712A (en) Continuous counting system
SU647693A1 (ru) Преобразователь врем -веро тность
SU1561203A1 (ru) Кодопреобразователь
SU739624A1 (ru) Датчик времени дл обучающего устройства
SU961126A1 (ru) Устройство дл выделени одиночного импульса
SU995314A1 (ru) Двухканальный аналого-цифровой преобразователь
SU809131A1 (ru) Генератор случайных кодов
SU1552361A2 (ru) Генератор случайного потока импульсов
SU1385283A1 (ru) Селектор последовательности импульсов
SU970706A1 (ru) Счетное устройство
SU853814A1 (ru) Устройство дл контрол распре-дЕлиТЕл иМпульСОВ
SU1652986A1 (ru) Устройство дл селекции признаков при распознавании образов
SU1670789A1 (ru) Делитель частоты следовани импульсов с дробным коэффициентом делени
SU368598A1 (ru) Преобразователь двоично-десятичного кода «12222» в унитарный код
SU1174919A1 (ru) Устройство дл сравнени чисел
SU437079A1 (ru) Устройство дл перемножени функций распределени веро тностей
SU799120A1 (ru) Устройство задержки и формировани иМпульСОВ
SU1441483A1 (ru) Устройство дл кодировани информации
SU781807A1 (ru) Устройство дл сравнени двоичных чисел
SU947952A2 (ru) Селектор импульсов по длительности
SU415639A1 (ru)
SU809159A1 (ru) Дешифратор
SU1045398A1 (ru) Устройство выбора К из П