SU781807A1 - Устройство дл сравнени двоичных чисел - Google Patents

Устройство дл сравнени двоичных чисел Download PDF

Info

Publication number
SU781807A1
SU781807A1 SU792742165A SU2742165A SU781807A1 SU 781807 A1 SU781807 A1 SU 781807A1 SU 792742165 A SU792742165 A SU 792742165A SU 2742165 A SU2742165 A SU 2742165A SU 781807 A1 SU781807 A1 SU 781807A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
inputs
binary number
comparing device
output
Prior art date
Application number
SU792742165A
Other languages
English (en)
Inventor
Владимир Эмильевич Петров
Юрий Дмитриевич Тицкий
Михаил Михайлович Сомохин
Сергей Иванович Щепетов
Original Assignee
Предприятие П/Я В-5728
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-5728 filed Critical Предприятие П/Я В-5728
Priority to SU792742165A priority Critical patent/SU781807A1/ru
Application granted granted Critical
Publication of SU781807A1 publication Critical patent/SU781807A1/ru

Links

Landscapes

  • Hardware Redundancy (AREA)

Description

1
Изобретение относитс  к вычислительной технике и может быть использовано при реали зации технических средств.
Известно устройство дл  сравнени  двоичных чисел, содержащее элементы И, ИЛИ, НЕ, триггеры 1.S
Недостаток устройства - сложность.
Наиболее близким к предлагаемому  вл етс  устройство дл  сравнени  двоичных тасел, содержащее 1-К-триггеры, элементы ИЛИ-НЕ, НЕ, причем первый и второй информационные входы устройства соединены с первыми (-входами первого и второго .1-К-триггеров соответственно , вход синхронизации устройства подключген ко входам синхронизации J-К-триггеров 21.
Недостаток этого устройства - низка  достоверность функционированн , св занна  с воз- JQ можностью по влени  устойчивого запрещенного состо ни .
Цель изобретени  - повышение надежности работы устройства.
Поставленна  цель достигаетс  тем, что в устройстве дл  сравнений двоичных чисел, содержащем J-К-триггеры, элементы ИЛИ-НЕ, НЕ, причем первый и второй информационные входы устройства соединены с первыми 1-входами первого и второго J-К-триггеров соответственно , вход синхронизации устройства подключен ко входам синхронизации J-К-триггеров, первый информационный вход устройства через первый элемент НЕ соединен со вторым f-входом второго 1-К-триггера, пр мой выход которого подключен к первому выходу устройства, к первому входу элемента ИЛИ-НЕ и ко входу установки в единичное состо ние первого J-К-триггера, инверсный выход которого соединен со вторым выходом устройства и со вторым входом элемента ШШ-НЕ, выход ког (ого подключен к третьему выходу устройства , второй информационный вход устройства через второй элемент НЕ соединен со вторым J-входом первого 1-К-триггера, вход начальной установки устройства подключен ко входам установки в нулевое состо ние , I-К-трнггеррв.
На чертеже представлена блок-схема устрс с- тва .
37
Устройство содержит )-К-триггеры 1,2, элемент .ИЛИ-НЕ 3, элементы НЕ 4, 5, ннфорMauHomjbre входы 6, 7, выходы 8, 9, ю, входы il начальной установки, вход 12 синхронизации .
Удгтройство работает следующим образом.
Перед началом работы триггеры 1, 2 устанавливаютс  в нулевое состо ние. Одновременно с синхронизирующими сигналами на входе 12 синхронизации на информационные входы 6, 7 поступают младшими разр дами вперед коды сравниваемых чисел А и В. В конце процесса сравнени  на одном из выходов 8, 9, 10 формируетс  ёдйничйый .сигнал, что свидетельствует соответственно о выполнении одного из
соотношений: А В, А В, А В.
При возникновени  запрещенного состо ни  триггеров сигнал с пр мого выхода J-K-xpin-гера 2 устанавливает 1-К-триггер I в единичное состо ние.
В устройстве исключена неоднозначность считывани  информагош, так как в нем предусмотрена мгновенна  коррекци  запрещенного состо ни , что и уменьшает веро тность сбо  J-К-триггера 1 в то врем , когда 1-К-триггер 2 находитс  в единичном состо нии.
Предлагаемое устройство повышает достоверность функционировани  и сокращает врем  выхода из эапреще1шого состо ни .

Claims (2)

1.Гутников В. С. Интегральна  электроника в измерительных приборах. Л., Энерги , 1974, с. 37.
2.Будинский Я. Логические цепи в цифровой технике. М., Св зь, 1977, с. 298, рис. 6.148
(прототип).
SU792742165A 1979-03-28 1979-03-28 Устройство дл сравнени двоичных чисел SU781807A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792742165A SU781807A1 (ru) 1979-03-28 1979-03-28 Устройство дл сравнени двоичных чисел

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792742165A SU781807A1 (ru) 1979-03-28 1979-03-28 Устройство дл сравнени двоичных чисел

Publications (1)

Publication Number Publication Date
SU781807A1 true SU781807A1 (ru) 1980-11-23

Family

ID=20817580

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792742165A SU781807A1 (ru) 1979-03-28 1979-03-28 Устройство дл сравнени двоичных чисел

Country Status (1)

Country Link
SU (1) SU781807A1 (ru)

Similar Documents

Publication Publication Date Title
SU1003773A3 (ru) Устройство приема и кодировани сигналов дл идентификации объектов
US3946379A (en) Serial to parallel converter for data transmission
US4119910A (en) Method and apparatus for detecting whether phase difference between two signals is constant
SU781807A1 (ru) Устройство дл сравнени двоичных чисел
GB1363707A (en) Synchronous buffer unit
SU798816A1 (ru) Устройство дл сравнени двоичных чисел
SU613326A1 (ru) Устройство дл обработки цифровых данных
SU1083232A1 (ru) Устройство дл приема импульсов
SU1417184A1 (ru) Устройство логического объединени дельта-потоков
SU544111A1 (ru) Формирователь импульсов
SU1765895A1 (ru) Устройство дл преобразовани двоичного унитарного кода в полный двоичный код
SU788411A1 (ru) Устройство коррекции фазы
SU801289A1 (ru) Устройство фазировани по цик-лАМ
SU591859A1 (ru) Устройство дл формировани остатка по модулю три
SU1084980A1 (ru) Устройство дл преобразовани серии импульсов в пр моугольный импульс
SU993456A1 (ru) Устройство дл синхронизации
SU961126A1 (ru) Устройство дл выделени одиночного импульса
SU491220A1 (ru) Устройство дл выделени рекуррентного синхросигнала
SU839065A1 (ru) Делитель частоты следовани им-пульСОВ C пЕРЕМЕННыМ КОэффициЕНТОМ дЕлЕНи
SU746503A1 (ru) Устройство дл определени максимального числа
SU932638A1 (ru) Устройство групповой синхронизации
SU666647A1 (ru) Счетчик импульсов с цифровой индикацией
SU561960A1 (ru) Устройство дл определени положени числа на числовой оси
SU813733A1 (ru) Формирователь импульсов
SU684710A1 (ru) Фазоимпульсный преобразователь