SU663102A1 - Способ аналого-цифрового преобразовани - Google Patents
Способ аналого-цифрового преобразованиInfo
- Publication number
- SU663102A1 SU663102A1 SU711688837A SU1688837A SU663102A1 SU 663102 A1 SU663102 A1 SU 663102A1 SU 711688837 A SU711688837 A SU 711688837A SU 1688837 A SU1688837 A SU 1688837A SU 663102 A1 SU663102 A1 SU 663102A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- state
- trigger
- outputs
- pulse
- triggers
- Prior art date
Links
Landscapes
- Analogue/Digital Conversion (AREA)
Description
(54) СПОСОБ АНАЛОГО-ЦИФРОВОГО ПРЕОБРАЗОВАНИЯ
I
Изобретение относитс к измерительной технике и может быть использовано дл построени аналого-цифровых преобразователей .
Известен способ аналого-цифрового преобразовани , содержащий равношаговое урановешивание входной величины компенсирующим напр жением 1.
Однако известный способ отличаетс сложностью и непосто нством диапазона разброса относительной погрещности по диапазону измерени .
Ближайшим техническим решением к предлагаемому способу вл етс способ . аналого-цифрового преобразовани , основанный на дискретном урановешивании входной величины компенсирующим напр жением 2.
Недостатком такого способа вл етс непосто нство относительной погрешности преобразовани по диапазону измерени .
Цель изобретени - выравнивание относительной погрешности по всему диапазону преобразовани .
Указанна цель достигаетс тем, что осуществл ют тактированный сдвиг выходного
цифрового результата в регистре пам ти до по влени единицы в его старшем разр де с одновременным подсчетом числа тактов сдвига, определ ющего положение «зап той в цифровом результате.
На чертеже представлена блок-схема устройства дл реализации способа, выполненного согласно данному изобретению.
Claims (2)
- Блок-схема содержит схему сравнени 1, один из входов которой подключен к выходу резистивного п-разр дного делител 2, входами подключенного через ключи управлени 3 к выходам триггеров 4 сдвигающего регистра, входы которых подключены через клапаны 5 к выходам распределител импульсов 6. Тактовый вход сдвигающего регистра подключен к выходу ждущего генератора 7 импульсов сдвига и входу счетчика 8, при этом первый и второй выходы управл емого мультивибратора 9 подключены соответственно к входам распределител 6 и схемы сравнени , выходами подключенной к управл ющим входам клапанов 5. Делитель 2 и ключи управлени 3 составл ют преобразователь код-напр жение (ПКН), а триггеры 4 - управл емый сдвигающий регистр пам ти (УРП). Устройство работает следующим образом . В исходном состо нии у распределител 6 возбуждены две шины 1, разрешающие прохождение импульсов от мультивибратора 9 к триггерам 4. В исходном состо нии триггер 4 находитс в состо нии «1, а остальные 4п-1... 4| - в состо нии «О. Подача сигнала пуск на вход п мультивибратора 9 приводит к по влению импульса с его выхода I. Этот импульс, поступив в схему сравнени 1, заставл ет ее сработать и в зависимости от результата сравнени выдает импульс либо в шину м, либо в шину 6 . В первом случае триггер 4 импульсом, прошедшим через клапан 5 (правый) переводит его в состо ние «О, во втором случае триггер 4 остаетс в состо нии «1. После этого в обоих случах триггер 4пм переводитс в состо ние «1. На очередном полутакте мультивибратор 9 выдает импульс через выход II в распределитель 6, в котором устанавливаетс в результате этого положительный потенциал на выходах 2 (не показаны). Очередной импульс мультивибратора 9, заставив вновь сработать схему сравнени 1, приводит к по влению с выхода последней импульса, который, пройд соответствующий клапан, переводит триггер 4г7- в состо ние «О, или оставл ет его в состо нии «1, что зависит от результата сравнени . После опередлени состо ни триггера 4п-(Триггер 4„-, переводитс очередное сравнение Vx, с новой образцовой величиной Vo, и описанным образом определ етс состо ние триггера 4п-г.. После окончани п-го такта все триггеры 4 занимают состо ни , обеспечивающие выдачу делителем 2 значени образцовой величины напр жени УО , ближайшей к значению Vx . Останавливаетс мультивибратор 9 при состо нии «О триггера 4 генератор 7 выдает импульс, который, во-первых, записываетс счетчиком 8, во-вторых, приводит к единичному сдвигу УРП в сторону старших разр дов записанного в нем числа. Если после этого триггер 4постаетс в состо нии «О, то генератор 7 вновь выдает импуль дл счета его счетчиком 8 и дл сдвига числа в УРП. Эти операции свига и счета числа сдвигов заканчиваютс при по влеНИИ «1 в триггере 4п. При этом состо ние n-m-l-l старших триггеров регистра УРП и триггеров счетчика 8 выдают результат преобразовани , причем старшие п-т-ь 1 выходы триггеров 4п, ... 4т выдают в общем случае ненормализованную мантиссу, а р выходов счетчика 8 - пор док - положение зап той в первом числе, что совместно и образует результат измерени . В зависимости от требуемой размерности (вольты, милливольты, и т. п.) блок управлени может соответственно измен ть положение зап той. Количество выходов описанного преобразовател (п-т+ 1) +|з п говорит о сжатии информации, именно о сокращении разр дности результатов измерени . Посто нство количества выходов п-т+ 1 дл мантиссы при наличии р выходов дл показани зап той обеспечивают выравнивание относительной погрещности всех результатов измерени . В предлагаемом способе достигаетс выравнивание разброса относительной погрешности по диапазону из.мерени . Одновременно с этим при вз тии более .малых шагов квантовани относительно исходных, используемых в известных способах преобразовани аналоговой величины в цифровую, достигаетс повышение точности измерени в начале поддиапазонов измерени без повышени разр дности кода результата измерени . Формула изобретени Способ аналого-цифрового преобразовани , основанный на дискретном уравновешивании входной величины компенсирующим напр жением, отличающийс тем, что, с целью выравнивани относительной погрешности по всему диапазону преобразовани , осуществл ют тактированный сдвиг выходного цифрового результата в регистре пам ти до по влени единицы в его старшем разр де с одновременным подсчетом числа тактов сдвига, определ ющего положение «зап той в цифровом результате. Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР № 282525, кл. G 01 R 23/10.
- 2.Хризман С. С. Цифровые измерительные приборы и системы, Киев, 1970, стр.237.т /
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU711688837A SU663102A1 (ru) | 1971-07-20 | 1971-07-20 | Способ аналого-цифрового преобразовани |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU711688837A SU663102A1 (ru) | 1971-07-20 | 1971-07-20 | Способ аналого-цифрового преобразовани |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU904820487A Addition RU1777800C (ru) | 1990-04-26 | 1990-04-26 | Чертежный станок |
Publications (1)
Publication Number | Publication Date |
---|---|
SU663102A1 true SU663102A1 (ru) | 1979-05-15 |
Family
ID=20485282
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU711688837A SU663102A1 (ru) | 1971-07-20 | 1971-07-20 | Способ аналого-цифрового преобразовани |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU663102A1 (ru) |
-
1971
- 1971-07-20 SU SU711688837A patent/SU663102A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP1593202A1 (en) | Period-to-digital converter | |
US3493958A (en) | Bipolar analog to digital converter | |
SU663102A1 (ru) | Способ аналого-цифрового преобразовани | |
US4665382A (en) | Analog-to-digital conversion | |
RU176659U1 (ru) | Аналого-цифровой преобразователь | |
RU2205500C1 (ru) | Аналого-цифровой преобразователь | |
RU1781625C (ru) | Устройство дл измерени среднеквадратического значени сигнала | |
SU1056188A1 (ru) | Датчик равномерно распределенных случайных чисел | |
RU2204884C1 (ru) | Аналого-цифровой преобразователь | |
RU1798705C (ru) | Способ измерени среднеквадратических значений переменных сигналов | |
SU980279A1 (ru) | Преобразователь интервала времени в цифровой код | |
SU1298920A1 (ru) | Аналого-цифровой функциональный преобразователь | |
SU830376A1 (ru) | Устройство дл сравнени двоичныхчиСЕл | |
SU1149242A1 (ru) | Многоканальна система дл анализа формы и регистрации аналоговых процессов | |
RU2012132C1 (ru) | Аналого-цифровой преобразователь | |
SU984041A1 (ru) | Аналого-цифровой преобразователь | |
SU1336238A1 (ru) | Аналого-цифровой преобразователь | |
SU711678A1 (ru) | Аналого-цифровой преобразователь | |
RU2037267C1 (ru) | Аналого-цифровой преобразователь | |
KR200157336Y1 (ko) | 아날로그 다중입력 신호 처리장치 | |
SU834892A1 (ru) | Аналого-цифровой преобразователь | |
SU1267618A1 (ru) | Адаптивный многоканальный след щий преобразователь аналог-код | |
SU864549A2 (ru) | След щий аналого-цифровой преобразователь | |
SU1332530A1 (ru) | Устройство дл измерени времени установлени выходного напр жени цифроаналоговых преобразователей | |
SU744976A1 (ru) | Преобразователь кода в период повторени импульсов |