SU744976A1 - Преобразователь кода в период повторени импульсов - Google Patents

Преобразователь кода в период повторени импульсов Download PDF

Info

Publication number
SU744976A1
SU744976A1 SU782601550A SU2601550A SU744976A1 SU 744976 A1 SU744976 A1 SU 744976A1 SU 782601550 A SU782601550 A SU 782601550A SU 2601550 A SU2601550 A SU 2601550A SU 744976 A1 SU744976 A1 SU 744976A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
code
counter
pulse repetition
Prior art date
Application number
SU782601550A
Other languages
English (en)
Inventor
Александр Иванович Никитин
Original Assignee
Владимирский политехнический институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Владимирский политехнический институт filed Critical Владимирский политехнический институт
Priority to SU782601550A priority Critical patent/SU744976A1/ru
Application granted granted Critical
Publication of SU744976A1 publication Critical patent/SU744976A1/ru

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Description

Изобретение относитс  к цифровой технике и может быть использовано дл  преобразовани  параллельного двоичного кода числа в период повторени  импульсов . Известно устройство дл  преобразовани параллельного двоичного кода числа в п&риод повторени  импульсов, содержащее суммирующий счетчик, вентили записи, триггеры и логические элементы l . Недостатком этого устройства  вл ет с  методическа  погрешность преобразовани  и наличие сигналов на выходе устро ства при нулевом коде преобразуемого чис ла. Известен также преобразователь кода в период повторени  импульсов, содержащий суммирующий счетчик, вентили записи триггер и логическое обрамление 2},Недостатком этого устройства  вл етс  также наличие сигналов на выходе устройства при нулевом коде преобразуемого чио ла, и сложность конструкции, обусловленна  расширенным логическим обрамлением. Наиболее близким к изобретению по технической сущности из известных решений дл  преобразовани  двоичного кода числа в период повторени  импульсов,  вл етс  преобразователь кода в период повторени  импульсов 3J , Содержащий вычитающий счетчик, вентили записи, схему ИЛИ-НЕ и J К-триггер, при этом установочные входы вычитающего счетчика соединены с выходами вентилей записи, единичные выходы разр дов , начина  с третьего, подключены к входам схемы ИЛИ-НЕ, СБОИМ выходом соединенной с первым J входом JK-триггера , второй и третий J входы которого подключены соответственно к единичному и нулевому выходам второго и первого раэр дов вычитающего счетчика, нулевой выход - к управл ющему входу этого счетчика , единичный выход - к вентил м записи и к К входу JK-триггера, а синхронизирующий вход совместно со счетным входом вычитающего счетчика соединен с щи- ной входной последовательности импульсов .
Недостатком этого устройства  вл ет с  возмо даость преобразовани  чисел толь ко со значений N ; 2 и несоответствие дпителыюстей входных и выходных импульсов . При М О и N 1 ВЫЧИТ Ю щий счетчик в известном устройстве пере полн етс , т.е. значение в нем переходит через ноль, что приводит к несоответс:т- вшо периода следований импульсов при N 1 и наличию сигналов на выходе при . Длительность выходных импульсов в известном решении равна периоду ш:оД ных импульсов.
: Целью насто щего изобретени   вл ет:-с ; расширение диапазона преобразуемых чисел.
Эта цель достигаетс  тем, что в пре« . образователь кода в период повторени а тлпуйьсов , содержеЯцйй . блок вентилей а шиси , выходы KOTOporot соединены с установ лен1а1Ми входами вычитающего счетчика, единичные выходы которого, кроме первого , подключены ко входам многоходового элемента ИЛИ-НЕ, выход которого по,соединен к J входу J К-триггера, си;нзс« ронизирующий вход которого соединен со счетным входом вычитающего счетчика и шиной входной последовательности, единичный выход J К-триггера подключен к разреша ,ющему входу блока вентилей записи, информационные входы которого соединены с соответствующими, шинами входной кодовой информации, в него введе1&1 элементы И и,узапрет, управл ющий вход которогосоединен с выходом многовходового эле мента ИЛИ-НЕ и с первым входом элемеи та И, управл емый вход элемента запрет подключен ко второму входу элемента И, и к шине входной последовательности, вьг ход элемента запрет подключен к R i Екоду J К-триггера, а первьШ выход вычитающего счетчика соединен с третьим входом элемента И. На чертеже представлена функциональна  схема преобразовател . Преобразователь кода в период повторени  импульсов содержит вычитающий счетчик 1, блок вентилей записи 2, много ходовый элемент ИЛИ-НЕ 3, J К-триггер 4, йлемент И 5, элемент запрет 6. На чертеже также показаны шина 7 вкодной последовательности, шины 8 )зход ной кодовой информации и выходна  9. Преобразователь работает следующим . Пусть к некоторому моменту времени Зйспо в вычитающем счетчике 1 преныша
ет единицу. В этом J К-триггер 4 находатс  в нулевом состо нии, так как импульсы входной последователыюсти, инвертиру сь , проход т через открытый элемент запрет б, устанавливают К-триггер 4 в ноль. Это состо ние подтверждаетс  в продессе вычитани , числа из вычитающего счетчика 1. При достижении чио--ла в вычитающем счетчике 1, равного единице , срабаты. многоходовый элемент HvHH-HE 3 и закрывает потенциалом логической единицы, элемент запрет. Следующий импульс входной последовательности проходит на выход устройства через
элемент И 5, так как она открыта потен циалами логической ,1ы с выхода мно гоходового элемента 3 и с единичного выхода первого разр да вычитак гаего счетчика 1. Этим же 15мпульсом уста новитс  в единичное состо ние ТК-трир гор 4-р т.к. на его J Jsxoae был потенциал логической единвды, а на К входе - логического нул . Сигнал с единичного выхода J К-трш гера 4 через блок вентилей записи 2 зап1-1шет код числа N в вычитающий счетчик 1, который к этому моменту времени придет Б нулезое йбсто ние. Невыходе многоходового элемента ИЛИ-НВ 3 по витс  потешдиал логического нули, если . В этом случае следующим входным импульсом через элемент запрет 6 установитьс  в нулевое состо ние J К-триггер 4, т.е. прекратитс  запись числа -в вычитающий счетчик 1, а по окончшнш этого входного импульса содержи /{ое вычитающего счетчика 1 уменьшитс  на единицу. Далее процесс преобразовани  числа N в период следовани  импульсов повтор етс . При записи ,в вычитающий счетчик ,1 кода числа N 1 к моменту прихода очередного входного импульса на выходе мно гоходового элемента ИЛИ-НЕ 3 и единичном выходе первого разр да вычитающего счетчика 1 сохран етс  потенциал логичеокой единицы. Поэтому входныеимпульсы не устанавливают JK-TpHrrep 4 в нулевое состо ние, а через открытый элемент И 5 проход т на выход устройства. Тем самым осуществл етс  преобразование кода числа N 1 в период следовани  выходных импульсов. При записи числа N О в вычитающий счетчик 1 также остаетс  в единичном состо нии J К-триггер 4, как и в случае записи числа fN - 1, но импульсы входной последовательности на выход устройства не проход т, так кшс элемент И 5 закрыт нулеаыгл потенциалом с единичного выхода первого разр да вычитающего счер чика 1. Таким образом, устройство преобразует коды всех чисел ( Ы 1 ) , в период повторени  импульсов, а при нулевом зна- чении кода числа N выходна  последователь ность импульсов отсутствует, т.е. условно дополн етс  неопределенность в псшучении импульсов с нулевым периодом или бесконечным значением частоты отсутствй ем сигналов вообще. Выходные импульсы, имеют такую же длительность, что и axori вые импульсы. Така  работа преобразовател  обусловлена наличием вновь введенных элементов И и запрет, а также совокупностью новых св зей. Элемент запрет при этом обеспечивает возвращение ХК-триггера в нулевое состо ние после окончани  процесса записи при , а совместно со многоходовым элементом ИЛИ-НЕ удержи вает JK-триггер в единичнс состо нии при N 1 и . Это, какбыло показано , обеспечивает правильный режим работы устройства при преобразовании всех чисел. Элемент И обеспечивает соответстрвие длительностей нходньтх и выходных им пульсов, а также отсутствие выходных сиг налов при N О (совместно с другими элементами i устройства). Предлагаемый преобразователь кода в период повторени  импульсов может быть легко реализован на базе серийно выпускаемых промышленностью микросхем ТТЛ 130, 133, 134, 136 и других сеФормула изобретени  Преобразователь кода в период повторени  импульсов, содержащий блок вентилей . записи, выходы которо1Ч соединены с установоч1Пз1ми нходами вычитающего счет чика, единичные выходьг вьгчитающегх сче-рчика , кроме первого, подключе1 Ы ко входам многовходового элемента ИЛИ-НЕ, выход которого подсоединен к J входу J К-триг гера, синхронизирующий вход которого соединен со счетным входом вычитающего счетчика и шиной входной последовательноо ти, единичный выход J К-триггера подключен к разрешающему входу блока вентилей записи, информационные ЕКОПЫ которого соединены с соответствующими шинами входной коровой информации, отличающийс  тем, что, с целью, расширени  диапазона преобразуемых чисел, в него введены элемент И и элемент запрет , управл ющий Еход которого соединен с выходом многоЕходового элемента ИЛИНЕ и с первым входом элемента И, управл ющий вход элемента запрет подключен ко второму Екоду элемента И и к шине, Екодной последовательности, выход элемента запрет подключен к R входу JK- триггера, а первый выход вычитающего счетчика соединен с чретьим входом элемента И. Источники информации, прин тые во внимание при экспертизе 1 Авторское свидетельство СССР № 375787, -кл. Н 03 К 13/20, 1970. 2.Авторское свидетельство СССР № 577675, кл, Н 03 К 13/2О, 1975. 3.Патент США № 397О941, кл. 328-41, опублик. 1972.
Код
н
8
ipi/s.

Claims (1)

  1. Формула изобретения
    Преобразователь кода в период повторения импульсов, содержащий блок венти— лей. записи, выходы которого соединены с установочными входами вычитающего счетчика, единичные выходы вычитающего счетчика, кроме первого, подключены ко входам многовходового элемента ИЛИ-НЕ, выход которого подсоединен к J входу J К-триггера, синхронизирующий вход которого соединен со счетным входом вычитающего счетчика и шиной входной последовательно»· ти, единичный выход J К-триггера подключен к разрешающему входу блока вентилей записи, информационные входы которого соединены с соответствующими шинами входной кодовой информации, отличающийся тем, что, с целью, расширения диапазона преобразуемых чисел, в него введены элемент И и элемент за- . прет, управляющий вход которого соединен с выходом многовходового элемента ИЛИНЕ и с первым входом элемента И, управляющий вход элемента 'запрет' подключен ко второму входу элемента И и к шине., входной последовательности, выход элемента 'запрет' подключен к R входу JK— триггера, а первый выход вычитающего счетчика соединен с третьим нходом элемента И.
SU782601550A 1978-04-07 1978-04-07 Преобразователь кода в период повторени импульсов SU744976A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782601550A SU744976A1 (ru) 1978-04-07 1978-04-07 Преобразователь кода в период повторени импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782601550A SU744976A1 (ru) 1978-04-07 1978-04-07 Преобразователь кода в период повторени импульсов

Publications (1)

Publication Number Publication Date
SU744976A1 true SU744976A1 (ru) 1980-06-30

Family

ID=20758410

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782601550A SU744976A1 (ru) 1978-04-07 1978-04-07 Преобразователь кода в период повторени импульсов

Country Status (1)

Country Link
SU (1) SU744976A1 (ru)

Similar Documents

Publication Publication Date Title
US4160154A (en) High speed multiple event timer
SU744976A1 (ru) Преобразователь кода в период повторени импульсов
SU1660153A1 (ru) Преобразователь серии импульсов в прямоугольный импульс
SU1116426A1 (ru) Устройство дл поиска чисел в заданном диапазоне
SU1714811A1 (ru) Преобразователь двоичного кода во временной интервал
SU1051705A1 (ru) Преобразователь кода в период повторени импульсов
SU1248073A1 (ru) Преобразователь код-временной интервал
SU416711A1 (ru) Устройство для деления напряжений в число-импульсной форме
SU993245A1 (ru) Преобразователь последовательного двоичного кода в число-импульсный код
SU508925A1 (ru) Аналого-цифровой преобразователь
SU395989A1 (ru) Накапливающий двоичный счетчик
SU1181155A1 (ru) Преобразователь последовательного кода в параллельный
SU949823A1 (ru) Счетчик
SU1478336A1 (ru) Преобразователь относительного нулевого кода в двоичный
SU1365356A1 (ru) Преобразователь кода в период повторени импульсов
SU913373A1 (ru) Умножитель частоты следования периодических импульсов1
SU534037A1 (ru) Счетчик импульсов
SU1293664A1 (ru) Цифровой частотомер
SU980279A1 (ru) Преобразователь интервала времени в цифровой код
SU783975A1 (ru) Устройство декодировани импульсной последовательности
SU739624A1 (ru) Датчик времени дл обучающего устройства
SU556391A1 (ru) Устройство дл измерени среднего числа импульсов в случайной импульсной последовательности
SU479109A1 (ru) Устройство дл сравнени двоичных чисел
SU942001A1 (ru) Устройство дл сортировки чисел
SU1270887A1 (ru) Формирователь разностной частоты импульсных последовательностей