SU600558A1 - Устройство приоритета - Google Patents
Устройство приоритетаInfo
- Publication number
- SU600558A1 SU600558A1 SU762416720A SU2416720A SU600558A1 SU 600558 A1 SU600558 A1 SU 600558A1 SU 762416720 A SU762416720 A SU 762416720A SU 2416720 A SU2416720 A SU 2416720A SU 600558 A1 SU600558 A1 SU 600558A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- inputs
- register
- counter
- address
- Prior art date
Links
Landscapes
- Bus Control (AREA)
Description
1
Изобретение относитс к области вычислительной техники и может найти применение в системах, использующих измен емую дисциилину обслуживани .
Известны ириоритетные устройства 1, содержащие регистр, входы разр дов которого (кроме высшего по приоритету) подключены к выходам элементов И. Ко входам элементов И подключены единичные выходы одноименных разр дов регистра и нулевые выхолТ,ы всех разр дов, имеющих более высокий приоритет. Указанные устройства имеют сложную конструкцию.
Наиболее близким к изобретению вл етс устройство 2J, содержащее регистр ирерываний , выходы которого поразр дно соединены с иервыми входами соответствующих элементов И, иодключенных выходами к соответствующим входам элемента ИЛИ, дешифратор , соединеиный входом с выходом счетчика, счетный вход которого подключен к выходу элемента И управлени счетчиком. Выход элемсита ИЛИ через элемент ИЕ подключен к первому входу элемента И управлени счетчиком, вторым входом соединенного с тактовым входом устройства, уиравл ющий вход которого подключен ко входу сброса счетчика. Это устройство вследствие ограниченных функциональных возможностей не обеспечивает управлени дисципЛИ1ЮЙ оослулчиваии путем изменени ранее приведенных ир1-юритетов источников.
Целью изооретени вл етс расширение фуикцио ;альпых возлюжностси С1ройства за счет обеспечени возможное rii 1 зменеии приоритетов. Поставленна цель достигаетс тем, что в зстройство введены дешифратор адреса и регистры адреса по числ}- разр дов регистра прерываний, причем ин юрмадиониые входы регистров адреса подк:.:очеиы к соответствующим адресным входам устройства , управл ющий вход каждого регистра адреса подключен к соответствующему выходу дешифратора, выходы регистров адреса соединены с соответствующими входами дешифратора адреса, каждый выход KOTOpojo подключен ко второму входу соответствующего элемента И.
На чертелче представлена блок-схема предлагаемого устройства.
Оно содержит регистры 1 адреса, счетчик 2, дешифратор 3, элемент И 4 управлени счетчиком, регистр 5 прерываний, элементы И 6, элемент lldiLi 7, элементы И1 8 и дешифратор 9 адресов.
Запросы на обслуживание от источников фиксируютс регистром 5 прерываний по индивидуальным дл каждого нсточника входам (не показаны на чертеже). Если на обслуживании заиросы от Источников отсутст
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU762416720A SU600558A1 (ru) | 1976-11-01 | 1976-11-01 | Устройство приоритета |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU762416720A SU600558A1 (ru) | 1976-11-01 | 1976-11-01 | Устройство приоритета |
Publications (1)
Publication Number | Publication Date |
---|---|
SU600558A1 true SU600558A1 (ru) | 1978-03-30 |
Family
ID=20681540
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU762416720A SU600558A1 (ru) | 1976-11-01 | 1976-11-01 | Устройство приоритета |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU600558A1 (ru) |
-
1976
- 1976-11-01 SU SU762416720A patent/SU600558A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
ES465431A1 (es) | Disposicion perfeccionada de acceso de memoria en un sistemade computadora. | |
JPH08305585A (ja) | 割込制御装置 | |
SU600558A1 (ru) | Устройство приоритета | |
SU1001102A1 (ru) | Устройство приоритета | |
SU1119013A1 (ru) | Устройство дл обработки запросов | |
SU1083192A1 (ru) | Устройство переменного приоритета | |
SU696459A1 (ru) | Устройство дл управлени прерыванием программ | |
SU1487041A1 (ru) | Устройство динамического приоритета | |
SU1580384A1 (ru) | Устройство дл сопр жени процессора с сетевым контроллером | |
SU962950A1 (ru) | Устройство дл управлени прерыванием программ | |
RU7521U1 (ru) | Устройство для управления прерыванием программ | |
SU868760A1 (ru) | Устройство динамического приоритета | |
SU970370A1 (ru) | Устройство дл прерывани программ | |
SU1341636A1 (ru) | Устройство дл прерывани программ | |
SU1126958A1 (ru) | Устройство дл обслуживани запросов | |
JPH02143361A (ja) | 処理順序決定回路 | |
SU966697A1 (ru) | Устройство дл распределени заданий процессорам | |
SU1016785A1 (ru) | Устройство переменного приоритета | |
SU1361552A1 (ru) | Многоканальное устройство приоритета | |
SU1124301A1 (ru) | Многоканальное устройство дл прерывани программ | |
SU1091161A2 (ru) | Устройство дл управлени обслуживанием за вок в пор дке поступлени | |
SU1001101A1 (ru) | Устройство дл распределени заданий процессорам | |
SU805312A1 (ru) | Устройство приоритетного подключени пРОцЕССОРОВ K ОбщЕй МАгиСТРАли | |
SU811257A1 (ru) | Многоканальное устройство дл пРЕРыВАНи пРОгРАММ | |
RU2223536C1 (ru) | Устройство приоритетного обслуживания запросов |