SU593314A1 - Twelve-cycle reversible pulse distributor - Google Patents
Twelve-cycle reversible pulse distributorInfo
- Publication number
- SU593314A1 SU593314A1 SU752190478A SU2190478A SU593314A1 SU 593314 A1 SU593314 A1 SU 593314A1 SU 752190478 A SU752190478 A SU 752190478A SU 2190478 A SU2190478 A SU 2190478A SU 593314 A1 SU593314 A1 SU 593314A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- twelve
- pulse distributor
- elements
- inputs
- reversible pulse
- Prior art date
Links
Description
1one
Изобретение относитс к области вычислительной техники.This invention relates to the field of computing.
Известен распределитель импульсов, построенный по совмещенной схеме на трехразр дном регистре, одном счетном триггере и деплифраторе из шести элементов И {1.Known pulse distributor, built on a combined scheme on a three-bit register, one counting trigger and a depositor of six elements And {1.
Однако при необходимости выдачи единичного сигнала попеременно то на двух выходах, то на трех устройство супдественно усложн етс .However, if it is necessary to issue a single signal alternately on two outputs, then on three, the device is obediently complicated.
Наиболее близким к предлагаемому вл етс двенадцатитактный реверсивный распределитель импульсов, содержащий щест Z -триггеров , С-входы которых объединены и соединены с щиной синхросигнала, /З-входы соединены соответственно с выходами элементов 2И-ИЛИ, шина обратного заполнени соединена с первыми входами первых элементов И элементов 2И-ИЛИ, а шина пр мого заполнени - с первыми входами вторых элементов И элементов 2И-ИЛИ 2. Недостатком этого распределител вл етс большое количество оборудовани .Closest to the proposed is a twelve-stroke reversing pulse distributor, containing a brush Z-triggers, the C inputs of which are combined and connected to the clock signal, the A and 3 inputs are connected respectively to the outputs of elements 2I-OR, the backfill bus is connected to the first inputs of the first elements And the elements 2I-OR, and the direct filling bus - with the first inputs of the second elements AND elements 2I-OR 2. The disadvantage of this distributor is a large number of equipment.
В цел х упрощени в предлагаемом двенадцатитактном реверсивном распределителе импульсов второй и третий входы первых элементов И элементов 2И-ИЛИ соединены соответственно с нулевыми выходами п того и четвертого, п того и шестого, первого и шестого , второго и первого, второго и третьего, In order to simplify the proposed twelve-stroke reversible pulse distributor, the second and third inputs of the first elements AND elements 2И-OR are connected respectively to zero outputs of the fifth and fourth, fifth and sixth, first and sixth, second and first, second and third,
третьего и четвертого /)-триггеров, а второй и третий входы вторых элементов И элементов 2И-ИЛИ соединены соответственно с нулевыми выходами четвертого и третьего, п того и четвертого, шестого и п того, шестого и первого , второго и первого, второго и третьего П-трнтгеров.the third and fourth /) - triggers, and the second and third inputs of the second elements AND elements 2И-OR are connected respectively with zero outputs of the fourth and third, fifth and fourth, sixth and fifth, sixth and first, second and first, second and third P-Trntgerov.
На чертенке показана схема двенадцатитактного реверсивного распределител импульсов, содержащего инверсный вход 1 сигнала управлени пор дком следовани , от которого начинаетс шина обратного заполнени , пр мой вход 2 того же сигнала, от которого начинаетс шина пр мого заполнени , вход 3 стартовых импульсов, элементы 2И-ИЛИ 4-9, / -триггеры 10-15.The imprint shows a twelve-beat reversing pulse distributor circuit containing the inverse 1 of the follow order control signal from which the backfill tire starts, the forward input 2 of the same signal from which the direct fill bus starts, the 3 input start pulses, elements 2I- OR 4-9, / -triggers 10-15.
Распределитель работает следующим образом .The distributor works as follows.
В начальный момент триггеры 10 и 11 сброшены в единичное состо ние, а остальные - в нулевое. Если на входе 1 зафиксирован логический нуль, а на входе 2 - единица, то распределитель включен дл пр мого заполнени . Ири этом единичный сигнал присутствует только на D-входах триггеров 10, 11 и 12. Иервый стартовый импульс перебрасывает триггер 12 в единичное состо ние, такое же состо ние поддерживаетс в триггерах 10 и П. Второй стартовый импульс приводит к сбросу триггера 10, а в триггерах 11 и 12 единичноеAt the initial time, triggers 10 and 11 are reset to one state, and the rest to zero. If logical zero is detected at input 1, and one is at input 2, then the valve is enabled for direct filling. In this case, a single signal is present only at the D inputs of the trigger 10, 11, and 12. The first starting pulse throws the trigger 12 into the single state, the same state is maintained in the trigger 10 and P. The second start pulse causes the trigger 10 to reset, and triggers 11 and 12 single
состо ние сохран етс . Далее процессы в схеме протекают аналогично, а на выходах триггеров формируетс последовательность 12-123-23-234-34-345-45-456-56-561-61-612-12 ... (в этой последовательности цифрами указаны еди ичные выходы триггеров 10-15). При смене пол рности сигналов на входах 1 и 2 наблюдаетс обратна последовательность 12-612-61-561-56-456-45-345-34-234-23-123-12 ... Реверс возможен с любого промежуточного состо ни триггеров.the state is saved. Further, the processes in the circuit proceed in a similar way, and at the outputs of the flip-flops a sequence 12-123-23-234-34-345-45-456-56-561-61-612-12 ... is formed ... (in this sequence, single outputs triggers 10-15). When the polarity of the signals at inputs 1 and 2 is changed, the reverse sequence 12-612-61-561-56-456-45-345-34-234-23-123-12 is observed ... Reverse is possible from any intermediate state of the flip-flops.
Claims (2)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU752190478A SU593314A1 (en) | 1975-11-20 | 1975-11-20 | Twelve-cycle reversible pulse distributor |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU752190478A SU593314A1 (en) | 1975-11-20 | 1975-11-20 | Twelve-cycle reversible pulse distributor |
Publications (1)
Publication Number | Publication Date |
---|---|
SU593314A1 true SU593314A1 (en) | 1978-02-15 |
Family
ID=20637615
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU752190478A SU593314A1 (en) | 1975-11-20 | 1975-11-20 | Twelve-cycle reversible pulse distributor |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU593314A1 (en) |
-
1975
- 1975-11-20 SU SU752190478A patent/SU593314A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU593314A1 (en) | Twelve-cycle reversible pulse distributor | |
SU807492A1 (en) | Terniary reversible n-digit pulse counter | |
SU720424A1 (en) | Binary-decimal to sequential binary code converter | |
SU733111A1 (en) | Counter on ring register | |
SU383042A1 (en) | FORMER OF CODE COMBINATIONS | |
SU785865A1 (en) | Device for converting parallel code into series one | |
SU1506435A1 (en) | Digital meter of ratio of time intervals | |
SU1298831A1 (en) | Pulse repetition frequency multiplier | |
SU372690A1 (en) | PULSE DISTRIBUTOR ;;; - x: ': ... o, "' 1 [YYSHO ^ I ;;;: ';;; -',:,! | |
SU799148A1 (en) | Counter with series shift | |
SU855531A1 (en) | Digital phase inverter | |
SU790349A1 (en) | Frequency divider with odd division coefficient | |
SU693538A1 (en) | Time interval-to-code converter | |
SU692091A1 (en) | Reversible n-digit pulse counter | |
SU488344A1 (en) | Reversible distributor | |
SU436341A1 (en) | DEVICE FOR SYNCHRONIZATION OF TWO TEAMS | |
SU493022A1 (en) | Decoder | |
SU533926A1 (en) | Adder | |
SU705689A1 (en) | Counter | |
SU1259494A1 (en) | Code converter | |
SU782164A1 (en) | Decimal counter | |
SU1076950A1 (en) | Shift register | |
SU488206A1 (en) | Device for adding | |
SU438103A1 (en) | Time discriminator | |
SU738177A1 (en) | Circular register counter |