SU589611A1 - Устройство дл делени двоичных чисел - Google Patents

Устройство дл делени двоичных чисел

Info

Publication number
SU589611A1
SU589611A1 SU742048599A SU2048599A SU589611A1 SU 589611 A1 SU589611 A1 SU 589611A1 SU 742048599 A SU742048599 A SU 742048599A SU 2048599 A SU2048599 A SU 2048599A SU 589611 A1 SU589611 A1 SU 589611A1
Authority
SU
USSR - Soviet Union
Prior art keywords
register
elements
inputs
private
bit
Prior art date
Application number
SU742048599A
Other languages
English (en)
Inventor
Владимир Федорович Ковалев
Тамара Степановна Панова
Original Assignee
Предприятие П/Я В-2969
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2969 filed Critical Предприятие П/Я В-2969
Priority to SU742048599A priority Critical patent/SU589611A1/ru
Application granted granted Critical
Publication of SU589611A1 publication Critical patent/SU589611A1/ru

Links

Landscapes

  • Complex Calculations (AREA)

Description

(54) УСТРОЙСТВО ДЛЯ ДЕЛЕНИЯ ДВОИЧНЫХ ЧИСЕЛ

Claims (2)

  1. Изобретение предназначено дл  выполнени  операции делени  и может широкое применение в цифровых вычислительных машинах. Известно устройство дл  делени  двоичных чисел, содержащее регистр частного, регистр делител  и сумматор l . В таких устройствах за каждый цикл определ етс  одна цифра частного и запись последней производитс  в первый разр д регистра частного Наиболее близким к изобретению техническим решением  вл етс  устройство дл  делени  двоичных чисел, содержащее регистр д«лител , регистр частного, блок анализа знаков, сумматор , блок выработки корректирующей единицы, блоки передачи кодов, два элемента И, два элемента ИЛИ, прИ чем группы выходов блока анализа зна ков подключены к входам соответствую щих элементов ИЛИ, выходы которых подключены к первьм входам соответст вующих элементов И, к вторым входам которых подключена шина управлени  устройства, выходы элементов И подключены к первьш входам соответствую щих блоков передачи кодов, вторые вх ды которых подключены к соответствую щим выходам регистра делител , выходы блоков передачу кодов подключены к соответствующим входам сумматора 2j. В этом устройстве запись единицы частного производитс  в первый разр д. После окончани  (П -1) циклов, в каждом КЗ которых Определ етс  одна цифра частного, необходимо потратить еще один цикл на сдвиг информации в регистре частного на один разр д влево. И только тогда в младший разр д возможна запись корректирующей единихш. Цель изобретени  - повышение быстродействи  устройства.Достигаетс  это тем, что выход первого элемента ИЛИ подключен к входу второго младшего разр да регистра частного/ выход блока выработки корректирующей единицы подключен к входу первого младшего разр да регистра частного . На чертеже приведено устройство дл  делени  двоичных чисел без восстановлени  остатка. Устройство содержит регистр 1 частного , блок 2 выработки корректирующе единицы, суг«1атор 3, два элемента И 4, 5, блоки б и 7 передачи ко,ов, два элемента ИЛИ 8, 9, регистр 10 делител , блок 11 анализа знаков. Перед началом вьлчислени  делимое записываетс  в сумматор 3, делитель в регистр 10, регистр 1 частного обн л етс . В первом цикле анализируетс  сочетание знаков сумматора 3 и регистра 10. Бели эти знаки одинаковы в сумматор передаетс  дополнительный код делител  со сдвигом на один разр д влево; если же знак сумматора не совпадает со знаком регистра 10 - в cSnvttjaTop передаетс  пр лой код делкгтел , записанного в регистр 10, сосдаигсм на один разр|зд влево. Вели в продвинутой сумме знак не совпадает со знаком регистра 10, то во второй разр д регистра 1 запись не производитс . Вели же знак продвинутой суммы совпадает со знаком регистра 10, то одновременно со сдви гом во второй разр д регистра 1 записываетс  единица. Число таких циклов равно ( где п -количество разр дов делимого (делител ) с учетом одного знакового разр да (мантисса П -1 раэр Ед). За пись корректирующей единн1ш в nepBbtft разр д по входу регистра 1 пршоводнтс  также в (И-1) цикле. Быстродействие предлагаемого усТ ройства по отношению к прототипу уве личиваетс  на один цикл,. Формула изобретени  Устройство дл  делени  дзоичиых чисел, содержащее регистр частного. регистр делител , блок анализа знаков , сумматор, блок выработки корректирующей единицы, блоки передачи кодов, два элемента И, два элемента ИЛИ, причем группы выходов блока анализа знаков подключены к входам соответствующих элементов ИЛИ, выходы которых подключены к первым вхоДсш соответствук ф1х элементов И, к втор«Ф4 входам которых подключена шина управлени  устройства, выходы элементов И подключены к первьм входам соответствующих блоков передачи кодов, вторые входы которых подключены к соответствуюощм выходам регистра делител , выходы блоков передачи кодов подключены к соответствующим входам сумматора, отличающее с   тем, что, с целью повьапе .ни  быстродействи , выход первого элемента ИЛИ подключен к зходу второго младшего разр да регистра част ного, выход блока выработки корректирующей единитда подключены к входу первого мпалщ его разр да регистра частного. Источники информации, прин тые во внимание при экспертизе: 1, Авторское свидетельство СССР 398948, М.кл Q 06 Г 7/39, 1971.
  2. 2. Папернов А.А. Логические основы ЦВТ, М., Наука 1968, с. 235; рис. 3.
SU742048599A 1974-08-05 1974-08-05 Устройство дл делени двоичных чисел SU589611A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU742048599A SU589611A1 (ru) 1974-08-05 1974-08-05 Устройство дл делени двоичных чисел

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU742048599A SU589611A1 (ru) 1974-08-05 1974-08-05 Устройство дл делени двоичных чисел

Publications (1)

Publication Number Publication Date
SU589611A1 true SU589611A1 (ru) 1978-01-25

Family

ID=20592483

Family Applications (1)

Application Number Title Priority Date Filing Date
SU742048599A SU589611A1 (ru) 1974-08-05 1974-08-05 Устройство дл делени двоичных чисел

Country Status (1)

Country Link
SU (1) SU589611A1 (ru)

Similar Documents

Publication Publication Date Title
SU589611A1 (ru) Устройство дл делени двоичных чисел
GB1179274A (en) An Improvement relating to the Justification of Operands in an Arithmetic Unit.
SU424147A1 (ru) Устройство для деления двоичных чисел
SU620972A1 (ru) Устройство сдвига влево на р разр дов дл ( ) кодов рида-маллера
SU485447A1 (ru) Устройство дл делени чисел с восстановлением остатка
US3235846A (en) Data processing system
SU815726A1 (ru) Цифровой интегратор
SU398948A1 (ru) УСТРОЙСТВО дл ДЕЛЕНИЯ ЧИСЕЛ БЕЗ ВОССТАНОВЛЕНИЯ ОСТАТКА
SU394775A1 (ru) УСТРОЙСТВО дл ВВОДА ИНФОРМАЦИИ
SU612246A1 (ru) Устройство дл делени
SU898425A1 (ru) Устройство дл делени
SU748409A1 (ru) Устройство дл умножени двоично- дес тичных чисел
SU999043A1 (ru) Устройство дл умножени
SU593211A1 (ru) Цифровое вычислительное устройство
SU401994A1 (ru) УСТРОЙСТВО дл ОПРЕДЕЛЕНИЯ МИНОРАНТ ДВОИЧНЫХ КОДОВ
SU754415A1 (ru) Устройство для деления двоичных чисел 1
SU556436A1 (ru) Устройство дл делени
SU370605A1 (ru) УСТРОЙСТВО дл ВЫЧИТАНИЯ
SU911520A1 (ru) Устройство дл возведени п-разр дных чисел в квадрат
SU363119A1 (ru) Регистр сдвига
SU690477A1 (ru) Цифровое устройство ограничени числа по модулю
SU771675A1 (ru) Цифро-веро тностное устройство дл делени чисел
SU482746A2 (ru) Устройство дл исключени ошибок округлени
SU788107A1 (ru) Устройство дл сложени чисел
SU926655A1 (ru) Устройство дл логарифмировани чисел