SU390526A1 - В П Т Б ФОНД v3^!>&PT(ia I - Google Patents

В П Т Б ФОНД v3^!>&PT(ia I

Info

Publication number
SU390526A1
SU390526A1 SU1678487A SU1678487A SU390526A1 SU 390526 A1 SU390526 A1 SU 390526A1 SU 1678487 A SU1678487 A SU 1678487A SU 1678487 A SU1678487 A SU 1678487A SU 390526 A1 SU390526 A1 SU 390526A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
test
output
register
information
Prior art date
Application number
SU1678487A
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to SU1678487A priority Critical patent/SU390526A1/ru
Application granted granted Critical
Publication of SU390526A1 publication Critical patent/SU390526A1/ru

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)

Description

1
Изобретение относитс  к области электронной вычислительной техники и может быть иснользовано в аппаратуре контрол  и настройки цифровых узлов ЭВМ.
Известны устройства, содержащие запоминающее устройство (ЗУ) дл  хранени  тестов, регистр теста, устройство записи информации из ЗУ в регистр теста, формирователи входных и выходных сигналов, коммутационное устройство и устройство сравнени .
К недостаткам этих устройств следует отнести:
больщое количество переключателей, необходимое дл  коммутации входных и выходных контактов провер емого цифрового узла;
большое количество разр дов регистров;
сложную схему контрол  исправности входных и выходных формирователей и коммутационного устройства.
Целью изобретени   вл етс  уменьшение количества переключателей в коммутационной схеме и количества разр дов регистров в регистре теста при одновременном упрощении схемы контрол  исправности входных и выходных формирователей и коммутационного устройства.
Эта цель достигаетс  тем, что запоминающа   чейка любого из разр дов регистра теста подключена через выходной формирователь и переключатель коммутационного замкнутого устройства и через параллельно включенные им схему совпадени  и входной формирователь к входному контакту провер емого цифрового узла.
Функциональна  схема предлагаемого многоканального устройства тестового контрол  цифровых узлов ЭВМ показана на чертеже.
Устройство работает следующим образом.
Провер емый узел 1 имеет п контактов, каждый из которых может быть входным илп выходным. Тестова  информаци  из ЗУ 2 через устройство записи 3 записываетс  в регистр теста 4.
Если, например, первый контакт провер емого узла  вл етс  входным, то переключатель 5 замыкаетс , и информаци  с запоминающей  чейки первого разр да регистра теста 4 через выходной формирователь 6 поступает на этот контакт. Одновременно эта же информаци  через входной формирователь 7 цоступает на схему сравнени  8, где сравниваетс  с исходной информацией, хран щейс  в  чейке пам ти первого разр да
регистра теста 4. Несовпаденпе информации фиксируетс  индикатором, .который на чертеже не показан. С помощью такого подключени  осуществл етс  контроль исправности формирователей 6, 7 и переключателей 5коммутатора 9.
Если, например, первый контакт провер емого узла /  вл етс  .выходным, то переключатель 5 коммутатора 9 размыкаетс . В этом случае информаци  с выходного контакта провер емого узла через входной формирователь 7 поступает на схему сравнени  8, где сравниваетс  с контрольной, хран щейс  . в этом случае в  чейке пам ти первого разр да регистра теста 4. Несовпадение информации фиксируетс  с помощью обычного индикаторного устройства. При этом указываетс  на неисправность провер емого узла по данному выходному каналу.
Подключение схем формирователей 6,7с. помощью переключателей 5 коММутатора Я выполненное в соответствии со схемой, показанной на чертеже, позвол ет вдвое уменьшить число контактов 5 и вдвое уменьшить число элементов регистра теста 4. При этом очевидно, что информаци  в регистре теста не будет разделена на самосто тельные массивы входной и выходной контрольной информации . Запись ее будет производитьс  в
регистр с числом разр дов, равным числу входов-выходов провер емого узла, в пор дке , соответствующем расположению входоввыходов на самом узле.
Предмет изобретени 
Многоканальное устройство тестового контрол  цифровых узлов ЭВМ, содержащее запоминающее устройство дл  хранени  тестов, регистр теста, устройство записи информации из за1поминающего устройства в регистр теста , формирователи выходных и входных сигналов , коммутационное устройство и устройства сравнени , .отличающеес  тем, что, с целью упрощени  устройства, запоминающа   чейка любого из разр дов регистра теста подключена через выходной формирователь и переключатель коммутационного устройства и через параллельно включенные им схему совпадени  и входной формирователь к входному контакту провер емого цифрового узла.
SU1678487A 1971-07-06 1971-07-06 В П Т Б ФОНД v3^!>&PT(ia I SU390526A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1678487A SU390526A1 (ru) 1971-07-06 1971-07-06 В П Т Б ФОНД v3^!>&PT(ia I

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1678487A SU390526A1 (ru) 1971-07-06 1971-07-06 В П Т Б ФОНД v3^!>&PT(ia I

Publications (1)

Publication Number Publication Date
SU390526A1 true SU390526A1 (ru) 1973-07-11

Family

ID=20482000

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1678487A SU390526A1 (ru) 1971-07-06 1971-07-06 В П Т Б ФОНД v3^!>&PT(ia I

Country Status (1)

Country Link
SU (1) SU390526A1 (ru)

Similar Documents

Publication Publication Date Title
SU390526A1 (ru) В П Т Б ФОНД v3^!>&PT(ia I
SU905859A1 (ru) Посто нное запоминающее устройство
RU2097827C1 (ru) Автоматизированная система диагностирования цифровых устройств
SU1010660A1 (ru) Устройство дл контрол оперативной пам ти
SU1411754A1 (ru) Устройство дл контрол логических блоков
SU1040526A1 (ru) Запоминающее устройство с самоконтролем
SU443337A1 (ru) Устройство дл проверки электрического монтажа
SU1105944A1 (ru) Запоминающее устройство с самоконтролем
SU1539782A2 (ru) Устройство дл тестового контрол цифровых блоков
SU598082A1 (ru) Устройство дл тестового контрол цифровых узлов
SU556494A1 (ru) Запоминающее устройство
SU1010651A1 (ru) Запоминающее устройство с самоконтролем
SU1026163A1 (ru) Устройство дл управлени записью и считыванием информации
SU1553927A1 (ru) Устройство дл контрол правильности соединений электромонтажа
SU363201A1 (ru) Библиотека
SU694863A1 (ru) Устройство дл тестового контрол цифровых узлов электронных вычислительных машин
SU496550A1 (ru) Устройство многоканального ввода
SU1013960A1 (ru) Устройство дл контрол цифровых узлов
SU1465836A1 (ru) Устройство дл функционального контрол цифровых узлов
SU561965A1 (ru) Устройство дл обнаружени неисправностей цифровых систем
SU1120502A1 (ru) Многоканальное устройство дл включени резервных радиостанций
SU1023394A1 (ru) Двухканальное запоминающее устройство
SU634291A1 (ru) Устройство дл контрол электрического монтажа
SU739650A1 (ru) Динамическое запоминающее устройство на полупроводниковых приборах
SU1606978A1 (ru) Устройство дл контрол монтажных соединений