SU233296A1 - - Google Patents

Info

Publication number
SU233296A1
SU233296A1 SU1178242A SU1178242A SU233296A1 SU 233296 A1 SU233296 A1 SU 233296A1 SU 1178242 A SU1178242 A SU 1178242A SU 1178242 A SU1178242 A SU 1178242A SU 233296 A1 SU233296 A1 SU 233296A1
Authority
SU
USSR - Soviet Union
Prior art keywords
circuit
numbers
input
phase
circuits
Prior art date
Application number
SU1178242A
Other languages
English (en)
Original Assignee
Н. Н. Быченок , Ю. Л. Иваськив Институт кибернетики Украинской ССР
Publication of SU233296A1 publication Critical patent/SU233296A1/ru

Links

Description

ДЕСЯТИЧНОЕ ВЫЧИСЛИТЕЛЬНОЕ УСТРОЙСТВО
Известны дес тичные вычислительные устройства последовательного действи , состо щие из преобразователей фазо-импульсного представлени  чисел в пространственно-импульсное представление чисел, преобразователей пространственно-импульсного представлени  чисел в фазо-импульсное представление чисел суммирующего и множительного блоков , логические схемы и блок микропрограммного управлени .
Структура известного устройства сложна и требует большого количества оборудовани .
Предлагаемое устройство отличаетс  тем, что в нем выходы входного преобразовател  фазо-импульсного представлени  чисел в пространственно-импульсное представление чисел подключеиы ко входам преобразователей пространственно-импульсиого представлени  чисел в фазо-импульсное представление чисел суммирующего и множительного блоков и через схемы «И ко входу декодирующей схемы блока микропрограммного управлени .
Это позвол ет упростить устройство.
На чертеже изображена схема предлагаемого устройства.
дов микрооиераций в пространственно-импульсное представлен ;-; чисел. Выходы схемы 1 соедин ютс  со входами схемы (преобразовател ) 2 дл  преобразовани  пространственно-импульсного представлеии  чисел слагаемых в фазо-импульсное представление чисел; со входами схемы (преобразовател ) 3 дл  преобразовани  пространственно-имиульсного представлени  чисел сомножителей в фазоимпульсное представление ч)сел и через схемы 4-7 «И со входами декодирующей схемы 8 блока микропрограммного управлени  (на чертеже не иоказаи).
Схемы 4-7 «И раздел ют работу устройства в режиме выполнени  операции умножени  или сложени  (сигнал с выхода схемы I поступает на вход схемы 5 или 2} от работы в режиме устройства микропрограммиого уиравлени  (сигнал с выхода схемы / поступает на вход схемы 8). Количество схем 4-7 «И оиредел етс  количеством микроопераций , требуемых дл  выполнени  в устройстве арифметических оиераций и обычно равно
20-30. Управление схемами 4-7 «П, а также управление схемами 9-10 «И (св зь по входам 11 и 12) осуществл етс  с помощью сигналов, постуиающих по входу 13 от устройства управлени  мащины, в которой ириНа входе схемы / сто т две схемы 14 и 15 «ИЛИ, которые собирают фазо-импульсные сигналы перемножаемых или складываемых цифр, а также коды микроопераций.
По выходу 16 схемы 8 поступает сигнал, разрешающий считывание сигналов цифр переносов (при умножении) через соответствующую схему 17 «И на выходе матрицы умножени  (выход 18.
Дл  разъ снени  принципа работы предлагаемого вычислительного устройства рассмотрим его работу в режимах сложени  и умножени .
Режим сложени . Выполнению собственно операции сложени  предшествует передача кода микрооперации сложени  из регистра хранени  кодов микроопераций ио входу II и 12 через схемы 9-10 «И и 14, 15 «ИЛИ на входы схемы /. Управлеиие ирохождением этого кода через схемы 9 н 10 «И осуществл етс  с помощью сигнала, ироход щего по входу 3 от устройства управлени  машиной в целом.
Фазо-импульсное представление кода микрооперации сложени  преобразуетс  схемой 1 в пространственно-имиульсное, которое в форме импульсного сигнала поступает в одну из схем 4-7 «И, расположенных на входе схемы 8. Наличие на входе 13 управл ющего сигнала разрешает поступление указанного пространственно-импульсного представлени  кода микрооперации сложени  через схемы 4-7 «И на вход схемы 8.
Носле дешифрации в схеме 8 код микрооперации сложени  по вл етс  в форме управл ющих сигналов на выходах 16 и 19 этой схемы . Полученные таким образом сигиалы разрешают выполнение собственно операции сложеии .
Но входам 20 и 21 на вход вычислительного устройства поступают фазо-имиульсные сигналы цифр одноименных разр дов слагаемых, начина  с младщих. Нроход  вначале через схемы 22, 23 «И и 14, 15 «ИЛИ, эти сигналы по вл ютс  на входе схемы 1. Управление схемами 22, 23 «И осуществл етс  сигналом, приход щим по выходу 19 схемы 8.
Носле преобразоваии  фазо-имиульсных сигналов цифр слагаемых в схеме 1 на выходе этой схемы по вл етс  пространственноимпульсное иредставлеиие входных чисел, которые поступают на входы схем 2 и 3. Благодар  иаличию управл ющего сигнала на входе 13 с выхода 24 схемы 2 будут считаны через схему 25 «И фазо-имиульсные сигналы суммы входных чисел (выход 26).
Режим умножени . -Носле установки в регистре микроопераций кода начальной микрооперации умножени , этот код поступает по входам // и 12 в цепь, рассмотренную выше при отработке начала микрооперации сложеии , и вызывает по вление на выходах /Я 27 и 28 схемы 8 управл ющих сигналов.
Затем на вход вычислительного устройства ио входам 29 и 21 через схемы 22, 23 «И и
14, 15 «ИЛИ иостуиают фазо-импульсные сигналы цифр множи1Мого и множител . Управление ирохождением этих сигналов через схемы 22, 23 «И осуществл етс  с помощью сигнала, приход щего по выходу 19 схемы 8.
Носле преобразовани  фазо-импульсных сигналов цифр сомножителей в схеме ) на выходе этой схемы по вл етс  иространственноимиульсиое представление входных чисел, которое поступает на входы схем 2 и 3. Благодар  наличию управл ющих сигналов на выходах 27 и-28 со схемы 3 будут считаны через схемы 17, 29 «И фазо-имаульсные сигналы поразр диых произведений по mod 10 (выход 30) и иереносов (выход 18).
Затем вычислительное устройство снова работает в режиме установки схемы 8 в новое состо ние дл  управлени  отработкой следующей микрооперации - сложени  нолученных поразр дных произведений по mod 10 и
соответствующих переносов. Выполнение микрооперации приводит к по влению на выходе схемы 2 (выход 26) цифр частичного произведени .
Предмет и з о б р е т е и и  
Дес тичное вычислительиое устройство последовательиого действи , состо щее из преобразователей фазо-импульсиого представлени 
чисел в иространственно-импульсное представление чисел, преобразователей пространственно-импульсного иредставлени  чисел в фазо-импульсное представление чисел суммирующего и множительного блоков, логические
схемы и блок микропрограммного управлени , отличающеес  тем, что, с целью упрощени  устройства, в ием выходы входиого преобразовател  фазо-импульсного представлени  чисел в пространственно-имиульсное представлеиие чисел подключены ко входам преобразователей пространственно-импульсного представлени  чисел в фазо-импульсное представление чисел суммирующего и множительного блоков и через схемы «И ко входу декодирующей схемы блока микропрограммного управлени .
SU1178242A SU233296A1 (ru)

Publications (1)

Publication Number Publication Date
SU233296A1 true SU233296A1 (ru)

Family

ID=

Similar Documents

Publication Publication Date Title
SU233296A1 (ru)
SU1734212A1 (ru) Устройство дл вычислени остатка по модулю 2 @ +1
RU2248094C2 (ru) Устройство преобразования из десятичной системы счисления в двоичную
SU734669A1 (ru) Преобразователь правильной двоичной дроби в двоично-дес тичную дробь и целых двоично-дес тичных чисел в двоичные
SU1495785A1 (ru) Устройство дл умножени
SU1548785A1 (ru) Мультиконвейерное вычислительное устройство
SU666538A1 (ru) Преобразователь двоичного кода в двоично-дес тичный код
SU1569823A1 (ru) Устройство дл умножени
SU1185328A1 (ru) Устройство дл умножени
SU817704A1 (ru) Устройство дл умножени дес тич-НыХ чиСЕл
SU1626252A1 (ru) Множительное устройство
SU357561A1 (ru) Устройство для умножения
SU1672440A1 (ru) Устройство дл делени
SU744977A1 (ru) Преобразователь частоты в код
SU140268A1 (ru) Устройство дл преобразовани чисел, представленных в дес тично-шестидес тичной системе счислени (градусы, часы, минуты, секунды), в двоичную систему счислени
SU628487A1 (ru) Устройство дл возведени двоичных чисел в квадрат
SU752334A1 (ru) Устройство дл возведени в степень
SU1668979A1 (ru) Устройство дл умножени
SU809150A1 (ru) Преобразователь двоичного кодаВ дВОичНО-дЕС ТичНый
SU922723A1 (ru) Преобразователь двоично-дес тичного кода в двоичный
SU1529458A1 (ru) Преобразователь кодов
SU714391A2 (ru) Преобразователь двоичного кода смешанных чисел в двоично-дес тичный код
SU717754A1 (ru) Преобразователь двоично-дес тичных чисел в двоичные
SU742922A1 (ru) Преобразование дес тичного кода в двоичный код
SU798798A1 (ru) Преобразователь дробных двоичныхчиСЕл B дЕС ТичНыЕ