SU1501060A1 - Самодиагностируемый парафазный элемент И - Google Patents
Самодиагностируемый парафазный элемент И Download PDFInfo
- Publication number
- SU1501060A1 SU1501060A1 SU874256897A SU4256897A SU1501060A1 SU 1501060 A1 SU1501060 A1 SU 1501060A1 SU 874256897 A SU874256897 A SU 874256897A SU 4256897 A SU4256897 A SU 4256897A SU 1501060 A1 SU1501060 A1 SU 1501060A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- paraphase
- elements
- inputs
- output
- Prior art date
Links
Landscapes
- Tests Of Electronic Circuits (AREA)
- Logic Circuits (AREA)
Abstract
Изобретение относитс к вычислительной технике и может быть использовано при проектировании дискретных систем с высокой достоверностью функционировани , работа которых основана на использовании парафазной логики. Цель изобретени - повышение достоверности функционировани . Дл этого парафазный элемент И содержит элемент И 1, элемент ИЛИ 2, элементы НЕРАВНОЗНАЧНОСТЬ 3, 4, элементы И 5-7, элемент РАВНОЗНАЧНОСТЬ 8, информационные входы 9-12, информационные выходы 13, 14, выход 15 ошибки и вход 16 режима. Повышение достоверности функционировани достигаетс за счет контрол информации на входе элемента И и неисправностей в самом элементе И. 2 ил.
Description
/7
/3
сд
//. п/А
05
8
15
фи.1
3150
Изобретение относитс к вычислительной технике и может быть использовано при проектировании дискретных систем с высокой достоверностью функ- ционировани , работа которых основана на использовании парафазной логики.
Цель изобретени - повышение достоверности функционировани .
На фиг. 1 представлена функцио- нальна схема парафазного элемента И; на фиг. 2 - таблица истинности парафазного элемента И.
Парафазный элемент И содержит эле
мент И 1, элемент ИЛИ 2, элементы НЕРАВНОЗНАЧНОСТЬ 3 и 4, элементы И 5-7, элемент РАВНОЗНАЧНОСТЬ 8, информационные входы 9-12, информационные выходы 13 и 14, выход 15 ошибки и вход 16 режима.
В таблице показано соответствие выходных сигналов парафазного элемента и поступающих входных сигналов. Самодиагностируемьй парафазный элемент И работает следующим образом .
Правильное функционирование элемента осуществл етс в том случае, если на его вход подаютс в соответ- ,ствии с таблицей истинности, представленной на фиг. 2,.входные воздействи под номером 5, 6, 9 и 10. В остальных случа х на выходе 15 формируетс сигнал, эквивалентный 1. Так, если на вход 9 и 10 поступает код 0,0, то с выхода элемента НЕРАВНОЗНАЧНОСТЬ 3 снимаетс сигнал, эквивалентный О. Тогда с выхода элемента И 5 снимаетс также нулевой сигнал, элементы И 6 и 7 закрываютс . На выходах. 13, 14 формируетс код 0,0, что фиксируетс элементом РАВНОЗНАЧНОСТЬ 8. Дл боле полного вы влени одиночных неисправностей на выходах элементов парафазного элемента в него введен элемент 17 коммутации, В режиме самопроверки на входы 9-12 подаетс п тое входное воздействие , 1 ; 0,1 и сигнал на вход 16. В этом случае на выходе 15 должен по витьс сигнал, эквивалент- ньй 1, что свидетельствует об исправной работе устройства.
Одновременно провер етс и элемен коммутации.
0
0
5
0
5
0
5
0
Claims (1)
- Формула изобретениСамодиагностируемый парафазный элемент И, содержащий первый элемент И и элемент ИЛИ, причем первый вход первого элемента И соединен с первым информационным входом парафазного элемента, второй информационный вход которого соединен с вторым входом первого элемента И, первый вход элемента ИЛИ вл етс третьим информационным входом парафазного элемента, отличающийс тем, что, с целью повышени достоверности функционировани парафазного элемента в него введены два элемента НЕРАВНОЗНАЧНОСТЬ , элемент РАВНОЗНАЧНОСТЬ , три элемента И и элемент коммутации , причем, четвертый информационный вход парафазного элемента соединен с первым информационным входом элемента коммутации, второй ин- гформационньй вход которого подключен к шине потенциала логического нул парафазного элемента, вход задани режима которого соединен с управл ющим входом элемента коммутации, второй вход элемента ИЛИ обьединен с первым входом первого элемента НЕРАВНОЗНАЧНОСТЬ и подключен к выходу элемента коммутации, второй вход первого элемента НЕРАВНОЗНАЧНОСТЬ соединен с первым входом первого элемента И, первый и второй входы второго элемента НЕРАВНОЗНАЧНОСТЬ соединены с первым входом элемента ИЛИ и вторым входом первого элемента И соответственно, выходы первого и второго элементов НЕРАВНОЗНАЧНОСТЬ соединены соответственно с первым и вторым входами второго элемента И, выход которого соединен с первыми входами третьего и четвертого элементов И, выходы первого элемента И и элемента ИЛИ соединены с вторыми входами соответственно третьего и четвертого элементов И, вькоды которых соединены соответственно с первым и вторым входами элемента РАВНОЗНАЧНОСТЬ и вл ютс соответственно первым и вторым информационными выходами парафазного элемента, выход ошибки которого подключен к выходу элемента РАВНОЗНАЧНОСТЬ.Фие.2
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874256897A SU1501060A1 (ru) | 1987-06-04 | 1987-06-04 | Самодиагностируемый парафазный элемент И |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874256897A SU1501060A1 (ru) | 1987-06-04 | 1987-06-04 | Самодиагностируемый парафазный элемент И |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1501060A1 true SU1501060A1 (ru) | 1989-08-15 |
Family
ID=21308886
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU874256897A SU1501060A1 (ru) | 1987-06-04 | 1987-06-04 | Самодиагностируемый парафазный элемент И |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1501060A1 (ru) |
-
1987
- 1987-06-04 SU SU874256897A patent/SU1501060A1/ru active
Non-Patent Citations (1)
Title |
---|
Поспелов Д.А. Логические методы анализа и синтеза схем. - М.: Энерги , 1974, с. 197, рис. 4-31в. Селлерс Ф. Методы обнаружени огоибок в работе ЭЦВМ:-М.: Мир, 1972, с. 160,рис. 9.4. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS59114652A (ja) | ウォッチドッグ・タイマ回路 | |
SU1501060A1 (ru) | Самодиагностируемый парафазный элемент И | |
SU1218386A1 (ru) | Устройство дл контрол схем сравнени | |
SU1091167A1 (ru) | Устройство дл контрол источника последовательности импульсов | |
SU608277A1 (ru) | Резервированное устройство | |
SU1444744A1 (ru) | Программируемое устройство дл вычислени логических функций | |
SU1675874A1 (ru) | Устройство дл ввода информации | |
SU552737A1 (ru) | Устройство дл управлени переключением резерва | |
SU1513440A1 (ru) | Настраиваемое логическое устройство | |
SU1654826A1 (ru) | Устройство дл контрол последовательностей сигналов | |
SU1667241A1 (ru) | Многофункциональный логический элемент | |
SU1332381A1 (ru) | Регистр сдвига с самоконтролем | |
SU712960A1 (ru) | Устройство дл контрол дешифраторов | |
SU1297221A1 (ru) | Устройство делени частоты импульсов с контролем | |
SU798853A1 (ru) | Процессор с реконфигурацией | |
SU1451701A1 (ru) | Мажоритарное микропроцессорное устройство | |
SU1045395A1 (ru) | Многофункциональный логический модуль | |
SU1287184A1 (ru) | Устройство коммутации дл систем многоканального контрол и управлени | |
SU1451780A1 (ru) | Трехканальное мажоритарное резервированное запоминающее устройство | |
SU1283743A1 (ru) | Устройство дл контрол преобразовани информации | |
SU1045396A1 (ru) | Цифровой элемент сравнени | |
RU2030107C1 (ru) | Парафазный преобразователь | |
SU1264206A1 (ru) | Устройство коммутации дл систем многоканального контрол и управлени | |
SU1215137A1 (ru) | Запоминающее устройство с коррекцией информации | |
RU1783620C (ru) | "Трансл тор кода "1 из 3" в код "1 из 4" |