SU1045396A1 - Цифровой элемент сравнени - Google Patents
Цифровой элемент сравнени Download PDFInfo
- Publication number
- SU1045396A1 SU1045396A1 SU813370225A SU3370225A SU1045396A1 SU 1045396 A1 SU1045396 A1 SU 1045396A1 SU 813370225 A SU813370225 A SU 813370225A SU 3370225 A SU3370225 A SU 3370225A SU 1045396 A1 SU1045396 A1 SU 1045396A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- transistors
- resistors
- bases
- digital
- emitters
- Prior art date
Links
Abstract
ЦИФРОВОЙ ЭЛЕМЕНТ СРАВНЕНИЯ содержащий четыре транзистора и три резистора, соединенные с шинами источника питани , отличающийс , тем, что, с целью повышени надежности, в него введено дв транзистора, причем базы первого и второго транзисторов соединены соответственно с входными клеммами, с эмиттерами противоположных транзисторов и с базами третьего и четвертого транзисторов, коллекторы которых соединены с коллекторами п того и шестого транзисторов -и через первый и второй резисторы - с шиной питани соответственно, эмиттеры третьего и п того .транзисторов и четвертого и шестого транзисторов объединены к соединены с общей шиной , базы п того и шестого транзисторов соединены с коллектором второго и первого транзисторов соответственно и через третий резистор с шиной источника питани .
Description
Изобретение относитс к вычислительной технике, микроэлектронике и может быть использовано при. построении устройств контрюл и диагностики цифровых устройств обработки информации .
Известны устройства, обеспечивающие выполнение функции сравнени двух одноразр дных чисел 1.
. Однако такие устройства обладаю сложной конструкцией, так как состо т из большого числа составных копонентов , что снижает их надежность и быстродействие, обладают сложной системой питани , что ухудшает их .технологичность.
Наиболее близким по технической сущности к предлагаемому относитс цифровой элемент сравнени , содержащий четыре транзистора и семь ;резисторов и имеющий два входа и три выхода С 2 . .
Однако известный элемент конструктивно сложен, так как содержит 11 компонент;, имеет сложную систему питани и низкое быстродействие; кроме того, вследствие сложности конструкции элемент рбладает низкой надежностью.
Цель изобр етени - повыше.ние надежности цифрового элемента сравнени путем упрощени его конструкции
Предлагаемый .цифровой элемент сравнени реализован на шести транзисторах и трех резисторах и имеет ;два входа и три выхода. ; Поставленна цель достигаетс тем, что в цифровой элемент сравнени , содержащий четыре транзистора и три резистора, соединенные с шинами источник.а питани ,, введено два транзистора, причем базы первог и второго транзисторов соединены соответственно с входнымиклеммами, с эмиттерами противоположных транзисторов и с базами третьего и четвертого транзисторов, коллекторы которых соединены с коллекторами п того и шестого транзисторов и через первый и второй резисторы - с шиной питани соответственно, эмиттеры третьего и п того транзисторов и четвертого и шестого транзисторов объединены и соединены с обще шиной, базы п того и шестого трант зисторов соединены с коллектором второго и первого транзисторов соответственно и через третий резистор с шиной источника питани .
На чертеже представлена принципиальна схема цифрового элемента сравнени .
Схема содержит входы 1 и 2 элемента , транзисторы 3-8, резисторы 9-11, энергетические выводы 12, выходы 13 - 15 элемента, энергетический вывод 16.
Цифровой элемент сравнени функционирует следующим образом.
В статическом положении сигналы на входах элемента отсутствуют и, следовательно, с выхода элемента результат сравнени чисел не снимаетс ,
В динамике на входы поступают двоичные коды сравниваемых чисел А и 6 . При этом с одного из выходов элемента в конкретный момент времени снимаетс единичный сигнал, соответствующий одному из трех возмож нык вариантов результата сравненн .
Описание работы элемента представлено в таблице.
По сним функицонирование данного элемента на конкретном примере.
Пусть на первый вход поступает сигнал, эквивалентный логической единице, а на второй - нулю. Тогда транзистор 4 будет закрыт, а транзистор 3 открыт. Следовательно, на выходе транзистора 3 будет сигнал эквивалентный логическому нулю. Этот сигнал поступает на базы транзисторов 7 и 8, вследствие чего данные транзисторы также оказываютс в закрытом состо нии. Транзистор 4 открыт, а на базы транзисторов б и-5 поступают сигналы с входов 1 и 2 -соответственно. Следовательно , дл рассматриваемого случа , транзистор 6 открыт ина выходе 13 имеетс сигнал, эквивалентный логическому нулю, а транзистор 5 - закрыт , что определ ет логическую единицу на выходе 15.
Аналогичным образом данный элемент сравнени функционирует при других значени х входной информации . Результаты сравнени чисел при этих случа х представлены в указанной таблице.
. Таким образом, предлагаемый цифровой элемент сравнени выполн ет операции сравнени двух одноразр дных чисел.
При этом элемент прост, так как реализован на основе дев ти компонентов (прототип состоит из одиннад;цати компонентов); имеет простую систему питани ; обладает регул рно конструкцией и структурой, так как составные его компоненты соединены однотипно, что определ ет его технологичность при. производстве , элемент обладает более высоким быстродействием , чем прототип, так как состоит всего из двух каскадов последовательно соединенных транзисторов; вследствие простоты конструк- ции элемент более надежен.
Предлагаемый цифровой элемент сравнени целесообразно использовать при построении устройств KOJ Tрол и диагностики блоков обработки информации, а также при проектирог вании интегральных и других схем раэличного применени , что позволит
упростить их конструктивную сложность , повысить быстродействие, повысить надежность, а следовательно,
и сократить стоимость, что в целом .может дать существенный положительный эффект.
О 1 О
1
1
о о
1 о о
1 о
Claims (1)
- . ЦИФРОВОЙ ЭЛЕМЕНТ СРАВНЕНИЯ, содержащий четыре транзистора и три резистора, соединенные с шинами источника питания, отличающий с я. тем, что, с целью повышения надежности, в него введено два транзистора, причем базы первого и второго транзисторов соединены соот ветственно с входными клеммами, с эмиттерами противоположных транзисторов и с базами третьего и четвертого транзисторов, коллекторы которых соединены с коллекторами пятого и шестого транзисторов и через первый и второй резисторы - с шиной питания соответственно, эмиттеры третьего и пятого транзисторов и четвертого и шестого транзисторов объединены и соединены с общей шиной, базы пятого и шестого транзисторов соединены с коллектором второ го и первого транзисторов соответственно и через третий резистор с шиной источника питания.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU813370225A SU1045396A1 (ru) | 1981-12-21 | 1981-12-21 | Цифровой элемент сравнени |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU813370225A SU1045396A1 (ru) | 1981-12-21 | 1981-12-21 | Цифровой элемент сравнени |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1045396A1 true SU1045396A1 (ru) | 1983-09-30 |
Family
ID=20988171
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU813370225A SU1045396A1 (ru) | 1981-12-21 | 1981-12-21 | Цифровой элемент сравнени |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1045396A1 (ru) |
-
1981
- 1981-12-21 SU SU813370225A patent/SU1045396A1/ru active
Non-Patent Citations (1)
Title |
---|
1. Авторское свидетельство ССС 325706, кл. Н 03 К 19/00, 1970. 2. Авторское свидетельство СССР 441669, кл. С 05 В 1/03, 22.11.72 ; (прототип). * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5321368A (en) | Synchronized, digital sequential circuit | |
US3691538A (en) | Serial read-out memory system | |
GB1249762A (en) | Improvements relating to priority circuits | |
US4093993A (en) | Bit-slice type large scale integrated circuit with multiple functions on a one-chip semiconductor device | |
SU1045396A1 (ru) | Цифровой элемент сравнени | |
US4477918A (en) | Multiple synchronous counters with ripple read | |
US4583012A (en) | Logical circuit array | |
US3345574A (en) | Ring-counter employing plural andgates per stage that simultaneously connect associated and subsequent stages to avoid switching delay | |
US2998192A (en) | Computer register | |
US3112403A (en) | Electroluminescent information processing circuit | |
GB1246765A (en) | Solenoid error checking apparatus | |
GB1277181A (en) | Binary register system | |
US4071904A (en) | Current mode multiple-generating register | |
US3519845A (en) | Current mode exclusive-or invert circuit | |
US3427470A (en) | Multiple level logic circuits | |
KR940003251Y1 (ko) | 벨트-인 테스트 로직을 포함한 바이너리 카운터 회로 | |
CA1109128A (en) | Ternary logic circuits with cmos integrated circuits | |
KR900008721Y1 (ko) | 퍼스널 컴퓨터용 데이타 버스 제어회로 | |
SU453688A1 (ru) | Схема для сравнения двоичных чисел | |
US3824589A (en) | Complementary offset binary converter | |
SU451080A1 (ru) | Микропрограммное устройство управлени | |
SU506129A1 (ru) | Логический модуль | |
ES432837A1 (es) | Un elemento de conmutacion electronica mejorado. | |
SU997252A1 (ru) | Логический элемент | |
SU1133591A1 (ru) | Устройство дл сравнени чисел с допусками |