SU1476467A2 - Устройство дл восстановлени работы процессора - Google Patents

Устройство дл восстановлени работы процессора Download PDF

Info

Publication number
SU1476467A2
SU1476467A2 SU874321426A SU4321426A SU1476467A2 SU 1476467 A2 SU1476467 A2 SU 1476467A2 SU 874321426 A SU874321426 A SU 874321426A SU 4321426 A SU4321426 A SU 4321426A SU 1476467 A2 SU1476467 A2 SU 1476467A2
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
error
processor
register
Prior art date
Application number
SU874321426A
Other languages
English (en)
Inventor
Анатолий Моисеевич Заяц
Сергей Владимирович Яковлев
Original Assignee
Пушкинское высшее училище радиоэлектроники противовоздушной обороны
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Пушкинское высшее училище радиоэлектроники противовоздушной обороны filed Critical Пушкинское высшее училище радиоэлектроники противовоздушной обороны
Priority to SU874321426A priority Critical patent/SU1476467A2/ru
Application granted granted Critical
Publication of SU1476467A2 publication Critical patent/SU1476467A2/ru

Links

Landscapes

  • Hardware Redundancy (AREA)

Abstract

Изобретение относитс  к вычислительной технике ,в частности, к устройствам дл  восстановлени  работы процессора, может быть применено в процессорах малой и средней производительности с реализованным режимом диагностики и  вл етс  усовершенствованием изобретени  по а.с. N 1179342. Цель изобретени  - повышение достоверности за счет обеспечени  возможности распознавани  причин, вызвавших ошибку при обработке данных в процессоре, и автоматического перевода процессора в режим диагностировани  дл  локализации отказа. Устройство дл  восстановлени  работы процессора содержит блок локальной пам ти, три регистра, коммутатор, дешифратор микрокоманд, восемь схем И, п ть триггеров, таймер, счетчик, элемент задержки. В режиме обработки команд при наличии ошибки устройство повтор ет выполнение микрокоманды, исполненной с ошибкой. При многократной ошибке устройство автоматически вызывает диагностическую программу, котора  генерирует специальные коды дл  локализации неисправности. 1 ил.

Description

Изобретение относитс  к вычислительной технике и может быть применено в процессорах дри диагностировании .
Цель изобретени  - обеспечение возможности распознавани  причин, вызвавших ошибку при обработке данных , и автоматического перевода устройства в режим ди.чгностчротзани  дл  локализации отказа.
На чертеже приведена структурна  схема предлагаемого устройства дл  восстановлении работы процессора.
Устройство содгр/чнi б. 1 локальной пам ти, бу.рнг. й -.р- нстп 2, регистр 3 г;ор., р-.- ;у;-птг р 4,
дешифратор 5 микрокоманд, первый триггер 6, второй триггер 7, третий триггер 8,четвертый триггер 9, первый 10, второй 11, третий 12. четвертый 13, п тый 14 и шестой 15 элементы И, первый элемент ИЛИ 16, вход 17 микрокоманд устройства, вход 18 синхронизации устройства, «ыг-сопкую игику 19 устройства, вход 20 шп  кп устройства , регистр 21 отгнпок, второй элемент ИЛИ 22, п тый триггер 23, седьмой элемент И 2-, 25, счетчик 26, восьмой элемент И 27, элемент 28 з п.оржки, лыхог. 2е - диагностик: уотпойст  , Трм топ 23 предназначен дл  рйзрепгпи г.аботьг
О5
о
таймера по сигналу ошибки, зафиксированной в регистре 21,
Седьмой элемент И 24 обеспечивает прохождение импульса с выхода элемента ИЛИ 22 при наличии ошибки в регистре 21 .
Таймер 25 определ ет врем , в течение которого осуществл етс  подсчет количества ошибок, зафиксирован ных в регистре 21„
Счетчик 26 производит подсчет количества ошибок, возникающих при обработке команд, за врем  определени  таймером 25,
Восьмой элемент И 27 коммутирует на выход 29 сигнал, обеспечивающий вызов микрокоманды, автоматически перевод щей устройство в режим диагностировани .
Устройство работает следующим образом .
Под управлением микрокоманд, код которых поступает на дешифратор 5 микрокоманд, кажда  микрокоманда за- дает два операнда в блоке 1 локальной пам ти и функцию выполн емую над ними. Запись результата производитс  по адресу одного из операндов. Устройство работает в двух режимах: обработки команд и диагностическом. Режимы работы задаютс  установкой первого RS-триггера 6 при дешифрации микрокоманды. Режим обработки команд осуществл етс  установкой пер вого RS-триггера 6 в нулевое состо ние , это вызывает установку в нулевое состо ние четвертого триггера . 9, в результате разрешаетс  подача импульса записи в регистр 3 повто- рени  через шестой элемент и микропрограммно управл ть коммутатором 4. В режиме обработки команд дл  возможного восстановлени  работоспособности процессора требуетс  сохран ть адрес операнда, дл  этого в первой фазе выполнени  каждой микрокоманды операнд из блока 1 локальной пам ти записываетс  в буферный регистр 2 по сигналу с выхода четвертого эле- мента И 13, содержимое буферного регистра 2 записываетс  в регистр 3 повторени  во второй фазе выполнени  микрокоманды, совмещенной с первой фазой следующей микрокоманды, т.е. после записи операнда в регистр 3 содержимое буферного регистра 2 обновл етс . Информаци  в регистр 3 повтрени  записываетс  по сигналу с выхода шестого элемента И 15, поступающего на вход разрешени  записи в регистр 3 повторени  через первый элемент ИЛИ 16. Если не произошло ошибок в ходе выполнени  микрокоманды, то аналогичным образом обеспечиваетс  реализаци  следующих микрокоманд. Если в результате выполнени  микрокоманды обнаружена ошибка, то устанавливаетс  в единичное состо ние один из разр дов регистра 21 ошибок по сигналу, поступающему на вход 20 ошибки устройства. При этом сигнал с выхода второго элемента ИЛИ 22 блокирует поступление стробирующих сигналов на вход разрешени  записи в регистр 3 повторени  через шестой элемент И 15 и первый элемент ИЛИ 16 Таким образом, в регистре 3 повторени  сохран етс  операнд, относ щийс  к микрокоманде, выполненной со сбоем.
В это же врем  сигнал ошибки с выхода второго элемента ИЛИ 22 устанавливает в единичное состо ние п тый триггер 23 и строб с входа синхронизации устройства запускает таймер, а в счетчике 26 осуществл етс  подсчет поступающих на его счетный вход стробирующих импульсов.
Дл  восстановлени  содержимого блока 1 локальной пам ти выполн етс  микрокоманда записи содержимого регистра 3 повторени  в блок 1 локальной пам ти, после чего производитс  установка регистра 21 ошибок в нулевое состо ние. В результате этого снимаетс  блокировка стробов, подаваемых на вход разрешени  записи регистра 3, и затем повторно выполн етс  микрокоманда , ранее выполненна  со сбоем . Если .при повторном выполнении не произошло ошибки, то устройство продолжает работу как описано выше. В отсутствии ошибок счетчик 26 не осуществл ет подсчет, а с выхода переполнени  таймера после отсчета заданного времени сигнал обнул ет счет- ник 26 и триггер 23 и на выходе 29 сигнал отсутствует.
Если ошибка при выполнении микрокоманды вызвана отказом, то при неоднократном выполнении этой микрокоманды после восстановлени  содержимого блока 1 локальной пам ти с входа 20 в регистр 21 будет заноситс  ошибка . При этом на выходе переполнени  счетчика 26 по витс  сигнал, который
51
после поступлени  сигнала с выхода таймера 25 снимаетс  с выхода 29, обеспечива  автоматический вызов микрокоманды.диагностировани  на вход 17 микрокоманд. После ее дешифрации первый триггер 6 переводитс  в единичное состо ние и устройство переводитс  в режим диагностировани , который обеспечивает отыскание и локализацию отказа в процессоре .
В процессе выполнени  диагностических процедур требуетс  имитировать ситуации, которые в режиме обработки команд  вл ютс  запрещенными, например ошибки блоков процессора. Дл  этого генерируютс  специальные сигналы, поступающие по выходной шине 19 устройства в узлы и блоки процессора .
Код диагностического воздействи  формируетс  в блоке 1 локальной пам ти и подаетс  на второй выход коммутатора 4 при выполнении специально вызванной микрокоманды диагностировани . При дешифрации этой команды первый RS-триггер 6 и D-триггер 7 устанавливаютс  в единичное состо ние . Требуемый код считываетс  из блока ) локальной пам ти и заноситс  в буферный регистр 2 по сигналу с выхода четвертого элемента И 13 при нулевом состо нии третьего D-триггера 8. Во второй фазе выполнени  этой. микрокоманды производитс  установка третьего D-триггера 8 в единичное состо ние, которое блокирует изменение содержимого буферного регистра 2 путем блокировки подача строба через четвертый элемент И 13 и разрешает прием информации в регистр 3 повторени  из буферного регистра 2 путем выдачи строба через п тый элемент И 14 и первый элемент ИЛИ 16 на вход разрешени  записи в регистр 3 повторени .Кроме этого, производитс  установка четвертого триггера 9 в единичное состо ние, которое блокирует подачу строба на вход разрешени  записи регистра 3 повторени  через шестой элемент И 15 и первый элемент ИЛИ 16, блокирует возможность микроd/ f /6
программно управл ть коммутатором 4, закрыва  второй -элемент И 11, и выдает управл ющий сигнал дл  выдачи через коммутатор 4 содержимого регистра 3 повторени . Информаци  на выходной тине 19 устройства в диагностическом режиме сохран етс  до тех пор пока не будет выполнена ана0 логична  микрокоманда, измен юща 
содержимое регистра 3 повторени . Если в ходе диагностировани  вы влена причина сбо  (отката), то в регистр 21 ошибка не записываетс  и устройст5 во специальной микрокомандой переводитс  в режим обработки команд путем установки RS-трипера 6 в нулевое состо ние .
0 Pop мул а изобретени 
Устройство дл  восстановлени  работы процессора по авт. св. № 1179342, отличающее с  тем, что, с
5 целью повышени  достоверности за счет обеспечени  ВОЗМОАНОСТИ распознавани  причин, вызвавших ошибку при обработке данных, и автоматического перевода устройства в режим ди0 агностировани  дл  локализации отказа , в него введены п тый триггер, седьмой и восьмой элементы И, счетчик , таймер и элемент задержки, причем единичный вход п того триггера
5 соединен с выходом второго элемента ИЛИ и первым входом седьмого элемента И, второй и третий входы которого соединены соответственно с входом синхронизации устройства и выходом
0 п того триггера, выход которого соединен с разрешающим входом таймера, счетный вход которого соединен с входом синхронизации устройства, выход переполнени  таймера подключен к вхо5 ДУ установки в О п того триггера, к первому входу восьмого элемента И и к входу элемента задержки, выход которого подключен к входу обнулени  счетчика, счетный вход которого сое0 динен с выходом седьмого элемента И, выход переполнени  счетчика соединен с вторым входом восьмою  ггемента И, выход которого  вл етс  выходом вызова диагностики устройства.

Claims (1)

  1. Формула изобретения
    Устройство для восстановления работы процессора по авт. св. № 1179342., отличающееся тем, что, с целью повышения достоверности за счет обеспечения возможности распознавания причин, вызвавших ошибку при обработке данных; и автоматического перевода устройства в режим диагностирования для локализации отказа, в него введены пятый триггер, седьмой и восьмой элементы И, счетчик, таймер и элемент задержки, причем единичный вход пятого триггера соединен с выходом второго элемента ИЛИ-и первым входом седьмого элемента И, второй и третий входы которого соединены соответственно с входом синхронизации устройства и выходом пятого триггера, выход которого соединен с разрешающим входом таймера, счетный вход которого соединен с входом синхронизации устройства, выход переполнения таймера подключен к входу установки в О пятого триггера, к первому входу восьмого элемента И и к входу элемента задержки, выход которого подключен к входу обнуления счетчика, счетный вход которого соединен с выходом седьмого элемента И, выход переполнения счетчика соединен с вторым входом восьмого элемента И, выход которого является выходом вызова диагностики устройства.
    ' 1476467
SU874321426A 1987-09-14 1987-09-14 Устройство дл восстановлени работы процессора SU1476467A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874321426A SU1476467A2 (ru) 1987-09-14 1987-09-14 Устройство дл восстановлени работы процессора

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874321426A SU1476467A2 (ru) 1987-09-14 1987-09-14 Устройство дл восстановлени работы процессора

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU1179342 Addition

Publications (1)

Publication Number Publication Date
SU1476467A2 true SU1476467A2 (ru) 1989-04-30

Family

ID=21333654

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874321426A SU1476467A2 (ru) 1987-09-14 1987-09-14 Устройство дл восстановлени работы процессора

Country Status (1)

Country Link
SU (1) SU1476467A2 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1179342, кл. G 06 F 11/00, 1984. *

Similar Documents

Publication Publication Date Title
JPS5983254A (ja) ウオツチドツグタイマ
JPH0281216A (ja) データ処理システム
US3548177A (en) Computer error anticipator and cycle extender
GB2112975A (en) Error correction circuit arrangement
SU1476467A2 (ru) Устройство дл восстановлени работы процессора
US4566062A (en) Timing control system in data processor
US4103327A (en) Interrupt control circuit
SU1365082A1 (ru) Микропрограммное устройство управлени с контролем
SU1737455A2 (ru) Устройство дл контрол хода программ
JPH07104802B2 (ja) 情報処理装置
SU1140121A1 (ru) Микропрограммное устройство управлени с контролем
SU1174930A1 (ru) Устройство дл управлени и диагностировани
SU584323A1 (ru) Устройство дл контрол блоков передачи информации
SU1594533A1 (ru) Микропрограммное устройство управлени с контролем и восстановлением
SU1363210A1 (ru) Сигнатурный анализатор
SU1636845A1 (ru) Микропрограммное устройство управлени
SU1280627A1 (ru) Микропрограммное устройство управлени с контролем
SU598080A1 (ru) Устройство дл контрол выполнени последовательности микрокоманд
SU1179342A1 (ru) Устройство дл восстановлени работы процессора
SU1267415A1 (ru) Микропрограммное устройство управлени
SU1691842A1 (ru) Устройство тестового контрол
SU1539782A2 (ru) Устройство дл тестового контрол цифровых блоков
SU985791A1 (ru) Микропрограммный процессор с контролем
SU1304026A1 (ru) Устройство прерывани
SU1476465A1 (ru) Микропрограммное устройство управлени