SU1462337A1 - Устройство дл сопр жени вычислительных машин с магистралью - Google Patents

Устройство дл сопр жени вычислительных машин с магистралью Download PDF

Info

Publication number
SU1462337A1
SU1462337A1 SU864159307A SU4159307A SU1462337A1 SU 1462337 A1 SU1462337 A1 SU 1462337A1 SU 864159307 A SU864159307 A SU 864159307A SU 4159307 A SU4159307 A SU 4159307A SU 1462337 A1 SU1462337 A1 SU 1462337A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
trigger
output
channel
inputs
Prior art date
Application number
SU864159307A
Other languages
English (en)
Inventor
Владимир Анатольевич Богатырев
Original Assignee
Предприятие П/Я М-5308
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5308 filed Critical Предприятие П/Я М-5308
Priority to SU864159307A priority Critical patent/SU1462337A1/ru
Application granted granted Critical
Publication of SU1462337A1 publication Critical patent/SU1462337A1/ru

Links

Landscapes

  • Exchange Systems With Centralized Control (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может быть использовано в многомашинных вычислительных комплексах дл  организации межмашинного обмена. Цель изобретени  - повышение отказоустойчивости устройства . Канал устройства дл  сопр жейи  вычислительных машин с магистралью содержит блок I арбитра, дешифратор 2 адреса, регистры 3 и 27, триггеры 4 - 7, 25 и 26, счетчик-таимер 8, элементы И 10 - 13, 28, общую магистраль 14, линию 15 строба, внутреннюю магистраль 16, управл ю1дие входы 17 - 19, сигнальные выходы 20 и 2I, управл ющие входы 22 и 23 арбитра, элемент ИЛИ 29. 1 ил.

Description

Изобретение относится к вычислительной технике и· может быть использовано в многомашинных вычислительных комплексах для организации межмашин- $ кого обмена через общую магистраль.
Целью изобретения является повышение отказоустойчивости устройства.
На чертеже представлена структурная схема канала устройства,
Канал содержит блок 1 арбитра, дешифратор 2 адреса, регистр 3, тригге- * ры 4-7, счетчик-таймер 8, блок 9 .элементов И. 6, элементы И 10-13, общую магистраль 14, общую линию 15 · 15 строба, внутреннюю магистраль 16, управляющие входы 17-19 устройства, сигнальные выходы 20-21, управляющие __ входы 22 и 23 арбитра, арбитр содержит счетчик 24, триггеры 25 - 26, ре--20 йгистр 27, элемент И 28, элемент ИЛИ 129,
Устройство работает следующим образом,
ЭВМ перед началом передачи данных 25 через общую магистраль 14 выставляет требование захвата общей магистрали, Для этого она выставляет 1 на вход 22 и сигнал записи на вход 23, при этом в триггер 25 записывается 1» 3Q Процедура арбитража запросов ЭВМ (абонентов) на захват общей магистрали реализуется при ее незанятости, акт незанятости общей магистрали 14 идентифицируется по отсутствию пере- _ дачи данных по ней в течение некоторого интервала времени, задаваемого на счетчике-таймере 8, на счетный вход которого постоянно подаются синхроимпульсы, а установка производится при передаче каждого слова через магистраль 14 по сигналу сопровождения на линии 15,
При незанятости магистрали 14 на выходе переноса счетчика-таймера 8 вырабатывается сигнал, по которому триггер 5 устанавливается в 1 и производится начальная установка счетчика 24 блока 1 арбитра. При записи 1
СП в триггер 5 на его выходе, связанном с входом установки в ноль триггера 6, появляется сигнал установки в 0триггера 6, при этом его.работа с информационного входа и с С-входа блокируется, По сигналу переноса счетчика-, $$ таймера 8, связанному с входом уста-* новки в ноль триггера 4, появляется сигнал установки в 0 триггера 4,
При установке по сигналу переноса счетчика-таймера 8 в счетчик 24 заносится код с регистра 27, определяющий приоритет соответствующей ЭВМ по захвату магистрали 14, Коды приоритета различных устройств различа- ются друг от друга, в результате чего ей&^алы переноса счет-, д чиков 24 .различных каналов вырабатываются в разные моменты времени. Счетный режим счетчиков 24 (и соответственно’ процедура арбитража) разблокируется при 1-м состоянии триггера 5, При 0-м состоянии триггера 5 осуществляется начальная установка счетчиков 24 и блокировка их счетного режима, При формировании сигнала переноса счетчиком 24 К-го канала при ”1 в триггере 25 ( К-й абонент требует захвата магистрали) производится запись 1 в триггер 26, Запись 1 в триггер 26 К-го канала соответствует захвату магистрали 14 К-ой ЭВМ, Сигнал переноса счетчика 24 К-го канала при 1-ом состоянии триггера 25 через элемент И 28 выдается на линию 15, причем по этому импульсу с линии производится обнуление триггеров 5 и установка счетчиков-таймеров 8 во всех каналах, При записи 0 в триггер 5 осуществляется установка счетчиков 24 и соответственно блокировка счетного режима счетчиков 24, При этом процедура арбитража устанавливается в блоках 1 всех каналов.
При 0-м состоянии триггера 5 снимается сигнал установки в 0” триггера 6, в то же время триггер 6 остается в 0-м положении. Таким образом, при передаче через линию 15 сигнала переноса счетчика 24,устройства, захватившего магистраль 14, все каналы устанавливаются в состояние готовности приема адресного слова, ЭВМ, захватившая общую магистраль 14, при получении сигнала подтверждения захвата на выходе 20 выставляет на магистраль адресное слово, сопровождая его сигналом на входе 17, при этом на магистраль 14 выдается адресное слово, а на линию 1.5 - сигнал сопровождения (строб). Адресное слово передается по линиям общей магистрали 14, Адресное слово дешифрируется -в дешифраторах 2 всех каналов, но только в адресуемом устройстве (ЭВМ-приемнике) на выходе дешифратора 2 формируется 1, По фронту импульса сопро- вождения с линии 15 осуществляется запись 1 в триггер 6 (сигнал установки триггера 6 снят при 0-м состоянии триггера 5), При записи ’'I в : триггер 6 по перепаду уровня на его выходе, подключенном к С-входу триггера 4, в него записывается информация с выхода дешифратора 2, связанного с D-входом триггера 4. При переда- 1 че слов данных перепад уровня на выходе триггера 6 не формируется и состояния триггеров 4 сохраняются до освобождения общей магистрали 14 (до формирования сигнала переноса счетчи- 1 ка-таймера 8),
По заднему фронту сигнала сопровождения слова на линии 15 происходит занесение слова с магистрали 14 в регистр 3 и запись 1 в триггеры 7 —· 2 всех каналов. При этом с адресуемого канала ’’1'* с выхода триггера 7 через элемент И 12 выдается на первую линию общей магистрали 14, эта 1 .· воспринимается ЭВМ-источником (пере- 2 датчиком) как сигнал неготовности ЭВМ-приемника к приему следующего сло ва,
При записи 1 в триггер 4 на выходе 21 канала адресуемой ЭВМ вырабатывается сигнал, по которому ЭВМ переходит в режим приема данных с общей магистрали (по прерыванию), В режиме приемника ЭВМ начинает опрос через элемент И 13 состояния триггера 7, 1 с триггера 7,_BocnpHHHMaeTCH как сигнал приема очередного слова с общей магистрали 14 в регистр 3. При ’Ί’’-ом состоянии триггера 7 ЭВМ-приемник считывает слово с регистра 3, подавая сигнал на вход 19, По сигналу на входе 19 также, пооизводится обнуление триггера 7 и Снятие сигнала неготовности с магистрали 14,
ЭВМ-источник после передачи адресного слова начинает опрос, состояния магистрали 14 через элемент И II по сигналу на входе 18, Ноль, считанный с магистрали 14, воспринимается как сигнал готовности, а 1 - как сигнал неготовности адресуемой ЭВМ к приему следующего слова. По сигналу готовности ЭВМ-источник передает через магистраль 14 следующее слово данных, сопровождая его сигналом на линии 15«, При завершении передачи пакета ЭВМисточник заносит О в триггер 25, при этом в триггер 26 заносится О, Начальная установка триггеров всех каналов производится по сигналу переноса счетчика-таймера 8, возникающего при отсутствии передачи данных через общую магистраль 14,
Если после передачи адреса или слова данных ЭВМ-источник не получает подтверждения приема этого слова (магитраль 14 в ”1-ом состоянии) в течении интервала времени, задаваемого счетчикомгтаймером 8, то, так как по линии 15 нет передачи сигналов сопровождения, а на счетный вход счетчикатаймера 8 постоянно поступают импульсы, на выходе переноса счетчика-таймера 8 вырабатывается сигнал по которому в триггер 5 заносится 1,,и на вход установки счетчиков 24 подается импульс установки. По сигналу переноса счетчика-таймера 8 осуществляется также обнуление триггера 4 и триггера 26, т,е, общая магистраль освобождается и канал связи между приемнойси передающей ЭВМ разрывается. По сигналу переноса счетчика-таймера 8 может производиться прерывание ЭВМ, захватившей магистраль, после чего она мо жет снять запрос на захват магистрали, обнуляя триггер. После освобождения общей магистрали 14 она может предоставляться для межмашинного обмена между другими ЭВМ.

Claims (1)

  1. Формула изобретения
    Устройство для сопряжения вычислительных машин с магистралью, содержащее К каналов (К - число подключаемых к магистрали вычислительных машин) , каждый из которых содержит дешифратор адреса, первый триггер, первый регистр, блок элементов И, с первого по пятый элементы И, причем входы и выходы устройства для подключения к шине данных вычислительной машины соединены с выходами первого регистра и первыми входами элементов И блока, вход канала устройства для подключения к стробу передачи слова данных вычислительной машины соединен с первым входом первого элемента И, выход первого триггера соединен с выходом канала устройства для подключения к входу признака предоставление магистрали вычислительной машины и вторыми входами элементов И блока, выходы элементов И блока всех каналов поразряднЬ объединены по схеме монтажное ИЛИ и соединены с информационны ми входами регистров каналов, о тличающееся тем, что, с целью повышения отказоустойчивости устройства, в каждый канал введены с второго по шестой триггеры, элемент ИЛИ, первый и второй счетчики, причем вход канала устройства для подключения к шине запроса на захват магистрали вычислительной машины соединен с информационным входом второго триггера, инверсный выход которого соединен с первым входом элемента ИЛИ и инверсным входом второго элемента И, прямой вход которого соединен с синхровходом первого триггера и выходом переполнения первого счетчика, информационный вход которого соединен с выходом второго регистра, выход переполнения второго счетчика соединен ;с вторым входом элемента ИЛИ, с синхровходом первого счетчика, с входом установки в 1 третьего триггера и \ с входом установки в О четвертого триггера, ' синхровход которого соединен с выходом пятого триггера, вход установки в О которого соединен с прямым выходом третьего триггера, инверсный выход которого соединен с входом установки в О первого счетчика, счетный вход которого соединен со счетным входом второго счетчика и является тактовым входом канала.устройства, второй тактовый вход которого соединен с синхровходом второго счетчика, выход дешифратора соединен с информационным входом четвертого триггера, выход которого соединен с первым входом третьего элемента И и выходом канала устройства для подклю чения к входу признака начала передачи данных вычислительной машины; вход канала устройства для подключения к ,шине чтения данных вычислительной машины соединен с входом чтения первого регистра и установки в О шестого триггера, выход которого соединен с вторым входом третьего и первым входом четвертого элементов И, второй вход которого соединен с первым входом пятого элемента И и входом канала'устройства для подключения к выходу чтения признаков вычислительной машины, выходы канала устройства для подключения к входам признака окончания приема слова данных и признака разрешения передачи слова данных вычислительной машины соединены соответственно с выходами четвертого и пятого элементов И, выходы первых и вторых элементов И всех каналов объединены по схеме монтажное ИЛИ и соединены с синхровходами пятого и шестого триггеров, входом записи первого регистра и входами установки в О третьего триггера и второго счетчика всех каналов, выходы элементов И блока всех каналов поразрядно объединены по схеме монтажное ИЛИ и соединены с информационными входами дешифраторов всех каналов, выходы третьих элементов И всех каналов объединены по схеме монтажное ИЛИ и соединены с вторыми входами пятых элементов И всех каналов, информационные входы первого, пятого и шестого триггеров каждого канала соединены с входом логической единицы устройства,
SU864159307A 1986-12-10 1986-12-10 Устройство дл сопр жени вычислительных машин с магистралью SU1462337A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864159307A SU1462337A1 (ru) 1986-12-10 1986-12-10 Устройство дл сопр жени вычислительных машин с магистралью

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864159307A SU1462337A1 (ru) 1986-12-10 1986-12-10 Устройство дл сопр жени вычислительных машин с магистралью

Publications (1)

Publication Number Publication Date
SU1462337A1 true SU1462337A1 (ru) 1989-02-28

Family

ID=21272089

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864159307A SU1462337A1 (ru) 1986-12-10 1986-12-10 Устройство дл сопр жени вычислительных машин с магистралью

Country Status (1)

Country Link
SU (1) SU1462337A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1246107, кл. G 06 F 13/36, 1984. Авторское свидетельство СССР № 1.242970, кл. G 06 F 13/00, 1984. *

Similar Documents

Publication Publication Date Title
SU1462337A1 (ru) Устройство дл сопр жени вычислительных машин с магистралью
RU1783531C (ru) Устройство дл сопр жени цифровых вычислительных машин
SU1376095A1 (ru) Устройство дл сопр жени ЭВМ
SU1411765A1 (ru) Устройство дл сопр жени электронной вычислительной машины с общей магистралью
SU1246107A1 (ru) Устройство дл сопр жени электронно-вычислительной машины (ЭВМ) с магистралью
SU1418729A1 (ru) Устройство дл сопр жени ЭВМ
SU1256037A1 (ru) Многоканальное устройство дл обмена данными между модул ми вычислительной системы
SU1571603A1 (ru) Устройство дл сопр жени цифровых вычислительных машин
SU1354199A1 (ru) Устройство дл сопр жени вычислительной машины с общей магистралью
RU1800460C (ru) Устройство дл сопр жени цифровых вычислительных машин
SU1679498A1 (ru) Устройство дл подключени источников информации к общей магистрали
RU1835545C (ru) Устройство обмена информацией между ЭВМ и абонентами
SU1381534A1 (ru) Устройство дл сопр жени ЭВМ
SU1339576A1 (ru) Устройство дл сопр жени ЭВМ с общей магистралью
SU1509892A1 (ru) Многоканальное устройство приоритета
SU1285484A1 (ru) Устройство дл сопр жени электронно-вычислительной машины (ЭВМ) с периферийными устройствами
SU1689965A1 (ru) Многоканальное устройство дл подключени абонентов к общей магистрали
SU1751776A1 (ru) Электронна вычислительна машина с пр мым доступом в пам ть
SU1520530A1 (ru) Устройство дл сопр жени ЭВМ с каналом св зи
RU1803918C (ru) Многоканальное устройство дл подключени абонентов к общей магистрали
SU1462336A1 (ru) Устройство дл сопр жени ЭВМ с общей магистралью
SU1251092A1 (ru) Устройство дл сопр жени ЭВМ с телеграфными аппаратами
SU1460724A1 (ru) Устройство дл сопр жени ЭВМ
SU1612303A1 (ru) Многоканальное устройство дл приоритетного подключени источников информации к общей магистрали
SU1416986A1 (ru) Устройство дл подключени абонентов к общей магистрали