SU1571603A1 - Устройство дл сопр жени цифровых вычислительных машин - Google Patents

Устройство дл сопр жени цифровых вычислительных машин Download PDF

Info

Publication number
SU1571603A1
SU1571603A1 SU884470228A SU4470228A SU1571603A1 SU 1571603 A1 SU1571603 A1 SU 1571603A1 SU 884470228 A SU884470228 A SU 884470228A SU 4470228 A SU4470228 A SU 4470228A SU 1571603 A1 SU1571603 A1 SU 1571603A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
channel
trigger
counter
Prior art date
Application number
SU884470228A
Other languages
English (en)
Inventor
Владимир Анатольевич Богатырев
Original Assignee
Предприятие П/Я М-5308
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5308 filed Critical Предприятие П/Я М-5308
Priority to SU884470228A priority Critical patent/SU1571603A1/ru
Application granted granted Critical
Publication of SU1571603A1 publication Critical patent/SU1571603A1/ru

Links

Abstract

Изобретение относитс  к вычислительной технике и может быть использовано в многомашинных системах и локальных сет х дл  организации межмашинного обмена. Целью изобретени   вл етс  повышение пропускной способности магистрали за счет аппаратурной реализации процедуры отпускани  магистрали. Поставленна  цель достигаетс  тем, что в устройство, содержащее кодер-декодер, первый и второй регистры сдвига, элемент И и узел подключени  к общей магистрали, дополнительно введены арбитр, триггеры, магистральный усилитель, счетчики, дешифратор адреса, элементы И, элементы ИЛИ. 2 ил.

Description

Изобретение относитс  к вычислительной технике и может быть использовано в многомашинных системах и локальных сет х дл  организации межмашинного .обмена.
Цель изобретени  - повышение пропускной способности общей магистрали за счет аппаратурной реализации процедуры отпускани  магистрали.
На фиг.1 представлена структурна  схема канала устройства;на фиг. 2- схема арбитра
Канал устройства содержит трансформаторную разв зку 1,усилители 2, формирователь 3 трансформаторной линии , составл ющие узел.4 подключени  к магистрали, кодер-декодер 5, регистры 6, 7 сдвига, арбитр 8, триггеры 9-11, магистральный усилитель 12, счетчики 13 и 14, дешифратор 15 адреса, элементы И 16-19, ИЛИ 20 22 , -общую магистраль (последовательный мультиплексный канал) 23, вход - выход 241 данных, выход 24г призна1- ка приема слова, вход 25 запроса, вход 26 занесени  передаваемого слова , вход 27 чтени  содержимого приемного регистра, вход 28 чтени  флага приема слова, выход 29 адресуемости канала, выход 30 подтверждени  захвата магистрали, выход 31 зависани  магистрали, выход 32 завершени  передачи, тактовый вход 33, выход 34 признака захвата магистрали арбитра, вход 35 сброса арбитра, вход
36блокировки арбитра.
Арбитр (фиг.2) содержит1 триггеры
37и 38, счетчик 39, элемент И 40, вход 41 установки счетчика.
Устройство работает в двух режимах: режиме передачи данных при захваченной (зан той) магистрат и ре-
СП
sl
Од
О СО
жиме арбитража (захвата магистрали) при свободной магистрали.
Состо ние зан тости общей магистрали отображаетс  в триггере 9. Если магистраль зан та, триггер 9 находитс  в состо нии 1, если свободна  - в О. Запрос на захват магистрали абонент заносит в триггер 37 арбитра 8 ло сигналу на входе 25, по которому одновременно в1 регистр 6 заноситс  слово с входа- выхода 24.J , содержащее адрес абонента приемника и число слов в пакете, предназначенном дл  передачи через общую магистраль. Запись слова г входа-выхода 241 в регистр 6 происходит по фронту сигнала на выходе элемента ИЛИ 20 при О на управл ющем входе регистра, подключенном к выходу запроса слова кодера-декодера 5.
При зан той общей магистрали 23 а когда в триггере 9 , по сигналу на входе 36 арбитра 8- происходит установка счетчиков 39 по коду, заданному на входе 41sпричем дл  счетчиков разных каналов задаютс  разные коды (номера каналов). При освобождении общей магистрали 23 и записи О в триггер 9 счетный режим счетчиков 39 разблокируетс  (так как снимаетс  .Сигнал установки г входа 36) и начинаетс  процедура арбитража , основанна  на TOMS что счет- чики 39 разных каналов формируют сигналы переноса в разные моменты времени . Если сигнал переноса счетчиком 39 вырабатываетс  в канале, требующем захват магистрали (1 в триг гере 37), то в триггер 38 записываетс  1 и на выходе элемента И 40 формируетс  сигнал, поступающий чере элемент ИЛИ 21 на вход запуска кодера-декодера 5, с помощью которого слово с регистра 6 (содержащее адрес ЭВМ приемника и число слов в пакете, предназначенном дл  передачи) через магистраль 23 передаетс  в регистры 7 всех каналов, причем на выходах строба приема слова всех каналов по вл етс  сигнал, по которому код числа слов в пакете с соответствующих разр дов регистров 7 записываетс  в счетчик 13, так как по сигнал строб приема слова при О в триггере 9 на выходе элемента И 17 формируетс  1. По заднему фронту сигнала строба приема слова происходит
0
5
0
5
0
45
50
запись 1 в триггеры 9 во всех каналах , чем фиксируетс  факт захвата общей магистрали. При изменении состо ни  триггера 9 с на по перепаду на синхровходе триггера 10 в него записываетс  состо ние по выходу дешифратора 15 адреса, причем на выходе дешифратора 15 только адресуемого канала находитс  1, во всех остальных каналах - О. Адресуемые абоненты воспринимают обращение к ним с общей магистрали с выхода 29 триггера 10. При записи 1 в триггеры 9 во всех каналах блокируетс  работа арбитров 8 и запись кода с регистра 7 в счетчик 13„
Получив сигнал подтверждени  за- захвата общей магистрали, с выхода 30 абонент , подготовивший пакет,начинает его передачу, при этом каждое слово пакета подаетс  на вход 24у и записываетс  в регистр 6 по переднему фронту сигнала на входе 26, по которому через элемент ИЛИ 21 Производитс  запуск кодера 5, осуществл ющего передачу по последовательному каналу слова с регистра 6 в регистры 7 всех каналов. При записи слова в регистр 7 по заднему фронту строба приема слова во всех каналах производитс  запись 1 в триггер 11„ При состо нии 1 триггера 11 (флаг приема слова) адресуемый абонент , сосчитав флаг приема по сигналу на входе 28 через элемент И 19, считывает с регистра 7 через магистральный усилитель 12 прин тое слово по сигналу чтени  на входе 27, по которому также производитс  обнуление триггера 11, По каждому стробу приема слова во всех каналах осуществл етс  уменьшение содержимого счетчика 13, при передаче всего пакета по всех каналах счетчик 13 вырабатывает сигнал переноса, по которому в триггеры 9 заноситс  О, чем фиксируетс  факт освобождени  магистра- пи во всех каналах. По сигналу переноса счетчика 13 во всех каналах в триггеры 10 заноситс  О, а в канале-передатчике (завершившем передачу пакета) по сигналу на выходе элемента И 18 в триггеры 37 и 38 блока арбитра 8 записываетс  О и снимаетс  сигнал с выхода 30. При освобождении общей магистрали 23 арбитр 8 переходит в режим арбитража чапро5Псов абонентов на захват общей магистрали .
Дл  исключени  блокировки работы общей магистрали из-за ее длительного захвата в результате неисправностей в захватившем магистраль абоненте в устройстве реализуетс  автоматическое освобождение магистрали по истечении времени, заданного на счетчике 14. При этом на счетный вход счетчика 14 посто нно подаетс  синхрочастота с входа 33, а его обнуление происходит при свободной общей магистрали или по каждому стробу приема данных. По сигналу переноса счетчика 14 происходит через элемент ИЛИ 22 запись О в триггеры 9, 10 и-через элемент И 18 запись О в триггеры 37, 38 арбитра 8 канала абонента-передатчика.

Claims (1)

  1. Формула изобретени  25
    Устройство дл  сопр жени  цифровых вычислительных машин, содержащее К каналов (К - число цифровых вычислительных машин), каждый из которых содержит кодер-декодер, первый и второй регистры сдвига, первый элемент И и узел подключени  к общей магистрали, причем вход данных кодера-декодера и его синхровыход передачи соединены соответственно с выходом переноса и входом сдвига первого регистра сдвига, вход задани  режима которого соединен с выходом тре бовани  передачи кодер-декодера, выход строба приема слова и синхровыход приема которого соединены соответственно с первым и вторым входами первого элемента И, выход которого соединен с входом сдвига второго регистра сдвига, вход переноса которого соединен с выходом данных кодера-декодера, первый и второй выходы фазоманипулировэнного кода, первый и второй входы бипол рного кода и вход общего сброса которого соединены соответственно с одноименными входами узла подключени  к общей магистрали , вход-выход которого соединен с общей магистралью устройства, отличающ-еес  тем, что, с- целью повышени  пропускной способно- сти магистрали за счет аппаратной ре- ализации процедуры отпускани  маги-
    0
    0
    5
    0
    0
    5
    0
    5
    5
    0
    5
    36
    страли, в каждый какал устройства введены арбитр, счетчика, Дешифратор адреса,магистральный усилитель, три триггера, три элемента И и три элемента ИЛИ, при этом вход запроса канала устройства подключен к одноименному входу арбитра и первому входу первого элемента ИЛИ, второй вход которого подключен к первому входу второго элемента ИЛИ и  вл етс  входом занесени  передаваемого слова канала устройства, выход первого элемента ИЛИ подключен к входу разрешени  записи первого регистра сдвига, выход разрешени  арбитра подключен к второму входу второго элемента ИЛИ, выход которого подключен к входу пуска кодера-декодера, выход строба выдачи слова которого соединен с входом синхронизации первого триггера, первым входом второго элемента И, счетным входом первого счетчика, входом синхронизации второго триггера и входом установки в нуль второго счетчика, счетный вход которого соединен с тактовым входом канала устройства , выход переполнени  второго счетчика соединен с первым входом третьего элемента ИЛИ и с выходом признака зависани  магистрали канала устройства, второй вход третьего элемента ИЛИ соединен с входом установки в начальное состо ние арбитра и с входом начальной установки канала устройства, третий вход третьего элемента ИЛИ соединен с выходом переполнени  первого счетчика и с выходом признака завершени  передачи канала устройства, выход третьего элемента ИЛИ соединен с первым входом третьего элемента И, с входами установки в 0 первого и третьего триггеров, инверсный выход первого триггера соединен с вторым входом второго элемента И и входом разрешени  счета второго счетчика, пр мой выход первого триггера соединен с входом синхронизации третьего триггера и входом блокировки арбитра, выход подтверждени  захвата магистрали которого соединен с одноименным выходом канала устройства и вторым входом тре тьего элемента И, выход которого соединен с входом сброса арбитра , выход второго элемента И соединен с входом разрешени  записи первого счетчика, первый выход второго регистра сдвига соединен с информац онным входом первого счетчика и первым входом Магистрального усилител , второй выход второго регистра сдвига соединен с вторым входом магистрального усилител  и с информационным входом дешифратора адреса, выход которого соединен с информационным входом третьего триггера, вход чтени  канала устройства соединен с входом разрешени  магистрального усилител  и входом установки в О второго триггера, выход которого со
    единен с первым входом четвертого элемента И, второй вход которого соединен с входом чтени  флага приема слова канала устройства, выход магистрального усилител  соединен с информационным входом первого регистра сдвига и с входом-выходом данных канала устройства, выход четвертого элемента И соединен с выходом признака приема слова канала устройства .
    VJZ7 Фиг.2
    J6
SU884470228A 1988-08-11 1988-08-11 Устройство дл сопр жени цифровых вычислительных машин SU1571603A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU884470228A SU1571603A1 (ru) 1988-08-11 1988-08-11 Устройство дл сопр жени цифровых вычислительных машин

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU884470228A SU1571603A1 (ru) 1988-08-11 1988-08-11 Устройство дл сопр жени цифровых вычислительных машин

Publications (1)

Publication Number Publication Date
SU1571603A1 true SU1571603A1 (ru) 1990-06-15

Family

ID=21393896

Family Applications (1)

Application Number Title Priority Date Filing Date
SU884470228A SU1571603A1 (ru) 1988-08-11 1988-08-11 Устройство дл сопр жени цифровых вычислительных машин

Country Status (1)

Country Link
SU (1) SU1571603A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1339576, кл. G 06 F 13/00, 1983. Васильев А.Н. и др. Кодер-декодер последовательного мультиплексного канала К 588 ВГЗ. - Электронна промышленность, 1985, № 99 с.7-9, рис.20 *

Similar Documents

Publication Publication Date Title
SU1571603A1 (ru) Устройство дл сопр жени цифровых вычислительных машин
SU1462337A1 (ru) Устройство дл сопр жени вычислительных машин с магистралью
RU1797125C (ru) Многоканальное устройство дл подключени абонентов к общей магистрали
RU1800460C (ru) Устройство дл сопр жени цифровых вычислительных машин
RU1783531C (ru) Устройство дл сопр жени цифровых вычислительных машин
RU1803918C (ru) Многоканальное устройство дл подключени абонентов к общей магистрали
SU1462336A1 (ru) Устройство дл сопр жени ЭВМ с общей магистралью
SU1727126A1 (ru) Устройство дл сопр жени вычислительной машины с каналами св зи
RU1797117C (ru) Многоканальное устройство дл подключени абонентов к общей магистрали
SU1735862A1 (ru) Многоканальное устройство дл подключени источников информации к общей магистрали
SU1444798A1 (ru) Устройство дл обмена данными между абонентами
SU1596327A1 (ru) Многоканальное устройство дл подключени абонентов к общей магистрали
EP0286907B1 (en) Pulse code modulation decommutator interfacing system
SU1376095A1 (ru) Устройство дл сопр жени ЭВМ
SU1689965A1 (ru) Многоканальное устройство дл подключени абонентов к общей магистрали
SU1679498A1 (ru) Устройство дл подключени источников информации к общей магистрали
SU1383375A1 (ru) Устройство дл сопр жени источника и приемника информации
SU1354199A1 (ru) Устройство дл сопр жени вычислительной машины с общей магистралью
RU1835545C (ru) Устройство обмена информацией между ЭВМ и абонентами
SU1730632A1 (ru) Многоканальное устройство дл подключени абонентов к общей магистрали
SU1278870A1 (ru) Многоканальное устройство дл подключени абонентов к группе общих магистралей
SU1596326A1 (ru) Многоканальное устройство дл подключени абонентов к общей магистрали
SU1327117A1 (ru) Устройство дл сопр жени вычислительной машины с общей магистралью
SU1277124A1 (ru) Устройство дл сопр жени электронно-вычислительной машины с абонентом
SU1339576A1 (ru) Устройство дл сопр жени ЭВМ с общей магистралью