SU1416988A1 - Устройство дл сопр жени источника и приемника информации - Google Patents

Устройство дл сопр жени источника и приемника информации Download PDF

Info

Publication number
SU1416988A1
SU1416988A1 SU864153770A SU4153770A SU1416988A1 SU 1416988 A1 SU1416988 A1 SU 1416988A1 SU 864153770 A SU864153770 A SU 864153770A SU 4153770 A SU4153770 A SU 4153770A SU 1416988 A1 SU1416988 A1 SU 1416988A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
read
inputs
information
Prior art date
Application number
SU864153770A
Other languages
English (en)
Inventor
Виктор Семенович Лупиков
Original Assignee
Предприятие П/Я А-3756
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3756 filed Critical Предприятие П/Я А-3756
Priority to SU864153770A priority Critical patent/SU1416988A1/ru
Application granted granted Critical
Publication of SU1416988A1 publication Critical patent/SU1416988A1/ru

Links

Landscapes

  • Communication Control (AREA)

Abstract

Изобретение может быть использовано при построении устройств сопр жени  систем обработки информации, Цель изобретени  состоит в сокращении аппаратурных затрат и расширении области применени  устройства за счет обеспечени  возможности наращивани  информационной емкости путем простого увеличени  числа модулей устройства сопр жени . Цель достигаетс  тем, что в устройстве, содержащем блок I пам ти, мультиплексор 4, счетчики адреса записи 5 и чтени  6, счетчик 7 объема, депшфратор 8, элементы И 9-12 и триггеры записи 13 и чтени  14, введены новые св зи. 3 ил.

Description

C55 СО
оо
00
срие. 1
Изобретение .относитс  к вычислительной технике и может быть использовано дл  сопр жени  двух разноско- ростных устройств обработки данны}:.
Цель изобретени  - сокращение s.n паратурных затрат и расширение области применени  устройства.
На фиг.1 приведена структурна  схема устройства; на фиг.2 - структурна  схема блока пам ти; на фиг.3- соединенные между собой устройства дл  сопр жени .
: Устройство содержит (фиг.1) блок 1 пам ти, информационные входы 2 и выходы 3, мультиплексор 4, счетчики 5 и б адреса записи и чтени , счетчик 7 объема, дешифратор 8, элементы И 9-12, триггеры 13 и 14 записи и чтени  соответственно, входы 15-205 вход 2.1 начальной установки и выходы 22-25.
Блок 1 пам ти может содержать (фиг.2) накопитель 26, элементы 2:7 задержки, формирователь 28 импульсов и узел 29 элементов И.
На фиг.3 показаны соединенные между собой устройства 30 и 31 дл  сопр жени .
Устройство работает следующим образом .
Количество К устройств дл  сопр жени  зависит от требуемой информационной емкости дл  согласовани  скоростей работы передатчика и прием ника инфррмации.
Если дл  согласовани  скоростей работы передатчика и приемника информации требуетс  несколько уст- ройств, то при их установке необходимо произвести следуищую коммутацию управл ющих входов и выходов (фнг.З) выходы 24 всех устройств объедкн - .ютс  и  вл ютс  указателем Буфер выходы 25 всех устройств объедин ютс  и  вл ютс  указателем Буфер заполнен ; на входы 15 управлени всех устройств подаетс  единичньй (разрешающий) уровень сигнала; выход 22 каждого, предьщущего устройства соедин етс  с входом 18 ка7кдо- го последующего устройства; выход 23 каждого предыдущего устройства соедин етс  с входом 20 каждого последующего; на вход 19 первого устройства -(младшие разр ды) подаетс  един:г1чный (разрешающий установку триггеров) уровень сигнала; на вход 19 осталь
0
0
5
0
5
д
5
0
5
ных устройств подаетс  нулевой уровень сигнала; информационные входы 2 и выходы 3 всех устройств объедин ютс  между собой ; входы 21 и 16,17-Л управлени  всех устройств объедин ютс  между собой. Устройства соедин ютс  по кольцевой схеме (.бЫходы последнего устройства соедин ютс  с входом управлени  первого устройства ) .
В случае использовани  одного устройства при его установке необходимо на его вход-19 подать разрешающий уровень сигнала, а на его вход 16 - запрещающий уровень сигнала.
1 Перед началом работы сигналом по входу 21 счетчики 5-7 устанавливаютс  в нулевое состо ние, триггеры 13 и 14 первого устройства 30 устанавливаютс  в единичное состо ние, триггеры 13 и 14 остальных устройств 31 устанавливаютс  в нулевое состо ние .
При поступлении по входам 16 зап-, роса на запись данных последний проходит через элемент И 9 того устройства , триггер 13 которого установлен в единичное состо ние. Поступа  на вход управлени  мультиплексора 4, он подключает к адресным входам накопител  26 выходные сигналы счетчика 5. Сигнал на выходе элемента И 9,задержанный на элементе 27 задержки, поступает на вход формировател  28, выходной сигнал которого осуществл ет запись данных.с входов 2 в блок 1 пам ти. По заднему фронту сигнала производитс  модификаци  содержимого счетчиков 5 и 7,. т.е. к их содержимому добавл етс  единица. Запись последующих информационных слов вьтолн етс  аналогично. Сигнал на выходе 22 при переполне- .НИИ счетчика 5 устанавливает в предыдущем устройстве через элемент ;10 И триггер 13 в нулевое состо ние, и устанавливаетс  в единичное состо ние триггер 13 в последующем устройстве .
При поступлении по входам 17 запроса на чтение данных последний проходит через элемент И 11 того устройства , триггер 14 которого установлен в единичное состо ние. При этом низкий уровень сигнала на входе управлени  мультиплексора 4 подключает к адресным входам блока 1 пам ти выходные сигналы счетчика 6. Производитс  чтение данных из накопител  26 через узел 29 элементов И на выходы 3 устройства. Задним фронтом сигнала на выходе элемента И 11 производитс  модификаци  содержимого счетчика 6 (добавл етс  единица) и счётчика 7 (вычитаетс  единица) этого модул  4 Чтение последующих инфор- мационньк слов устройством производитс  аналогично. Сигнал на выходе 23 при переполнении счетчика 6 устанавливает через элемент И 12 триггер 14 в нулевое состо ние, и устанавливаетс  в единичное состо ние триггер 14 последующего устройства.
Высокие уровни сигналов на выходах 24 и 25 свидетельствуют о наличии состо ний Буфер пуст и Буфер заполнен соответственно. Выходные элементы дешифратора 8, а также элементы узла 29. должны допускать образование магистральньк св зей на своих выходах.

Claims (1)

  1. Формула изобретени  Устройство дл  сопр жени  источника и приемника информации, содержа--, щее блок пам ти, информадионньп вход которЬго  вл етс  входом устройства . дл  подключени  информационного выхода источника информации, мультиплексор , информационными входами подключенный соответственно к выходам счетчика адреса записи и счет- чшса йдреса чтени , дешифратор, счетчик объема, триггер записи, выход и синхровход которого соединены ответственно с первым входом первого элемента И и выходом второго элемента И, триггер чтени , выход и синхровход которого соединены соответственно с первым входом третьего элемента И и выходом четвертого элемента И, первый вход которого соединен с первьм входом второго элемента И и  вл етс  входом задани 
    режима устройства, вход разрешени  5
    записи-чтени  блока пам ти соедицен
    с выходом первого элемента И, о т личагощеес  тем, что, с целью сокращени  аппаратурных зат0 рат. выход первого элемента И соединен е управл ющим входом мультиплек сора и суммирующими входами счетчика адреса записи и счетчика объема, выход которого подключен к входу дегаиф5 ратора, а вычитающий вход - к выходу третьего элемента И, суммирующему входу счетчнжа адреса чтени  и входу разрешени  чтени  блока пам ти, выход которого и выходы дешифратора
    0  вл ютс  выходами устройства дл 
    подключени  к информационному входу, первому и второму входам состо ни  буфера, второй вход третьего элемента И  вл етс  входом устройства дл 
    5 подключени  к выходу запроса чтени  .приемника, выход мультиплексора соединен с адресным входом блока пам ти , выходы переноса счетчиков адреса записи и чтени  соединены со0 ответственно с вторыми входами в торо- го и четвертого элементов И и  вл ютс  соответственно первым и вторым синхронизирующими выходами устройства , установочные и информационные
    g входы триггеров записи и чтени   вл ютс  входами задани  режима устройства , второй вход первого элемента И  вл етс  входом устройства дл  подключени  к выходу запроса
    0 записи источника информации, входы сброса счетчиков адреса записи и чтени , счетчика объема и триггеров записи и чтени   вл ютс  входом начальной установки устройства.
    CpUc-.Z
    V J I 7
    Ni
    .
    Ф
    J i /k / I k
    N
    -f;
    i&
    , A ч /
    V
    Si
    «
    «9
    t
SU864153770A 1986-11-28 1986-11-28 Устройство дл сопр жени источника и приемника информации SU1416988A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864153770A SU1416988A1 (ru) 1986-11-28 1986-11-28 Устройство дл сопр жени источника и приемника информации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864153770A SU1416988A1 (ru) 1986-11-28 1986-11-28 Устройство дл сопр жени источника и приемника информации

Publications (1)

Publication Number Publication Date
SU1416988A1 true SU1416988A1 (ru) 1988-08-15

Family

ID=21269972

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864153770A SU1416988A1 (ru) 1986-11-28 1986-11-28 Устройство дл сопр жени источника и приемника информации

Country Status (1)

Country Link
SU (1) SU1416988A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1236491, кл. С 06 F 13/00, 1984. Авторское свидетельство СССР № 1290339, кл. G 06 F 13/00, 1985. *

Similar Documents

Publication Publication Date Title
SU1416988A1 (ru) Устройство дл сопр жени источника и приемника информации
US5095462A (en) Fifo information storage apparatus including status and logic modules for each cell
SU1396158A1 (ru) Буферное запоминающее устройство
SU1656545A1 (ru) Устройство дл сопр жени источника и приемника информации
SU1118997A1 (ru) Устройство дл обмена информацией
SU1550525A1 (ru) Устройство дл сопр жени канала св зи с ЭВМ
SU1755286A2 (ru) Устройство дл сопр жени ЭВМ с внешним устройством
SU1425695A1 (ru) Устройство дл сопр жени источника и приемника информации
SU1179349A1 (ru) Устройство дл контрол микропрограмм
SU1310827A1 (ru) Устройство дл сопр жени источника и приемника информации
SU1481854A1 (ru) Динамическое запоминающее устройство
SU1536365A1 (ru) Устройство дл ввода информации
SU1183976A1 (ru) Устройство для сопряжения электронно-вычислительной машины с индикатором и группой внешних устройств
SU1238088A1 (ru) Устройство дл сопр жени электронно-вычислительной машины с абонентом
SU1711205A1 (ru) Устройство дл преобразовани изображений объектов
SU1397925A1 (ru) Устройство дл сопр жени ЭВМ с внешним устройством
SU1277124A1 (ru) Устройство дл сопр жени электронно-вычислительной машины с абонентом
SU1387001A1 (ru) Устройство дл определени частот обращени к программам
SU1589288A1 (ru) Устройство дл выполнени логических операций
SU1387042A1 (ru) Буферное запоминающее устройство
SU1261010A1 (ru) Буферное запоминающее устройство
SU1679480A1 (ru) Устройство дл вывода информации
RU1807494C (ru) Устройство дл обмена информацией
SU1302289A1 (ru) Устройство дл сопр жени ЭВМ с абонентами
SU1462336A1 (ru) Устройство дл сопр жени ЭВМ с общей магистралью