SU1383373A1 - Устройство дл прерывани при отладке программ - Google Patents

Устройство дл прерывани при отладке программ Download PDF

Info

Publication number
SU1383373A1
SU1383373A1 SU864159631A SU4159631A SU1383373A1 SU 1383373 A1 SU1383373 A1 SU 1383373A1 SU 864159631 A SU864159631 A SU 864159631A SU 4159631 A SU4159631 A SU 4159631A SU 1383373 A1 SU1383373 A1 SU 1383373A1
Authority
SU
USSR - Soviet Union
Prior art keywords
interrupt
inputs
output
block
register
Prior art date
Application number
SU864159631A
Other languages
English (en)
Inventor
Евгений Александрович Белозерский
Сергей Вячеславович Кулагин
Original Assignee
Киевское Проектно-Конструкторское Бюро Автоматизированных Систем Управления
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Киевское Проектно-Конструкторское Бюро Автоматизированных Систем Управления filed Critical Киевское Проектно-Конструкторское Бюро Автоматизированных Систем Управления
Priority to SU864159631A priority Critical patent/SU1383373A1/ru
Application granted granted Critical
Publication of SU1383373A1 publication Critical patent/SU1383373A1/ru

Links

Landscapes

  • Debugging And Monitoring (AREA)

Abstract

Изобретение относитс  к вычислительной технике, а именно к устройствам дл  программного управлени , и может быть использовано при разработке и отладке программ дл  ЭВМ. Устройство содержит одинаковые блоки 1 прерывани  (программ) по количеству ЭВМ многомашинной системы, программное обеспечение которой подвергаетс  отладке. Каждый блок содержит регистр 4 в виде коммутационного пол , где заранее с помощью перемычек устанавливаютс  адреса, при обращении к которым в отлаживаемых программах необходимо выполнить прерывание дл  реализации отладочных функций. Устройство содержит также дешифраторы 2 и 3, схему 5 сравнени , элементы ИЛИ 6 и 10, триггер 7, элементы И-НЕ 8 и 9, регистр 11, и элемент ИЛИ 12. При возникновении указанного услови  в одной ЭВМ устройство формирует сигнал прерывани  дл  всех ЭВМ одновременно, а также формирует код состо ни , определ ющий причину прерывани . Благодар  этому выход из прерывани  также осуществл етс  одновременно. Устройство обеспечивает комплексную отладку программ многоканальных систем, работающих в реальном масштабе времени. 2 ил. S (Л

Description

со
00
00
со
Фиг.
Изобретение относитс  к вычислительной технике, а именно к устройствам дл  программного управлени , и может быть использовано при разработке и отладке программ дл  ЭВМ.
Цель изобретени  - расширение функциональных возможностей устройства за счет обеспечени  возможности комплексной отладки программ многомашинных систем, работающих в реальном масштабе времени .
На фиг. 1 изображена структурна  схема устройства; на фиг. 2 - коммутационное поле, подключенное к дешифраторам и схеме сравнени , причем конкретной реализации .
Устройство содержит блоки 1 прерывани , содержаш,ие первый 2 и второй 3 дешифраторы , регистр 4, схему 5 сравнени , второй элемент ИЛИ 6. D-триггер 7, первый 8 и второй 9 элементы И-НЕ, первый элемент
10
15
граммы. На выходах 13 всех блоков 1 прерывани  присутствуют нули, т.е. отсутствуют сигналы прерывани .
После одновременного запуска всех программ в ЭВМ 20 многомашинной системы могут иметь место два типа случаев наступлени  событий, вызываюш,их прерывание в ЭВМ,
В первом случае в некоторой ЭВМ при выполнении отлаживаемой программы возникает обращение к одному из заранее заданных на регистре 4 (хранени  информации) соответствующего блока прерывани  I адресов . При этом на выходе схемы 5 по вл етс  единичный сигнал, поступающий на информационный вход D-триггера 7. Одновременно на информационных входах 16 и 17 по вл етс  информаци  о способе обращени  к адресу: «01 -запись, «10 - чтение. Сигналы с входов 16 и 17, пройд  через втоИЛИ 10, регистр 11 состо ни . Входы эле- 20 рой элемент ИЛИ 6, вызывают на его выходе мента ИЛИ 12 соединены с выходами триг- единичный сигнал, поступающий на стробирующий вход D-триггера 7, который устанавливает его в единичное состо ние. Согеров 7 соответствующих блоков 1, каждый из которых имеет выход 13 признака прерывани , выходы 14 и 15 кодов состо ни  устройства , информационные входы записи 16 и чтени  17, вход 18, вход 19 конца обработки прерывани , подключенные к соответствующим ЭВМ 20 многомашинной системы .
Регистр 4 выполнен в виде коммутацион25
ответствующий сигнал с выхода D-триггера 7 открывает клапанирующие элементы И- НЕ 8 и 9, через которые инверсный код способа обращени  к адресу поступает на соответствующие входы регистра 11 состо ни . Этот же единичный сигнал с выхода D-триггера 7 через первый вход элемента
ного пол , где при помощи перемычек уста- зо ЛИ 10 передним фронтом поступает на
40
навливаютс  определенные адреса, при обращении к которым в отлаживаемой программе необходимо выполнить прерывание.
Адрес может быть представлен восьмиразр дным двоичным числом (фиг. 2, адрес порта ввода-вывода в микроЭВМ). Старшие с чем четыре разр да адреса подключены к входам первого дешифратора 2, младшие четыре разр да адреса - к входам второго дешифратора 3. Выходы первого дешифратора 2 подключены к первым шестнадцати входам первой группы, выходы второго дещифратора 3 - к вторым шестнадцати входам первой группы коммутационного пол  регистра 4. Выходы второй группы регистра 4 подключены попарно к входам двухвходовых элементов И схемы 5 сравнени  так, что к первым входам элементов И через перемычки подключены соответствующие выходы первого дешифратора 3, а к вторым входам элементов И - соответствующие выходы дешифратора 3. Благодар  такому соединению на выходе схемы 5 по вл етс  единичный сигнал, если на шине адреса существует восьмиразр дна  информаци , соответствующа  заданной коммутации.
Устройство работает следующим образом.
В исходном состо нии триггеры 7 и ре- гистры 11 состо ни  всех блоков 1 прерывани  наход тс  в нулевом состо нии, т.е. на их выходах присутствуют нули. Во все ЭВМ 20 загружены отлаживаемые провход «Запись регистра 11, вызыва  запись инверсного кода способа обращени  к адресу в регистр II, а также поступает на выход 13. В результате этого в данной ЭВМ возникает прерывание отлаживаемой программы, при- на выходах 14 и 15 кодов состо ни  возникают коды: «01 - запись по адресу; «10 - чтение по адресу.
При этом во всех других ЭВМ также возникает прерывание, но здесь имеет место второй случай, когда прерывание вызвано внешней причиной .в данном случае обращением к заданному адресу в другой ЭВМ. В этом случае единичный сигнал с выхода D-триггера 7 блока 1 прерывани  соответствующей ЭВМ поступает на одно из вхо45 Дов многовходового элемента ИЛИ 12, вызыва  по вление на его выходе единичного сигнала. Этот сигнал поступает на вторые входы элементов ИЛИ 10 всех блоков 1 прерывани , что приводит к возникновению сигналов прерывани  на выходах 13 во всех
50 ЭВМ, а также к записи передним фронтом этого сигнала информации с выходов клапа- нирующих элементов И-НЕ 8 и 9, в соответствующие регистры 11 состо ни  всех блоков 1. Если в какой-либо ЭВМ 20 источник прерывани  внешний, на выходе схемы 5 соответствующего блока 1 по вл етс  нулевой сигнал, присутствующий также и на выходе D-триггера 7 этого блока. Следовательно , клапанирующие элементы И-
граммы. На выходах 13 всех блоков 1 прерывани  присутствуют нули, т.е. отсутствуют сигналы прерывани .
После одновременного запуска всех программ в ЭВМ 20 многомашинной системы могут иметь место два типа случаев наступлени  событий, вызываюш,их прерывание в ЭВМ,
В первом случае в некоторой ЭВМ при выполнении отлаживаемой программы возникает обращение к одному из заранее заданных на регистре 4 (хранени  информации) соответствующего блока прерывани  I адресов . При этом на выходе схемы 5 по вл етс  единичный сигнал, поступающий на информационный вход D-триггера 7. Одновременно на информационных входах 16 и 17 по вл етс  информаци  о способе обращени  к адресу: «01 -запись, «10 - чтение. Сигналы с входов 16 и 17, пройд  через второй элемент ИЛИ 6, вызывают на его выходе единичный сигнал, поступающий на строби25
ответствующий сигнал с выхода D-триггера 7 открывает клапанирующие элементы И- НЕ 8 и 9, через которые инверсный код способа обращени  к адресу поступает на соответствующие входы регистра 11 состо ни . Этот же единичный сигнал с выхода D-триггера 7 через первый вход элемента
зо ЛИ 10 передним фронтом поступает на
о ЛИ 10 передним фронтом поступает на
0
с чем
вход «Запись регистра 11, вызыва  запись инверсного кода способа обращени  к адресу в регистр II, а также поступает на выход 13. В результате этого в данной ЭВМ возникает прерывание отлаживаемой программы, при- на выходах 14 и 15 кодов состо ни  возникают коды: «01 - запись по адресу; «10 - чтение по адресу.
При этом во всех других ЭВМ также возникает прерывание, но здесь имеет место второй случай, когда прерывание вызвано внешней причиной .в данном случае обращением к заданному адресу в другой ЭВМ. В этом случае единичный сигнал с выхода D-триггера 7 блока 1 прерывани  соответствующей ЭВМ поступает на одно из вхо5 Дов многовходового элемента ИЛИ 12, вызыва  по вление на его выходе единичного сигнала. Этот сигнал поступает на вторые входы элементов ИЛИ 10 всех блоков 1 прерывани , что приводит к возникновению сигналов прерывани  на выходах 13 во всех
0 ЭВМ, а также к записи передним фронтом этого сигнала информации с выходов клапа- нирующих элементов И-НЕ 8 и 9, в соответствующие регистры 11 состо ни  всех блоков 1. Если в какой-либо ЭВМ 20 источник прерывани  внешний, на выходе схемы 5 соответствующего блока 1 по вл етс  нулевой сигнал, присутствующий также и на выходе D-триггера 7 этого блока. Следовательно , клапанирующие элементы И-
НЕ 8 и 9 закрыты и на их выходах присутствует код «11, который и записываетс  в соответствующий регистр 11 состо ни . Благодар  такой кодировке сигналов, образующихс  на выходах 14 и 15 в момент наступлени  прерывани  в каждой ЭВМ 20, программа обработки прерывани  может распознать причину прерывани , опросив выходы 14 и 15 кодов состо ни . Если на них присутствует код «11 (внещний источник прерывани ), программа сканирует эти выходы до тех пор, пока код на них не изменитс . Если на выходах 14 и 15 присутствуют коды «01 (запись по адресу) или «10 (чтение по адресу), то программа обработки прерывани  обращаетс  к соответствующей подпрограмме, реализующей требуемые дл  отладки действи  (например, регистрацию ситуации или имитацию ввода- вывода информации через указанный порт ввода-вывода и т.п). После завершени  этой подпрограммы программа обработки прерывани  выдает единичный сигнал на вход 19, который сбрасывает D-триггер 7 соответствующего блока 1 прерывани  в нулевое состо ние.
На соответствующем входе элемента ИЛИ 12 по вл етс  нулевой сигнал, что приводит к сбросу единичного сигнала на его выходе, который соединен с вторыми входами первых элементов ИЛИ 10 всех блоков прерывани . Благодар  этому на выходах всех первых элементов ИЛИ 10 образуетс  задний фронт сигнала, сбрасывающий регистры 11 состо ни  всех блоков 1 прерывани  в нулевое состо ние. Также сбрасываютс  сигналы прерывани  на всех выходах 13. Таким образом, на всех выходах 14 и 15 кодов состо ни  образуетс  код «00. Программа обработки прерывани , обнаружив этот код, осуществл ет выход из прерывани  и передает управление прерванной отлаживаемой программе.

Claims (1)

  1. Формула изобретени 
    Устройство дл  прерывани  при отладке программ, содержащее первый блок прерывани , включающий регистр, схему сравнени  и первый элемент ИЛИ, причем выходы регистра соединены с информационными входами схемы сравнени  первого блока прерывани , выход первого элемента ИЛИ пер0
    0
    5
    0
    5
    0
    5
    вого блока прерывани   вл етс  выходом признака прерывани  первого блока прерывани , отличающеес  тем, что, с целью расширени  функциональных возможностей за счет обеспечени  возможности комплексной отладки программ многомашинных систем, работающих в реальном масштабе времени, в него введены элемент ИЛИ и (п-I) блоков прерывани , где п - количество одновременно отслеживаемых программ, а в каждый блок прерывани  введены первый и второй дешифраторы, триггер, первый и второй элементы И-НЕ, второй элемент ИЛИ и регистр состо ни , причем выход триггера каждого блока прерывани  соединен с первыми входами первого и второго элементов И-НЕ, с первым входом первого элемента ИЛИ своего блока прерывани  и с соответствующим входом элемента ИЛИ устройства, выход которого соединен с вторым входом первого элемента ИЛИ каждого блока прерывани , адресный вход каждого блока прерывани  соединен с входами первого и второго дешифраторов соответствующего блока прерывани , выходы первого и второго дешифраторов каждого блока прерывани  соединены с первым и вторым информационными входами регистра, каждый вход конца обработки прерывани  устройства соединен соответственно с нулевым входом триггера соответствующего блока прерывани , выход схемы сравнени  каждого блока прерывани  соединен с информационным входом триггера соответствующего блока прерывани , входы записи и чтени  каждого блока прерывани  соединены соответственно с первым и вторым входами второго элемента ИЛИ и вторыми входами соответственно первого и второго элементов И-НЕ соответствующего блока прерывани , выход второго элемента ИЛИ соединен с тактовым входом триггера соответствующего блока прерывани , выходы первого и второго элементов И-НЕ каждого блока прерывани  соединены соответственно с первым и вторым информационными входами регистра состо ни  соответствующего блока прерывани , выход первого элемента ИЛИ каждого блбка прерывани  соединен с входами обнулени  и записи регистра состо ни , первый и второй выходы регистра состо ни  каждого блока прерывани   вл ютс  соответствующими выходами признаков записи и чтени  устройства.
    .2
SU864159631A 1986-10-21 1986-10-21 Устройство дл прерывани при отладке программ SU1383373A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864159631A SU1383373A1 (ru) 1986-10-21 1986-10-21 Устройство дл прерывани при отладке программ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864159631A SU1383373A1 (ru) 1986-10-21 1986-10-21 Устройство дл прерывани при отладке программ

Publications (1)

Publication Number Publication Date
SU1383373A1 true SU1383373A1 (ru) 1988-03-23

Family

ID=21272205

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864159631A SU1383373A1 (ru) 1986-10-21 1986-10-21 Устройство дл прерывани при отладке программ

Country Status (1)

Country Link
SU (1) SU1383373A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 962945, кл. G 06 F 11/28, 1980. Авторское свидетельство СССР № 1171799, кл. G 06 F 11/28, 1984. *

Similar Documents

Publication Publication Date Title
US3576541A (en) Method and apparatus for detecting and diagnosing computer error conditions
US4056847A (en) Priority vector interrupt system
EP0391173A2 (en) Debug peripheral for microcomputers, microprocessors and core processor integrated circuits and system using the same
US6175913B1 (en) Data processing unit with debug capabilities using a memory protection unit
US3706077A (en) Multiprocessor type information processing system with control table usage indicator
KR970012153A (ko) 데이타 프로세서 및 중단점 작동 실행 방법
SU1383373A1 (ru) Устройство дл прерывани при отладке программ
SU1387000A1 (ru) Устройство дл формировани признака команды
SU1348839A1 (ru) Устройство дл отладки программно-аппаратных блоков
SU1529228A1 (ru) Устройство дл отладки программно-аппаратных блоков
JPS6385942A (ja) 並列プログラムのデバツグ支援装置
SU1513463A2 (ru) Устройство дл сопр жени электронной вычислительной машины с каналами св зи
SU1737454A1 (ru) Устройство дл запоминани трассы функционировани многопроцессорных систем
SU1035596A2 (ru) Устройство дл сопр жени двух вычислительных машин
SU1541616A1 (ru) Устройство дл отладки многопроцессорных систем
RU1786483C (ru) Устройство дл ввода информации
SU1446625A1 (ru) Устройство дл сопр жени ЭВМ с абонентом
SU1488815A1 (ru) Устройство для сопряжения источника и приемника информации
SU1310832A1 (ru) Устройство дл сопр жени двух вычислительных машин
SU1341636A1 (ru) Устройство дл прерывани программ
SU1111147A1 (ru) Устройство дл сопр жени двух магистралей
SU1061144A1 (ru) Устройство дл управлени прерыванием программ
SU1363221A1 (ru) Устройство дл отладки программ
SU1182534A1 (ru) Устройство для сопряжения процессора с внешними абонентами
RU1798798C (ru) Многомашинна вычислительна система