SU1382413A3 - Цифровое устройство обработки видеосигнала - Google Patents
Цифровое устройство обработки видеосигнала Download PDFInfo
- Publication number
- SU1382413A3 SU1382413A3 SU853930799A SU3930799A SU1382413A3 SU 1382413 A3 SU1382413 A3 SU 1382413A3 SU 853930799 A SU853930799 A SU 853930799A SU 3930799 A SU3930799 A SU 3930799A SU 1382413 A3 SU1382413 A3 SU 1382413A3
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- inputs
- combined
- digital
- current
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N11/00—Colour television systems
- H04N11/04—Colour television systems using pulse code modulation
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/14—Picture signal circuitry for video frequency region
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Transforming Electric Information Into Light Information (AREA)
- Picture Signal Circuits (AREA)
- Television Receiver Circuits (AREA)
- Analogue/Digital Conversion (AREA)
- Studio Circuits (AREA)
- Processing Of Color Television Signals (AREA)
Abstract
Изобретение относитс к телевидению . Цель изобретени - упрощение устр-ва путем исключени буферных и выходных у-лей и повышение стабилизации выходного уровн сигнала. Дл упрощени устр-ва первый выход каждого ЦАП 4 подключен к соответствующеь1у нагрузочному резистору (HP) 7 и управл ющему электроду цветной ЭЛТ, а второй выход - к HP 8, др. вывод к-рого подключен к земл ной шине 9. В каждый ЦАП 4 введены N весовых источников 10 посто нного тока и п регулируемых у-лей 12 тока, выполненных на МОП-транзисторах. Дл повышени стабилизации введены источник опорного напр жени , регулируемый у-ль, выполненный на МОП-транзисторе . 1 з.п. ф-лы, 2 ил. ё СО
Description
оо сх to
4
О5
СМ
Изобретение относитс к теловиле- нию, конкретно к устройству поспроиз ведеии основанной на цифровой обработке видеоинформации.
Цель изобретени упрощение устройства путем исключени буферных и выходных усилителей и повышение стабилизации выходного уровн сигнала .
На фиг.1 представлена структурна электрическа схема предлагаемого цифрового устройства обработки видео сигналп; на фиг.2 - часть электрической схемы.
Цифровое устройство обработки видеосигнала содержит источник 1 видеосигнала , аналого-цифровой преобразователь 2, видеопроцессор 3, цифро- аналоговый преобразователь , А-2 и 4-3, цветную электронно-лучевую трубку 5, интерфейс 6, первый нагрузочный резистор 7, второй нагрузочны резистор 8, земл ную шину 9, весовые источники 10-1,.,.,10-п посто нного тока, переключатели 11-1,...,11-п тока, регулируемые усилители 12-1,.. 12-п, выпoлf eнныe на МОЦ-транзистора источник 13 отрицательного опорного напр жени , источник 1А положитель- ного опорного напр жени , дополнительный регулируемый усилитель 15, выполненный на МОЦ-транзисторе, огте- рационньп1 усилитель 16, конденс тор 17, дополнительный источник 18 опор- ного напр жени , делитель 19 напр жени ,
Цифровое устройство обработки видеосигнала работает следующим образом .
Аналоговый сигнал цветного изображени от источника 1 видесигнала подаетс на аналого-цифровой преобразователь 2, с выхода которого цифровой сиг нал цветного изображени поступает на видеопроцессор 3, в котором формируетс несколько сигналов цветного изображени , каждый из которых представлен как восьмиразр дны цифровой сигнал в двоичной форме. Эти цифровые сигналы поступают на двоичные входы соответствующих цифро аналогорых преобразователей (4-1, 4-2,Д-3) от которых высокоуровневые аналоговые выходные сигналы поступают на соотнетствующие катоды цветной электрон)(1-лучевой трубки 5.
1и1фр1 аналоговый преобразователь 4-1 (ЦЛП, вход щий в цифровое устройство обработки видеосигнала, работает следующим образом. Восьмиразр дный двоичный цифровой сигнал проходит через интерфейс 6, который обеспечивает логическое согласование (совместимость) посредством сдвига логических уровней цифровых сигналов, поступающих от видеопроцессора до логических уровней, согласованных с параметрами других схем. Выходные цифровые сигналы с интерфейса поступают на управл ющие входы переключателей 11-1,...,11-п тока, на информационные входы которых подаютс сигналы с весовых источников 10-1,...,10-п посто нного тока, св занных с источником 13 отрицательного опорного напр жени . Выходные сигналы с переключате- чпей 11-1,...,11-п тока подаютс соответственно на первый нагрузочный резистор 7 и на входы соответствующих регулируемых усилителей 12-1,...,12-п выполненных на МОЦ-транзисторах, сигналы с выхода которых подаютс на соответствующие катоды цветной электронно-лучевой трубки, при этом на затворы МОП-транзисторов регулируемых усилителей подаетс сигнал с источника 14 положительного напр жени .
Цифровое устройство обработки видеосигнала (фиг.2) работает следующим образом.
Операционный усилитель 16 при срабатывании переходит в провод щее состо ние в течение каждого интервала действи гас щего импульса. Под действием запускающего импульса операционный усилитель производит сравнение входного напр жени от дополнительного источника 18 опорного напр жени с входным напр жением от делител 19 напр жени . (л1гнал ошибки, соответствующий рассогласованию по амплитуде на входах операционного усилител 16, запоминаетс конденсатором 17 и подаетс на дополнительный регулируемый усилителт, 15, выполненный на МОП-транзисторе. Сигнап ошибки измен ет проводимость указанного усилител 15, выполненнот о на МОП- транзисторе, соответс 1 nei{no вызыва изменение тока во вт( нагрузочном резисторе 8 в сторону уменьшени до минимума рассогласочпни между уровн ми входных напр жений операционного усилител 16, в .чьт ;ri e чег о обеспечиваетс стаби.пмзлц урсжн гашени луча по гори -inin ЛЛ11 п уровн посто ниого и пр жени на выходе дополнительного рег улируемого усилител 15, выполненного на МОП-транзисторе.
Claims (2)
1. Цифровое устройство обработки видеосигнала, содержащее последовательно соединенные источники видео- сигнала, аналого-цифровой преобразователь (АЦП) и видеопроцессор, выходы которого подключены к входам соответствующих цифроаналоговых преобразователей (ЦАЛ) сигналов R, G и В, а также цветную электронно-лучевую трубку (ЭЛТ), при этом каждый ЦАП содержит ИНТ рфейс,входы которого вл ютс со- oTHfгствующими входами ЦАП, отличающеес тем, что, с целью упрощени устройства путем исключени буферных и выходных усилителей, первый выход каждого ЦАП сигналов R, G и В подключен к введенному первому нагрузочному резистору и управл ющему электроду цветной ЭЛТ, а второй выход - к второму введенному нагрузочному резистору, другой вывод которого подключен к земл ной шине, при этом в каждый ЦАП введено N весовых источников посто нного тока, п переключателей тока и п регулируемых усилителей тока, выполненных на МОП-транзисторах , входы весовых источников тока объединены и подключены к источнику отрицательного опорного напр жени , выходы - к информационным входам соответствующих переключателей ток ,
первые входы которых объединены и вл ютс вторым выходом ЛИП, упранп - юшие входы соедит1ены с соответству- юи1ими выходами интерЛейса, л второй выход каждого переключател тока подключен к истоку МОП-транзистора соответствующего регулируемого усилител тока, затворы которых объединены и подключены к источнику положительного опорного напр жени , а стоки МОП-транзистора объединены и вл ютс первым выходом АЦП.
2. Цифровое устройство по п.1, отличающеес тем, что, с целью повышени стабилизации выходного уровн сигнала, введены дополнительные источник опорного напр жени , регулируемый усилитель, выполненный на МОП-транзисторе, затвор которого объединен с выходом введенного операционного усилител и подключен к одной из обкладок конде гса- тора, друга обкладка которого подключена к земл ной шине, при этом в дополнительном источнике опорного напр жени первый вход подключен к заземленному выходу интерфейса, второй вход - к источнику положительного опорного напр жени , а выход - к инвертирующему входу операционного усилител , неинвертируюп ий вход которого подключен к средней точке делител напр жени , первый вывод которого объединен с первым выходом АПП, а второй вывод объединен с вторым выводом второго нагрузочног о резистора.
/4
Т
ЬГ7
-TL
фиг 2
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US06/644,398 US4641194A (en) | 1984-08-27 | 1984-08-27 | Kinescope driver in a digital video signal processing system |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1382413A3 true SU1382413A3 (ru) | 1988-03-15 |
Family
ID=24584756
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU853930799A SU1382413A3 (ru) | 1984-08-27 | 1985-07-23 | Цифровое устройство обработки видеосигнала |
Country Status (25)
Country | Link |
---|---|
US (1) | US4641194A (ru) |
JP (1) | JPH07105899B2 (ru) |
KR (1) | KR930011509B1 (ru) |
AU (1) | AU582782B2 (ru) |
BE (1) | BE903131A (ru) |
BR (1) | BR8504029A (ru) |
CA (1) | CA1233558A (ru) |
CS (1) | CS270203B2 (ru) |
DD (1) | DD236428A5 (ru) |
DE (1) | DE3530444C2 (ru) |
DK (1) | DK385685A (ru) |
ES (1) | ES8700822A1 (ru) |
FI (1) | FI79223C (ru) |
FR (1) | FR2569511B1 (ru) |
GB (1) | GB2163922B (ru) |
HK (1) | HK55493A (ru) |
IT (1) | IT1185305B (ru) |
MY (1) | MY100505A (ru) |
NL (1) | NL8502343A (ru) |
NZ (1) | NZ213230A (ru) |
PL (1) | PL255149A1 (ru) |
PT (1) | PT80802B (ru) |
SE (1) | SE464847B (ru) |
SU (1) | SU1382413A3 (ru) |
ZA (1) | ZA856473B (ru) |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4603319A (en) * | 1984-08-27 | 1986-07-29 | Rca Corporation | Digital-to-analog converter with reduced output capacitance |
JPH06105962B2 (ja) * | 1985-04-03 | 1994-12-21 | 株式会社日立製作所 | 増幅回路 |
JPH06105961B2 (ja) * | 1985-04-03 | 1994-12-21 | 株式会社日立製作所 | 増幅回路 |
US4942397A (en) * | 1988-07-26 | 1990-07-17 | Signal Processing Technologies, Inc. | Elimination of linearity superposition error in digital-to-analog converters |
JP3062035B2 (ja) * | 1995-03-31 | 2000-07-10 | インターナショナル・ビジネス・マシーンズ・コーポレ−ション | D/aコンバータ |
JP4804275B2 (ja) * | 2006-08-30 | 2011-11-02 | 新電元工業株式会社 | アンプ回路 |
CN114265802A (zh) * | 2021-12-21 | 2022-04-01 | 京东方科技集团股份有限公司 | 调试装置、调试方法和调试系统 |
Family Cites Families (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE2015160A1 (de) * | 1969-04-01 | 1970-11-12 | Mobil Oil Corp., New York, N.Y. (V.St.A.) | Videodarstellungsanlage |
US4387405A (en) * | 1971-01-26 | 1983-06-07 | Rca Corporation | Automatic kinescope bias control system with digital signal processing |
JPS5945319B2 (ja) * | 1979-01-31 | 1984-11-05 | 富士電工株式会社 | デジタルテレビジヨン装置 |
US4240039A (en) * | 1979-06-11 | 1980-12-16 | National Semiconductor Corporation | MOS Differential amplifier |
US4257068A (en) * | 1979-11-29 | 1981-03-17 | Rca Corporation | System for periodically reversing the order of video data in a flat panel display device |
US4364073A (en) * | 1980-03-25 | 1982-12-14 | Rca Corporation | Power MOSFET with an anode region |
AU542353B2 (en) * | 1981-01-26 | 1985-02-21 | Rca Corp. | Blanking circuit |
DE3126084C2 (de) * | 1981-07-02 | 1990-07-12 | Philips Patentverwaltung Gmbh, 2000 Hamburg | Schaltungsanordnung zum Herstellen analoger Fernsehsignale mit Amplitudeneinstellung |
FR2520177B1 (fr) * | 1982-01-15 | 1986-05-23 | Pierre Jutier | Dispositif de saisie et de restitution en temps reel d'une image formee de trames successives de lignes de balayage |
GB2121658A (en) * | 1982-05-28 | 1983-12-21 | Linotype Paul Ltd | Mapping ram for a modulated display |
JPS5937775A (ja) * | 1982-08-25 | 1984-03-01 | Sony Corp | 倍走査テレビジヨン受像機 |
JPS5954322A (ja) * | 1982-09-22 | 1984-03-29 | Hitachi Ltd | D/a変換器 |
US4503454A (en) * | 1982-11-26 | 1985-03-05 | Rca Corporation | Color television receiver with a digital processing system that develops digital driver signals for a picture tube |
JPS59151510A (ja) * | 1983-02-18 | 1984-08-30 | Hitachi Ltd | C−mos負荷型増幅器 |
US4528585A (en) * | 1983-03-30 | 1985-07-09 | Rca Corporation | Television receiver having picture magnifying apparatus |
US4556900A (en) * | 1983-05-25 | 1985-12-03 | Rca Corporation | Scaling device as for quantized B-Y signal |
EP0135274A3 (en) * | 1983-08-12 | 1987-12-16 | Trw Inc. | Digital-to-analog converter |
GB2145903A (en) * | 1983-08-30 | 1985-04-03 | Rca Corp | Sampled data signal processing apparatus |
-
1984
- 1984-08-27 US US06/644,398 patent/US4641194A/en not_active Expired - Lifetime
-
1985
- 1985-06-21 CA CA000484881A patent/CA1233558A/en not_active Expired
- 1985-07-11 PT PT80802A patent/PT80802B/pt not_active IP Right Cessation
- 1985-07-23 SU SU853930799A patent/SU1382413A3/ru active
- 1985-07-25 IT IT21712/85A patent/IT1185305B/it active
- 1985-08-19 SE SE8503872A patent/SE464847B/sv not_active IP Right Cessation
- 1985-08-20 GB GB08520854A patent/GB2163922B/en not_active Expired
- 1985-08-20 ES ES546284A patent/ES8700822A1/es not_active Expired
- 1985-08-20 FI FI853192A patent/FI79223C/fi not_active IP Right Cessation
- 1985-08-20 AU AU46436/85A patent/AU582782B2/en not_active Ceased
- 1985-08-21 CS CS856029A patent/CS270203B2/cs unknown
- 1985-08-22 BR BR8504029A patent/BR8504029A/pt not_active IP Right Cessation
- 1985-08-23 FR FR858512686A patent/FR2569511B1/fr not_active Expired - Fee Related
- 1985-08-23 DK DK385685A patent/DK385685A/da not_active Application Discontinuation
- 1985-08-23 DD DD85279939A patent/DD236428A5/de not_active IP Right Cessation
- 1985-08-26 NL NL8502343A patent/NL8502343A/nl not_active Application Discontinuation
- 1985-08-26 ZA ZA856473A patent/ZA856473B/xx unknown
- 1985-08-26 NZ NZ213230A patent/NZ213230A/xx unknown
- 1985-08-26 KR KR1019850006152A patent/KR930011509B1/ko not_active IP Right Cessation
- 1985-08-26 JP JP60188312A patent/JPH07105899B2/ja not_active Expired - Lifetime
- 1985-08-26 DE DE3530444A patent/DE3530444C2/de not_active Expired - Fee Related
- 1985-08-27 PL PL25514985A patent/PL255149A1/xx unknown
- 1985-08-27 BE BE0/215510A patent/BE903131A/fr not_active IP Right Cessation
-
1987
- 1987-05-08 MY MYPI87000608A patent/MY100505A/en unknown
-
1993
- 1993-06-10 HK HK554/93A patent/HK55493A/xx not_active IP Right Cessation
Non-Patent Citations (1)
Title |
---|
VLSI Dipital TV System DJGII - 2000. Electronics, 1981, August II, p. 98-99. * |
Also Published As
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4251803A (en) | Dynamic zero offset compensating circuit for A/D converter | |
KR960015211B1 (ko) | 자동 이득 제어 회로를 갖는 아날로그-디지탈 변환 장치 | |
US4935740A (en) | Digital-to-analog converter | |
US4989003A (en) | Autozeroed set comparator circuitry | |
SU1382413A3 (ru) | Цифровое устройство обработки видеосигнала | |
US5389929A (en) | Two-step subranging analog-to-digital converter | |
JPS58181323A (ja) | 較正機能付きデジタルアナログ変換器 | |
JPS60206292A (ja) | ビデオ信号処理装置 | |
US4692738A (en) | Analog signal processing apparatus | |
ES484969A1 (es) | Perfeccionamientos en aparatos para el control automatico depolarizacion de un cinescopio | |
US4642690A (en) | Digital video signal processor with analog level control | |
US4721943A (en) | Digital-to-analog converter for video application | |
JP2722351B2 (ja) | 撮像信号処理装置 | |
US2954475A (en) | Television camera or like head amplifier arrangements | |
US3743882A (en) | Circuit arrangement for generating an amplitude-modulated sawtooth voltage | |
FI78589C (fi) | Videosignalbehandlingssystem. | |
SU703918A1 (ru) | Устройство дл регистрации малоконтрастных изображений | |
US3911317A (en) | Current bootstrap to reduce interelectrode capacitance effect in a vacuum tube | |
SU1506511A2 (ru) | Усилитель мощности | |
KR900003191Y1 (ko) | 칼라비데오 신호 조합회로 | |
JPS6216585B2 (ru) | ||
CA2016286A1 (en) | Cascode mirror video amplifier | |
EP0557052A2 (en) | Analog to digital converter | |
JPH0981090A (ja) | 液晶駆動回路 | |
SU1078666A1 (ru) | Формирователь сигнала дл коррекции геометрических искажений растра |