SU1377864A1 - Устройство дл сопр жени ЭВМ с внешним устройством - Google Patents

Устройство дл сопр жени ЭВМ с внешним устройством Download PDF

Info

Publication number
SU1377864A1
SU1377864A1 SU864101677A SU4101677A SU1377864A1 SU 1377864 A1 SU1377864 A1 SU 1377864A1 SU 864101677 A SU864101677 A SU 864101677A SU 4101677 A SU4101677 A SU 4101677A SU 1377864 A1 SU1377864 A1 SU 1377864A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
decoder
information
group
Prior art date
Application number
SU864101677A
Other languages
English (en)
Inventor
Михаил Геннадьевич Кулаков
Original Assignee
Предприятие П/Я В-2431
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2431 filed Critical Предприятие П/Я В-2431
Priority to SU864101677A priority Critical patent/SU1377864A1/ru
Application granted granted Critical
Publication of SU1377864A1 publication Critical patent/SU1377864A1/ru

Links

Landscapes

  • Computer And Data Communications (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может быть использовано в качестве устройства дл  выполнени  специальных программ. например программы дл  эмул ции перезапуска .вычислительной машины (микроэвм) с пультового терминала. Целью изобретени   вл етс  повышение надежности за C4et автоматического выполнени  операций специальных программ перезапуска ЭВМ с пультового терминала без участи  оператора. Устройство содержит дешифратор управл ющих слгналов, дешифратор адреса, блок канальных приемопередатчиков, канальный приемник, мультиплексор данных, три селектора, шифратор, два счетчика, четыре триггера, регистр сдвига, три элемента И, четыре элемента ИЛИ, два элемента НЕ, элемент задержки. 1 з.п. ф-лы, 7 ил. с 9

Description

ОЗ --4 00
а 4;:
11
Изобретение относитс  к вычисли- тельной технике и может быть использовано в качестве устройства дл  выполнени  специальных программ, например программы дл  эмул ции перезапуска вычислительной машины (микро ЭВМ) с пультового терминала.
Целью изобретени   вл етс  повышение надежности за счет обеспечени  автоматического выполнени  операций специальных программ перезапуска ЭВМ дл  защиты от критических ситуаций с пультового терминала без участи  оператора.
На фиг.1 изображена структурна  схема предложенного устройства; на фиг.2 - то же, дешифратор адреса; на фиг.З - то же, дешифратора управл ющих сигналов; на фиг.4 - 6 --временные диаграммы работы устройства; на фиг.7 - таблицы программы перезапуска ЭВМ.
Устройство содержит (фиг.1) первый 1 и второй 2 управл ющие входы, шины 3 ЭВМ, дешифратор 4 управл ю
щих сигналов, блок 5.канальных при- емо-передатчиков, дешифратор 6 адреса , канальный приемник 7, первый 8 и второй НЕ 9 элементы,, мультиплексор 10 данных, второй триггер 11, второй селектор 12, четвертый элемент ИПИ 13, первый элемент И 14, третий 15 и четвертый 16 триггеры, первый элемент ИЛИ 17, регистр 18 сдвига, третий элемент И 19, первый триггер 20, второй счетчик 21, третий селектор 22, шифратор 23, второй элемент И 24, первый счетчик 25, третий 26 и второй 27 элементы ИЛИ, первый селектор 28, элемент 29 задержки , выход 30 блокировки перезапуска.
Дешифратор 6 адреса содержит (фиг.2) первый 31 и к-й 32 разр ды второй группы информа1 ионных входов, первый 33 и второй 34 разр ды первой группы информационных входов, первый элемент НЕ 35, к-й элемент НЕ 36 первый 27 и второй 38 канальные приемники , первый микропереключатель 39, к-й микропереключатель 40, первый элемент И 41, триггер 42, второй элемент И 43, элемент 44 задержки, первый 45 и второй 46 разр ды выхода Устройство выбрано.
Дешифратор 4 управл ющих сигналов содержит (фиг.З) первый 47 и второй 48 разр ды группы входов-выходов дешифратора управл ющих сигналов.
0
5
0
5
0
5
5
0
5
первый разр д 49 группы разрешающих входов (вход Устройство выбрано), группу информационных входов 50, второй разр д 51 группы разрешающих входов (вход Устройство выбрано), первый 52 и второй 53 канальные приемники , третий канальный элемент 54 задержки, регистр 55, первый элемент 56 задержки, первый 57 и шестой 58 З лементы И, дешифратор 59, п тый 60, четвертый 61, третий 62 и второй 63 элементы И третий 64, второй 65 и первый 66 элементы ИЛИ, второй элемент 67 задержки, канальный передатчик 68, первый выход 69 (выход Ввод) четвертый ВЫХОД 70 (выход
Ввод| данных), седьмой выход 71 (выход Ввод 2), шестой вых од 72- (выход Ввод 4), третий выход 73 (выход Вывод О), второй выход 74 (выход Вывод 6), п тый выход 75 (выход Ввод О), первый 76 и второй 77 разр ды группы выходов, выход 78 группы входов-выходов. ... На временных диаграммах (фиг.4-6) изображены группа входов-выходов 79 блока 5 канальных приемопередатчиков, второй разр д 80 первой группы информационных входов дешифратора 6 адреса, первый 81 и второй 82 разр ды группы входов-выходов дешифратора 4 управл ющих сигналов, первый разр д 83 первой группы информационных входов дешифратора 6 адреса, вход 84,. канального приемника 7, выход 85 . группы входов-выходов дешифратора 4 . управл ющих сигналов, выход 86 Ввод О дешифратора 4 управл ющих сигналов,вы- ход 87 Ввод данных дешифратора 4 управл ющих сигналов j выход 88 Ввод дешифратора 4 управл ющих си г на л о в, выход 89 Ввод 4 дешифратора 4 управл юпрпс сигналов, вьпход 90 второго селектора 12, выход 91 Вывод 6 дешифратора управл ющих сигналов, выход 92 тре- тьего триггера 15, выход 93 первого элемента И 14, выход 94 четвертого триггера 16, группа входов-выходов 95 блока 5 канальных приемопередатчиков , второй разр ды 96 первой группы информационных входов дешифратора 6 адреса, первый 97 и второй 98 разр ды группы входов-выходов дешифратора 4 управл ющих сигналов, первый раз- .р д 99 первой группы, информационных входов дешифратора 6 адреса, выход 100 группы входов-выходов дешифратора 4 управл ющих сигналов, выход 101
31377864
Ввод О дешифратора 4 управл ющих сигналов, выход 102 Ввод данных дешифратора 4 управл ющих сигналов, выход 103 Ввод дешифратора 4 управл ющих сигналов, нулевой выход 104 четвертого триггера 16, первый разр д 105 выхода регистра 18 сдвига, второй разр д 106 выхода регистра 18 сдвига, третий разр д 107 выхода ре- Q гистра 18 сдвига, выход 108 первого триггера 20, установочный вход 109 второго счетчика 21, группа 110 вхо- довчвыходов блока 5) канальных приемопередатчиков , второй разр д 111 пер- вой группы информационных входов де шифратора 6 адреса, первый 112 и второй 113 разр ды группы входов-вькодов дешифратора 4 управл ющих сигналов,
первый разр д 114 первой группы ин- 20 формационных входов дешифратора адреса, выход 115 группы входов-выходов дешифратора 4 управл ющих сигналов , выход 11.6 Ввод дешифратора 4
выводу содержимого счетчика команд, замены зтого содержимого новым и подачи команды перезапуска. Кроме счетчика команд, может быть изменено содержимое других регистров ЦП, но эта операци  не  вл етс  об зательной и должна предшествовать изменению содержимого счетчика команд. В результате перезапуска ЦП микроЭВМ переходит из режима св зи с пультовым терминалом в режим программной работы .
В процессе перезапуска устройство эмулирует передаваемые коды символов , признаки готовности внешнего устройства к приему кодов и выполн ет их передачу в шину 3 ЭВМ.
При переходе из режима программной работы в режим св зи с пультовым терминалом ЦП выполн ет следующую по- следовательность операции: вывод кодов символов Возврат каретки , перевод строки, вывод на терминал кодов
управл ющих сигналов, выход 117 Ввод25 адреса следующей команды (шесть сим- данных дешифратора 4 управл ющих
волов), котора  должна быть исполнена , повторное выполнение вывода кодов символов Возврат каретки, перевод строки и вывод на терминал кода
сигналов, выход 118 Ввод 2 дешифратора 4 управл ющих сигналов, выход 119 Ввод 4 дешифратора 4 vnволов ), котора  должна быть исполнена , повторное выполнение вывода кодов символов Возврат каретки, перевод строки и вывод на терминал кода
равл ющих сигналов, выход 120 Вывод зо символа®. Символ (Э означает готов6 дешифратора 4 управл ющих сигналов , установочньш вход 121 второ- го счетчика 21, счетньш вход 122 второго счетчика 21, выход 123 шифратора 23, А - адрес, Д - данные, , - состо ние сигнала безразлично , К1 - предыдущее состо ние выходов шифратора 23, К2 - текущее состо ние выходов шифратора 23.
Устройство работает следующим образом .
Оно контролирует нахождение ЦП микроэвм в режиме программной работы . Обнаружив по выполнению ГШ р да действий, что ЦП микроЭВМ перешел из режима программной работы в режим св зи с пультовым терминалом, т.е. ожидает получени  команды человека-оператора при сбое, устройство восстанавливает ход вычислительного процесса путем перезапуска программ с определенного физического адреса. Такое восстановление хода вычислительного процесса (перезапуск) выполн етс  многократно (к раз), причем число перезапусков может быть ограничено программно, .Перезапуск осуществл етс  путем эмул ции работы оператора за пультовым терминалом по
35
40
45
50
55
ность ЦП прин ть команду оператора. После этого ЦП опрашивает пультовой терминал, ожида  действий оператора. При этом нарушаетс  выполнение программы и тер етс  управление объектом в режиме реального масштаба времени. С целью возврата ЦП. в режим программной работы устройство эмулирует де тельность оператора по выводу содержимого счетчика команд на пультовой терминал (применительно к микро- ЭВМ Электроника 60 М это регистр Р7) командой Открыть  чейку, в ответ на которую микроэвм выводит содержимое счетчика команд, после чего устройство эмулирует де тельность оператора по замене содержимого счетчика команд и выдает команду продолжени , по которой ЦП возвращаетс  в режим программной работы в соответствии с новым содержимым счетчика команд..
При замене содержимого счетчика команд обмен между ЦП и устройство выгл дит следующим образом:
Р7/ХХХХХХ 20000 ВК (ВК,ПС)
Р.
В примере выводимые по инициативе ЦП буквенно-цифровые символы подвыводу содержимого счетчика команд, замены зтого содержимого новым и подачи команды перезапуска. Кроме счетчика команд, может быть изменено содержимое других регистров ЦП, но эта операци  не  вл етс  об зательной и должна предшествовать изменению содержимого счетчика команд. В результате перезапуска ЦП микроЭВМ переходит из режима св зи с пультовым терминалом в режим программной работы .
В процессе перезапуска устройство эмулирует передаваемые коды символов , признаки готовности внешнего устройства к приему кодов и выполн ет их передачу в шину 3 ЭВМ.
При переходе из режима программной работы в режим св зи с пультовым терминалом ЦП выполн ет следующую по- следовательность операции: вывод кодов символов Возврат каретки , перевод строки, вывод на терминал кодов
адреса следующей команды (шесть сим-
волов), котора  должна быть исполнена , повторное выполнение вывода кодов символов Возврат каретки, перевод строки и вывод на терминал кода
о символа®. Символ (Э означает готов5
0
5
0
5
ность ЦП прин ть команду оператора. После этого ЦП опрашивает пультовой терминал, ожида  действий оператора. При этом нарушаетс  выполнение программы и тер етс  управление объектом в режиме реального масштаба времени. С целью возврата ЦП. в режим программной работы устройство эмулирует де тельность оператора по выводу содержимого счетчика команд на пультовой терминал (применительно к микро- ЭВМ Электроника 60 М это регистр Р7) командой Открыть  чейку, в ответ на которую микроэвм выводит содержимое счетчика команд, после чего устройство эмулирует де тельность оператора по замене содержимого счетчика команд и выдает команду продолжени , по которой ЦП возвращаетс  в режим программной работы в соответствии с новым содержимым счетчика команд..
При замене содержимого счетчика команд обмен между ЦП и устройство выгл дит следующим образом:
Р7/ХХХХХХ 20000 ВК (ВК,ПС)
Р.
В примере выводимые по инициативе ЦП буквенно-цифровые символы под513
чсркнуты,а эмулируемые символы - нет. Таким образом, в процессе перезапуска устройство эмулирует следующие команды пультового терминала:
/ (код 017g) - команда Открыть  чейку (по этой команде выводитс  содержимое регистра общего назначени  или  чейки пам ти, в данном случае счетчика команд - регистра Р7);
ВК (код 015g) - команда Закрыт  чейку (подаетс  после того, как выполнена эмул ци  ввода нового содержимого счетчика команд);
R (код 122g) - команда Регистр за которой следует номер регистра (используетс  дл  обращени  к регистрам общего назначени );
Р (код 120 в) - команда Продолжение (продолжает выполнение программы с адреса, определ емого текущим содержимым счетчика команд).
В примере Х означает, что выводимый ЦП буквенно-цифровой символ дл  устройства безразличен: L - символ пробели; 2000g - пример нат чального адреса, с которого счетчик команд начинает счет (этот адрес выбираетс  программистом и  вл етс  переменной величиной в обмене); ПС перевод строки.
Обмен данными между ЦП микроЭБМ и устройством осуществл етс  посредством программных операций с опросом признака (флага) через шину 3 ЭВМ,
Направление передачи данных при выполнении операций обмена даннь1ми через шину 3 ЭВМ определ етс  по отношению к ЦП. При рыполнении канального п;икла Ввод данные передалотс  от устройства в пмну 3 ЭВМ и далее- ЦП. При выполнении канального цикла Вывод данные передаютс  от ЦП в шину 3 ЭВМ и далее в устройство. Признаки готовности (флаги), свидетельствующие о готовности устройства прин ть или выдать коды символов, считываютс  ЦП во врем  канального цикла Ввод. Код символа выводитс  ЦП в течение канального цикла Вывод. Коды символов соответствуют ГОСТ 13052/74, этим обеспечиваетс  программна  и микропрограммна  совместимость устройства с другими устройствами обмена микроэвм.
Дл  обмена данными ЦП с устройством устройству выдел ютс  четыре адреса регистров внешних устройств: ад
864 . 6
рее регистра состо ни  ввода (обычно 1775608); адрес регистра ввода (обычно 177562g); адрес регистра состо ни  вывода (обычно 177564); адрес регистра вывода (обычно 177566g). В устройстве данные по адресу регистра состо ни  ввода считываютс  в течение канального цикла Ввод и
Q записываютс  в течение канального цикла Вывод, данные по адресам регистра ввода и регистра состо ни  вывода только считываютс  в течение канального цикла Ввод, а данные по
с адресу регистра вывода только записываютс  в течение канального цикла Вывод. При обращении по адресам регистров вводитс  или выводитс  один байт данных (восемь разр дов), все
Q разр ды помещаютс  в шину 3 ЭВМ одновременно .
Когда ЦП обращаетс  к устройству ЦП помещает адрес одного из регистров устройства в шину 3 ЭВМ. Этот адрес
5 принимаетс  блоком 5 канальных при- емопередатчиков, далее он поступает в дешифратор б адреса. Дешифратор 6 адреса дешифрирует адрес и в случае , если этот адрес одного из реги ,, стров устройства, устанавливает свой триггер. При этом на выходе дешифратора 6 адреса по вл етс  сигнал Устройство выбрано, который разрешает функционирование дешифратора 4 управл ющих сигналов. Работа дешифра тора 4 управл ющих сигналов опреде- . л етс  сигналом Устройство выбрано младшими разр дами адреса и канальными сигналами, присутствующими в шине 3 ЭВМ. Дешифратор 4 управл ющих сигналов вырабатывает соответствующие сигналы, управл ющие элементами устройства , из канальных сигналов и этим самым обеспечивает обмен в соответствии с диаграммами обмена шины 3 ЭВМ. Благодар  работе дешифратора 4 управл ющих сигналов устройство представл етс  ЦП и шине 3 ЭВМ как четыре адресуемых регистра. Младшие разр ды адреса, наход щегос  в шине 3 ЭВМ,
0 запоминаютс  в дешифраторе 4 управл ющих сигналов во врем  адресной части цикла обращени  к шине 3 ЭВМ.
Мультиплексор 10 данных предназначен дл  коммутации данных с его че5 тырех групповых входов на вход блока 5 канальных приемопередатчиков.Мультиплексор 10 данных - мультиплексор из четырех направлений в одно. Управ0
5
ление направлением передачи осуществл ет дешифратор 4 управл ющих сигналов с помощью сигналов, присутствующих на его группе выходов. Кажда  группа входов мультиплексора 10 данных имеет восемь разр дов, на первый вход первой группы входов мултиплексора 10 данных подан сигнал с .единичного выхода триггера 11, на второй вход первой группы входов - сигнал с единичного выхода триггера 20, на остальные шесть входов - нулевые сигналы (корпус). На входы второй группы входов мультиплексора 10 данных поданы сигналы с выходов шифратора 23. На первый вход третьей группы входов мультиплексора 10 данных сигнал 1, на остальные входы - нулевые сигналы (корпус). На все входы четвертой группь входов - нулевые сигналы (корпус). Триггер 11 предназначен дл  хранени  сигнала, управл ющего перезапуском. Триггер 11 ус- j SLHaBmiBaeTCH и считываетс  программно . При низком уровне на его единичном выходе перезапуск разрешен, при высоком - запрещен. Триггер 11 обеспечивает возможность программного запрета перезапуска. Селектор 12 предназна:чен дл  селекции кода, соответствующего коду символа е (код 100j). При подаче на его вход кода символа е на его выходе по вл етс  сигнал высокого уровн , при подаче любого другого двоичного кода - низкий уровень. Селектор 12 построен на посто нном запоминающем уст- .ройстве (ПЗУ) с организацией 256 слов X 1 разр д. В слове, чей адрес соответствует коду символа (в двоичном представлении), занесена единична  информаци , во все остальные слова - нулева .
Триггер 15 предназначен дл  фиксации данных, по вл ющихс  на выходе селектора 12.
Триггер 16 предназначен дл  управлени  режимом перезапуска. Если триггер 16 установлен, то на его нулевом выходе по вл етс  сигнал низкого уровн , при этом разрешаетс  запись данных с последовательного входа данных регистра 18 сдвига и осуществление перезапуска.
Регистр 18 сдвига предназначен дл  фиксации трехкратного обращени  по адресу регистра состо ни  ввода, если им предшествовал вывод кода сим
5
вола е . Регистр 18 сдвига имеет последовательный и параллельный входы даннйх. На последовательный вход данных подаетс  сигнал Ввод О с выхода дешифратора 4 управл ющих сигналов . На параллельный вход данных (три разр да) поданы сигналы низкого уровн  (корпус) . Запись -данных с по0 ледовательного или параллельного входов в регистр 18 сдвига;осуществл етс  по заднему фронту сигналов на его входе синхросигналов, на который подаютс  данные с выхода Ввод данных дешифратора 4 управл ющих сигналов. Записью данных с параллельного или последовательного входов регистра 18 сдвига управл ет триггер 16. Дл  этого данные с нулевого вы0 хода триггера 16 подаютс  на управл ющий вход регистра 18 сдвига. При низком уровне на выходе триггера 16 осуществл етс  запись данных в регистр 18 сдвига с его последователь5 ного входа данных, при высоком уровне - с параллельного входа.
Триггер 20 предназначен дл  эму-, л ции разр да готовности регистра состо ни  ввода.
Счетчик 21 предназначен дл  подсчета числа эмулируемых кодов символов . В исходном состо нии счетчик 21 сброшен, так как на нулевом выходе триггера 20 сигнал высокого уровн . Этот сигнал запрещает подсчет импульсов счетчику 21. Число эмулируемых кодов символов подсчитываетс  по числу обращений к регистру ввода при условии, что установлен триггер 20. Переход счетчика 21 в новое состо ние осуществл етс  по заднему фронту сигнала на его счетном входе. При наличии сигнала высокого уровн  на входе сброса счетчика 21 он сброшен (все разр ды выхода нулевые), его состо ние не зависит от смены сигналов на его входе синхросигналов.
Селектор 22 предназначен дл  селекции двоичного кода, превышающего на единицу двоичный пор дковый номер последнего эмулируемого символа в перезапуске. Селектор 22 обеспечивает сброс триггера 20. При подаче на второй вход селектора 22 кода, превы- . шающего на единицу двоичный пор дко5 вый номер последнего эмулируемого сим- символа, и при наличии сигнала высокого уровн  на его первом входе на выходе селектора 22 сигнал высокого
0
5
0
5
0
10
15
91377864
уровн , при подаче любых других кодов на его второй вход или при сигнале низкого уровн  на его первом входе на выходе селектора 22 сигнал низкого уровн . Селектор 22 построен на посто нном запоминающем устройстве (ПЗУ) с организацией 256 слов х X 1 разр д. Первый вход ceлeкfopa 22  вл етс  входом синхросигналов ПЗУ, второй вход селектора образует адресные входы ПЗУ. В слово, чей адрес превышает на единицу двоичный пор дковый номер последнего эмулируемого символа при переазпуске, занесена ч единична  информаци , во все остальные слова - нулева .
Счетчик 25 предназначен дл  подсчета перезапусков. Подсчет перезапусков ведетс  по числу сбросов (переходу из единичного состо ни  в нулевое) триггера 20.
Селектор 28 предназначен дл  селекции двоичного кода, превышающего на единицу двоичный пор дковый номер последнего перезапуска, таким образом ограничиваетс  число.перезапусков. Селектор 28 построен на посто нном запоминающем устройстве с организацией 256 сПов X 1 разр д. В слово, чей адрес превышает на единицу двоичный пор дковый номер последнего перезапуска , занесена единична  информаци , во все остальные слова - нулева .
Шифратор 23 предназначен дл  пре20
25
30
10
выводит код символа по адресу регистра вывода.
При втором способе обмена ЦП опрашивает бит готовности регистра состо ни  ввода (в общем случае опрос производитс  многократно до обнаружени  установки бита готовности) и, если он установлен, то считываетс  код сим- символа по адресу регистра ввода, далее ЦП опрашивает бит готовности регистра состо ни  вывода и, если бит готовности установлен, то ЦП выводит код символа по адресу регистра вывода . Никаких других обменов ЦП в это врем  не производит.
При включении питани  в шине 3 ЭВМ по вл етс  кратковременный сигнал Установка, который через канальный приемник 7 устанавливает все триггеры и счетчики устройства в нуль (т.е. выполн етс  начальный сброс по включению питани ). Таким образом, на . единичных выходах второго, третьего, четвертого и первого триггеров 11, . 15, 16 и 20 устанавливаетс  сигнал низкого уровн , а на нулевых выходах этих триггеров - сигнал высокого уровн , все разр ды выходов второго и первого счетчиков 21, 25 имеют низкий уровень.
Возможны два режима работы устройства: первый - перезапуск разрешен , второй - перезапуск запрещен.
Перезапуск разрешен, если на первый
образовани  пор дкового номера сим- 35 второй управл ющие входы 1, 2 уствола , формируемого на выходе первого счетчика 21, в код эмулируемого символа . Шифратор 23 построен на базе ПЗУ с организацией 512 слов х 8 разр дов . В каждое слово ПЗУ занесен код эмулируемого символа. С целью фор- . мировани  различных начальных адресов перезапуска шифратор 23 по старшим адресным входам управл етс  вторым счетчиком 25.
При обращении по адресам регистров устройства ЦП используетс  два вида обмена: первый - вывод кода символа по инциативе ЦП; второй - эмул ци  ввода символа оператором и его вывод (так называемое эхо - печать).
40
45
- ройства поданы сигналы высокого уровн  и на нулевом выходе триггера 11 имеетс  сигнал высокого уровн . При этом на выходе элемента И 14 имеетс  сигнал высокого уровн , который поступает на вход данных триггера 16, Перезапуск запрещен, если на одном из управл ющих входов 1, 2 устройства или на нулевом выходе первого триггера 11 имеетс  сигнал низкого уровн . При этом на выходе элемента И 1 4 имеетс  сигнал низкого уровн .
.. Как уже отмечено, при переходе в режим св зи с пультовым терминалом ЦП выводит группу символов, последПри первом способе обмена ЦП оп- ним из. которых  вл етс  символ е . рашивает бит готовности регистра со- Устройство начинает процесс эмул ции сто ни  вывода (в общем случае опрос 55 перезапуска с обнаружени  вывода по производитс  многократно до обнаруже- адресу регистра вывода данных, со50
ни  установки бита готовности), и, .если бит готовности установлен, то
ответствующих коду символа ЮОв).
®,
е (код
0
5
864
0
5
0
10
выводит код символа по адресу регистра вывода.
При втором способе обмена ЦП опрашивает бит готовности регистра состо ни  ввода (в общем случае опрос производитс  многократно до обнаружени  установки бита готовности) и, если он установлен, то считываетс  код сим- символа по адресу регистра ввода, далее ЦП опрашивает бит готовности регистра состо ни  вывода и, если бит готовности установлен, то ЦП выводит код символа по адресу регистра вывода . Никаких других обменов ЦП в это врем  не производит.
При включении питани  в шине 3 ЭВМ по вл етс  кратковременный сигнал Установка, который через канальный приемник 7 устанавливает все триггеры и счетчики устройства в нуль (т.е. выполн етс  начальный сброс по включению питани ). Таким образом, на . единичных выходах второго, третьего, четвертого и первого триггеров 11, . 15, 16 и 20 устанавливаетс  сигнал низкого уровн , а на нулевых выходах этих триггеров - сигнал высокого уровн , все разр ды выходов второго и первого счетчиков 21, 25 имеют низкий уровень.
Возможны два режима работы устройства: первый - перезапуск разрешен , второй - перезапуск запрещен.
Перезапуск разрешен, если на первый
5 второй управл ющие входы 1, 2 устним из. которых  вл етс  символ е . Устройство начинает процесс эмул ци перезапуска с обнаружени  вывода по адресу регистра вывода данных, соответствующих коду символа ЮОв).
®,
е (код
Вывод кода символа в устройство через шину 3 ЭВМ ЦП начинает путем считывани  данных в стандартном цикле Ввод по адресу регистра состо ни  вывода. При этом на адресном выходе дешифратора 4 управл ющих сигналов по вл ютс  управл ющие сигналы , обеспечивающие коммутацию данных
ле Ввод считываютс  данные по адресу регистра состо ни  ввода) дл  проверки наличи  установл.енного бита готовности в этом регистре. Установленный бит готовности свидетельствует о наличии кода символа в регистре ввода.
Таким образом, ввод первого эмус .третьей группы входов мультиплексо-чд лируемого кода символа в ЦП из уст15
30
ра 10 данных на вход блока 5 канальных приемопередатчиков и далее в шину 3 ЭВМ. Биту готовности соответствует первый вход третьей группы входов мультиплексора 10 данных, этот бит всегда равен единице. ЦП, обнаружив , что бит готовности установлен, выполн ет вывод кода символа (-Возврата каретки) по адресу регистра вывода. Код символа изшины 3 ЭВМ че-20 рез блок 5 канальных приемопередатчиков поступает на вход селектора 12, который сравнивает его с кодом символа е . Поскольку коды символов не совпадают, то на выходе селектора 25 12 сигнал низкого уровн , который за . пишетс  в триггер t5 с его входа дан ных по переднему фронту строба, при- сутству5ощему на выходе Вывод 6 дешифратора 4 управл ющих сигналов; Затем аналогично вывод тс  коды остальных символов.
При выводе последнего символа по инициативе ЦП, которым  вл етс  символ е , на выходе селектора 12 по-  вл тес  сигнал высокого уровн , который запишетс  в триггер 15 по стробу , присутствующему на выходе Вы . вод 6 дешифратора 4 управл ющих сигналов . Триггер 15 устанавливаетс  и на его единичном выходе по витс  сигнал высокого уровн , который поступает на вход синхросигналов триг гера 16. При этом по переднему фронту этого сигнала в триггер 16 запишутс  данные с выхода элемента И 14. Если рмул ци  перезапуска разрешена, то триггер 16 установитс  в единич- нов состо ние и на его нулевом выходе по витс  сигнал низкого уровн . Если эмул ци  не разрешена, то триггер 16 остаетс  в нулевом состо нии и на его нулевом выходе присутствует сигнал высокого уровн .
Напомним, что знак С означает готовность ЦП прин ть команду оператора . Поэтому после вывода кода знака е ЦП проводит опрос регистра состо ни  ввода (т.е. в стандартном цик35
40
45
50
55
ройства начинаетс  считыванием данных в стандартном цикле Ввод по адресу регистра состо ни  ввода. При этом на адресном выходе дешифратора 4 управл ющих сигналов по вл ютс  управл ющие сигналы, обеспечивающие коммутацию данных с первой группы входов мультиплексора 10 данных на вход блока 5 канальных приемопередатчиков и далее в шину 3 ЭВМ, Биту готовности соответствует второй вход первой группы входов мультиплексора 10 -данных, на который подаютс  данные с единичного выхода триггера 20, Одновременно с по влением сигналов на группе выходов дешифратора 4 управл ющих сигналов на его входе Ввод О по вл етс  сигнал высокого уровн , с некоторой задержкой по отношению к этим сигналам по вл етс  сигнал высокого .уровн  на его выходе Ввод данных, сигнал с выхода Ввод данных сниметс  (т.е. станет низким уровнем) раньше упом нутых сигналов. При этом в регистр 18 сдвига с его последовательного входа запишетс  единична  информаци  по заднему фрон ту сигнала на выходе Ввод данных дешифратора 4 управл ющих сигналов, если разрешена эмул ци  перезапуска. Если эмул ци  перезапуска запрещена, то в регистре 18 сдвига запишетс  ну лева  информаци  с его параллельных входов, т,е, регистр сдвига будет оставатьс  обнуленным.
Если эмул ци  перезапуска разрешена , то при трехкратном считывании данных в стандартном цикле Ввод по адресу регистра состо ни  ввода на выходе регистра сдвига в каждом разр де по витс  единица. Во врем  каждого из этих считываний данных в стандартном цикле Ввод по адресу регистра состо ни  ввода в мультиплексо ре 10 данных соответствует установле ный признак готовности, так как триг гер 20 сброшен и на его единичном вы ходе низкий уровень. При четвертом обр щении сигнал Ввод данных с выхо
ле Ввод считываютс  данные по адресу регистра состо ни  ввода) дл  проверки наличи  установл.енного бита готовности в этом регистре. Установленный бит готовности свидетельствует о наличии кода символа в регистре ввода.
Таким образом, ввод первого эмуд лируемого кода символа в ЦП из уст5
0
0 5
5
0
5
0
55
ройства начинаетс  считыванием данных в стандартном цикле Ввод по адресу регистра состо ни  ввода. При этом на адресном выходе дешифратора 4 управл ющих сигналов по вл ютс  управл ющие сигналы, обеспечивающие коммутацию данных с первой группы входов мультиплексора 10 данных на вход блока 5 канальных приемопередатчиков и далее в шину 3 ЭВМ, Биту готовности соответствует второй вход первой группы входов мультиплексора 10 -данных, на который подаютс  данные с единичного выхода триггера 20, Одновременно с по влением сигналов на группе выходов дешифратора 4 управл ющих сигналов на его входе Ввод О по вл етс  сигнал высокого уровн , с некоторой задержкой по отношению к этим сигналам по вл етс  сигнал высокого .уровн  на его выходе Ввод данных, сигнал с выхода Ввод данных сниметс  (т.е. станет низким уровнем) раньше упом нутых сигналов. При этом в регистр 18 сдвига с его последовательного входа запишетс  единична  информаци  по заднему фронту сигнала на выходе Ввод данных дешифратора 4 управл ющих сигналов, если разрешена эмул ци  перезапуска. Если эмул ци  перезапуска запрещена, то в регистре 18 сдвига запишетс  нулева  информаци  с его параллельных входов, т,е, регистр сдвига будет оставатьс  обнуленным.
Если эмул ци  перезапуска разрешена , то при трехкратном считывании данных в стандартном цикле Ввод по адресу регистра состо ни  ввода на выходе регистра сдвига в каждом разр де по витс  единица. Во врем  каждого из этих считываний данных в стандартном цикле Ввод по адресу регистра состо ни  ввода в мультиплексоре 10 данных соответствует установленный признак готовности, так как триггер 20 сброшен и на его единичном выходе низкий уровень. При четвертом обр щении сигнал Ввод данных с выхо
да дешифратора 4 управл ющих сигналов через элемент И 19 поступает на вход синхросигналов триггера 20 и устанавливает его в единичное состо ние по заднему фронту сигнала на выходе елемента И 19, так как счетчик 25 сброшен и на выходе селектора 28 низкий уровень. В результате формируетс  признак готовности на выходе триггера Ю, который поступает на второй вход первой группы входов мультиплексора 10 данных. Далее осуществл етс  собственно считывание первого эмулируемого кода символа. При этом вновь в стандартном цикле Ввод выполн етс  считывание данных по адресу регистра состо ни  ввода. На группе выходов дешифратора 4 управл ющих сигн алов по вл ютс  управл ющие сигналы, обе- спечивающие коммутацию данных с первой группы входов мультиплексора 10 данных на вход блока 5 канальных приемопередатчиков и далее в шину 3 ЭВМ ЦП, обнаружив, что бит готовности установлен, выполн ет в стандратирм цикле Ввод считывание данных по адресу регистра ввода. На адресном выходе дешифратора 4 управл ющих сигналов по вл ютс  управл ющие сигналы обеспечивающие коммутацию данных с второй группы входов мультиплексора 10 данных на вход блока 5 канальных приемопередатчиков и далее в шину 3 ЭВМ. При этом в ЦП считываютс  данные с выхода дешифратора 23,- в дан- ном случае этот код символа Р, ко- торьш записан в  чейку ПЗУ (на котором построен ширфатор) с нулевым адресом . Далее ЦП выполн ет считывание данных в стандартном цикле Ввод по адресу регистра состо ни  вьшода и вывод кода символа Р,по адресу регистра вывода аналогично описанному,
При установке триггера 20 с вы- хода сброса счетчика 21 снимаетс  сигнал высокого уровн , при этом счетчику разрешенсчет импульсов, которые по вл ютс  на его счетном входе. Поскольку сигнал на выходе Ввод 2 дешифратора 4 управл ющих сигналов по вл етс  при обращении по адресу регистра ввода, то после считывани  кода символ Р в ЦП счетчик 21 сформирует на своем выходе код 0.,.01, который обеспечит по вление на выходе шифратора 23 кор,а символа 7, запи- санного в  чейку с первым адресом.
5
д n 5 5
5
0
Далее ПП выполн ет считывание второго эмулируемого кода символа. При этом в стандартном цикле Ввод выполн етс  считывание данных по адресу регистра состо ни  ввода. ЦП, обнаружив , что бит готовности установлен , выполн ет в стандартном цикле Ввод считывание данных по адресу регистра ввода, считыва  код символа 7. После считывани  кода символа 7 счетчик 21 сформирует на своем выходе код, обеспечивающий по вление на выходе шифратора 23 кода символа /. Далее в стандартном цикле Ввод выполн етс  считывание данных по адресу регистра состо ни  вывода и вывод кода символа / по адресу регистра вывода таким же образом, как эти действи  выполн лись ранее, в ответ ЦП выводит шесть символов начального адреса и т.д., в соответствии с приведенным примером.
Последним эмулируемым кодом символа  вл етс  код Р. В стандартном цикле Ввод выполн етс  считывание данных по адресу регистра состо ни  ввода. ЦП, обнаружив, что бит готовности установлен, выполн ет в стандартном цикле Ввод считывание данных по адресу регистра ввода, считыва  код символа Р. После считывани  кода символа Р счетчик 21 сформирует на своем выходе код, который превышает пор дковый номер кода символа Р на единицу. Этот код  вл етс  кодом, по которому в селекторе 22 хранитс  единица. Далее в стандартном цикле Ввод выполн етс  считывание данных по адресу регистра состо ни  вывода и вывод кода символа Р ло адресу регистра вывода. При выводе кода символа по адресу регистра вывода на выходе Вывод 6 дешифратора 4 управл ющих сигналов формируетс  строб, разрешающий по вление сигнала на выходе селектора 22. В данном случае , это сигнал высокого уровн , ко торый чедэез элемент ИЛИ 27 поступает на нулевой вход триггера 20 и устанавливает его в О (сбрасывает).. При этом на нулевом выходе триггера 20 по вл етс  сигнал высокого уровн , который с задержкой,, обусловленной элементом 29 задержки, поступил на установочный вход счетчика 21. Счетчик 21 сбрасываетс  (обнул етс ). Одновременно с этим сигналом с единичного выхода триггера 20, поступаюJ5
щий на счетный вход счетчика 25, снимаетс  с этого входа, обеспечива  переход счетчика 25 в следующее состо ние . Таким образом, выполнен переход на следующую зону шифратора за счет изменени  старших адресов ПЗУ, на .котором построен шифратор, т.е. обеспечиваетс  эмул ци  следующего перезапуска с адреса зоны ПЗУ, младшие разр ды которого равны нулю, а старшие соответствуют состо нию счетчика 25.
Во врем  рассмотренной эмул ции п перезапуска при эмул ции кодов символов Р и 7 изменились состо ни  триггеров 15, 16 и регистра 18 сдвига . При эмул ции кода символа Р во врем  обращени  к регистру состо ни  вывода на выходе Ввод 4 дешифратора 4 управл ющих сигналов формируетс  сигнал высокого уровн , который через элемент ИЛИ 17 сбрасывает триггер 16. Во врем  вывода кода симво13
ла Р по- адресу регистра вывода ус- 25 танавливаетс  р нуль триггер 15. При обращении к регистру состо ни  ввода обнул етс  регистр 18 сдвига, так
как на его управл ющем входа - сигнал высокого уровн , обеспечивающий запись данных с параллельных входов (т.е. сигналов низкого уровн ).
При втором и последующих переходах ЦП из режима программной работы в режим св зи с пультовым терминалом перезапуск выполн етс  аналогично. После каждой эмул ции перезапуска измен етс  состо ние счетчика 25. После того, как счетчик 24 достигнет состо ни , соответствующего конечному номеру эмул ции перезапуска, на выходе селектора 28 по витс  сигнал низкого УРОВНЯ . Этот сигнал поступает на вход данных триггера 20. Этот триггер 20 не сможет установитьс  в единичное состо ние при очередном переходе в режим св зи ЦП с пультовым терминалом, так как на его информационном входе - сигнал низкого уровн . Следовательно, в слове состо ни  ввода признак готовности не формируетс  и ЦП остаетс  в режиме св зи с пультовым терминалом. На выходе 30 блокировки эмул ции - сигнал низкого уровн , который используетс  дл  анализа состо ний устройства.
При обращении в стандартном цикле Запись по адресу регистра состо ни  ввода программного может быть уста   а тпе-   о   г10
20
- 25 и а
ах ееи .   37786416
новлен триггер 11. При его установке на входе элемента И 14 по вл етс  сигнал низкого Уровн , блокирующий последующие перезапуски. Этим достигаетс  дополнительна  гибкость устройства.
При сбросе счетчика 25 перезапуски возможны вновь. Дл  сброса счетчика 25 на один из управл ющих входов 1, 2 устройства подаетс  сигнал низкого уровн , который разрешает прохождение строба Ввод 4 с выхода дешифратора 4 управл ющих сигналов через элемент И 24 и элемент РШИ 26 на вход сброса счетчика 25. При обращении по адресу регистра состо ни  вывода формируетс  сигнал на выходе Ввод 4 дешифратора 4 управл ющих сигналов и счетчик 25 сбрасываетс , т.е. на его выходах нулевые сигналь, а на выходе селектора 28 сигнал высокого уровн .
При выполнений цикла Ввод пор док выполнени  операций следующий.
Активное устройство в адресной части цикла передает по лини м Данные - Адрес адрес, а также вырабатывает сигнал Внешнее устройство, если адрес принадлежит адресам внешних устройств, далее с задержкой (150 не) активное устройство вырабатывает сигнал Сихронизаци  активного устройства.
Пассивное устройство дешифрирует адрес и запоминает его.
Активное устройство снимает адрес с линий данные - Адрес, очищает линию Внешнее устройство и вырабатывает сигнал Ввод,, сигнализиру  о том, что оно готово прин ть данные от пассивного устройства и ожидает поступление сигнала Синхронизаци  пассивного устройства.
Пассивное устройство помещает данные на линии Данные - Адрес и вырабатывает сигнал Синхронизаци  пассивного устройства, сигнализирующий
30
35
40
45
Активное устройство принимает сигнал Синхронизаци  пассивного устройства , принимает данные, снимает сигнал Ввод.
Пассивное устройство снимает сигнал Синхронизаци  пассивного устройства , заверша  операцию передачи г данных.
Активное устройство снимает сигнал Синхронизаци  активного устрой-| ства по заднему фронту сигнала Синхронизаци  пассивного устройства.
заверша  тем самым канальный цикл Ввод.
При вьШолнении цикла Ввод пор док выполнени  операций следующий.
Активное устройство в адресной ча сти цикла передает по лини м Данные - Адрес адрес, а также сигнал Внешнее устройство, если это необходимо , далее с задержкой (150 не) активное устройство вырабатывает сигнал Синхронизаци  активного устройства .
Пассивное устройство дешифрирует адрес и запоминает егр.
Активное устройство снимает адрес с линий Данные - Адрес, очищает линию Внешнее устройство. После этого активное устрййство помещает данные на линии Данные - Адрес и с задержкой (100 не) вырабатывает сигнал Вывод, означающий, что на лини х Данные - Адрес помещены данные ,
Пассивное устройство принимает данные с линий Данные .- Адрес и зы рабатывает сигнал Синхронизаци  пассивного устройства, означающий, что данные прин ты пассивным устройством
Активное устройство, получив сигнал Синхронизаци  пассивного устройства , очищает (с задержкой) линию Вывод и с задержкой (250 не) снимает данные.
Пассивное устройство снимает сигнал Синхронизаци  пассивного устройства , заверша  операцию приема данных.
Активное устройство снимает сигнал Синхронизаци  активного устройства , заверша  цикл канала Вывод,
Активным устройством  вл етс  ЦП, пассивным предложенного,устройство.
Данные - Адрес подаютс  на вторую группу информационных входов 31, 32 дешифратора 6 адреса, сигнал Внешнее устройство - на первый вход 33 первой группы информационных вхо
дов дешифратора 6 адреса, сигнал Синхронизаци  активного устройства на второй вход 34 первой группы информационных входов дешифратора 6 адреса. Причем на вторую группу информационных входов дешифратора 6 адреса поданы разр ды Данные - Адрес с двенадцатого по третий, третий разр д - на первый вход, двенадцатый - на к-й. Микропереключатели обеспечивают набор кода адреса, ко5
0
Q
торый дешифрирует дешифратор адреса с триггером.
Первый разр д 45 сигнала Устройство выбрано в дешиф1)аторе 6 адреса формируетс  на выходе второго элемента И 43, второй разр д 46 сигнала Устройство выбрано - на выходе второго канального приемника 38.
На вход первого канального приемника 37 в дешифраторе 6 адреса подаетс  сигнал Внешнее устройство, на вход второго канального приемника 38 - сигнал Синхронизаци  активного устройства.
Если адрес  вл етс  адресом обращени  к адресу регистра устройства, то на выходе первого элемента И 41 сигнал высокого уровн , который по
Синхронизаци  активного уст- установит триггер в единичсигналу ройства
Hde состо ние, на выходе Устройство
5
0
0
5
0
5
выбрано в каждом разр де 45, 46 по в тс  сигналы высокого уровн . Если адрес не  вл етс  адресом обращени  к адресам регистра устройства, то на выходе первого элемента И 41 сигнал низкого уровн , триггер 42 не уста- навливаетс .
На группу 50 информационных входов дешифратора 4 управл ющих сигналов подаютс  три младших разр да Данные - Адрес (с нулевого по второй ), канальный сигнал Ввод подаетс  на первый разр д 47 группы вхо- 5 дов-входов дешифратора 4 управл ющих сигналов, канальный сигнал Вывод подаетс  на.второй разр д 48 группы входов-выходов дешифратора 4 управл ющих сигналов, первый разр д 40 сигнала Устройство выбрано подаетс  на вход синхросигналов регистра 55, второй разр д сигнала Устройство выбрано - на установочный вход этого регистра.
На фиг.4 приведен пример обмена, не св занного с регистрами устройства; на фиг.5 - пример первого обращени  дл  чтени  данных по адресу регистра состо ни  ввода, затем третьего обращени , затем четвертого обращени  Дл  чтени  данных по адресу регистра состо ни  ввода; на фиг.6 - пример обращени  дл  чтени  данных по адресу регистра ввода, обращени  дл  чтени  данных по адресу регистра состо ни  вывода, затем обращени  дл  вывода данных по адресу регистра вывода; на фиг.7 - таблица
программы, «котора  содержит информацию дл  программировани  микросхем.
Восьмиразр дный двоичный адрес информации записан в таблице в виде двух частей; в первой строке записа- ны разр ды 0...3 в виде 16-ричного числа, в первом столбце - разр ды 4...7 в виде 16-ричного чирла; 8-разр дна  информаци  записана на пере- сечении соответствующих адресной строки и адресного столбца. Информаци  представлена в виде двух 16- ричных чисел. Кроме того, в таблице закодированы следующие программы перезапуска:
а.g R 7/ХХХХХХ U 20000 ВК @ Р;
б.@ R 7/ U30000 ВК е Р;
в.@ R 7/ХХХХХХ U40000 ВК е- Р;
г.© R.7/ХХХХХХ U 50000 ВК @ Р.

Claims (1)

1. Устройство дл  сопр жени  ЭВМ с внешним устройством, содержащее дешифратор управл ющих сигналов, де- шифратор адреса, блок канальных приемопередатчиков , мультиплексор данных , три селектора, шифратор, три элемента И, два элемента ИЛИ, элемент задержки, причем группа информационных входов-выходов дешифратора управл ющих сигналов образует группу входов-выходов устройства дл  подключе- . ни  к группе управл ющих входов-вы
Q
5
20
налов, группа выходов которого соединена с группой управл ющих входов мультиплексора данных, группа информационных выходов которого соединена с группой информационных входов блока приемопередатчиков, отличающеес  тем, что, с целью повышени  надежности за счет обеспечени  автоматического выполнени  операцш специальных программ перезапуска ЭВМ дл  защиты от критических ситуаций, в него введены два элемента ИЛИ, канальный приемник, два элемента НЕ, четыре триггера, регистр сдвига,два счетчика, причем первый вход первого
0
элемента И соединен с входом первого элемента НЕ и  вл етс  входом устройства дл  подключени  к первому разрешающему выходу внешнего устройства , второй вход первого элемента И соединен с входом второго элемента НЕ и  вл етс  входом устройства дл  подключени  к второму разрешающему
5 выходу внешнего устройства, информационный вход канального приемника  вл етс  входом устройства дл  подключени  к установочному выходу ЭВМ, выход первого селектора соединен с информационным входом первого триггера и  вл етс  выходом устройства дл  подключени  к входу блокировки перезапуска внешнего устройства, при этом разр ды управлени  перезапуском и готовности приема команды операто5 ра группы информационных выходов блока канальных приемопередатчиков соединены с информационным входом вто-( роге триггера и с информационньм вхот. .
ходов ЭВМ, группа информационных вхо- . ДОм второго селектора, выход котородов-выходов блока канальных приемопередатчиков образует группу входов- выходов устройства дл  подключени  к группе информациойных входов-выходов ЭВМ, перва  группа информационных входов дешифратора адреса образует группу входов устройства дл  подключени  к группе адресных выходов ЭВМ, при этом группа информационных выходов блока приемопередатчиков
45
го соединен с информационным входом третьего триггера, синхровход которого соединен с первым информационным входом третьего селектора и вторым выходом дешифратора управл ющих сигналов , третий выход которого соединен с синхров,ходом второго триггера, нулевой вход которого соединен с выходом канального приемника, с первыми входам первого, второго и третье
-,- f - - ir П-,. ..,.
соединена с второй группой информаци- го элементов ИЛИ и с нулевым входом
онных входов дешифратора адреса и с группой информационных входов дешифратора управл ющих сигналов, группа разрешающих входов которого сотретьего триггера, единичный выход которого соединен с синхровходом четвертого триггера, информационный вход которого соединен с выходом первого
единена с группой выходов дешифрато- 55 элемента И, третий вход которого сора адреса, разрешающий вход блока приемопередатчиков соединен с первым выходом дешифратора управл ющих сигДОм второго селектора, выход которо
го соединен с информационным входом третьего триггера, синхровход которого соединен с первым информационным входом третьего селектора и вторым выходом дешифратора управл ющих сигналов , третий выход которого соединен с синхров,ходом второго триггера, нулевой вход которого соединен с выходом канального приемника, с первыми входам первого, второго и третье . ..,.
третьего триггера, единичный выход которого соединен с синхровходом четвертого триггера, информационный вход которого соединен с выходом первого
единен с нулевым входом второго триггера , единичный выход которого соединен с .первым разр дом первой груп
пы информационных входов мультиплексора данных, второй разр д первой . группы информационных входов которого соединен со счетным входом первого счетчика и с единичным выходом первого триггера, нулевой выход которого соединен со счетным входом первого счетчика и с единичным выходом первого триггера, нулевой выход которого соединен с входом элемента задержки, выход которого соединен с установочным входом второго счетчика, выход которого соединен с вторым информационны- входом третьего селектора и первым информационным входом шифрато - ра, группа информационных выходов которого соединена с второй группой информационных -входов мультиплексора данных, выходы первого и второго элементов НЕ соединены соответственно с первым и вторым входами четвертого элемента ИЛИ, выход которого соединен с первым входом второго элемента И, выход которого соединен с вторым вхо- дом третьего элемента ИЛИ, выход которого соединен с установочным входом первого счетчика, выход которого соединен с вторым информационным входов шифратора и с информационным входом первого селектора, выход третьего селектора соединен с вторым входом второго элемента ИЛИ; выход которого соединен.с нулевым входом первого триггера, синхровход которого соединен с выходом третьего элемента И, первый вход которого соединен с выходом регистра сдвигаi синхровход которого соединен -с вторым
входом третьего элемента И и с четвер
тым выходом дешифратора управл ющих
.выход которого соедисигналов , п тый нен с информационным входом регистра сдвига, вход записи которого соединен , с нулевым выходом четвертого триггера, нулевой вход которого соединен с выходом первого элемента . ИЛИ, второй вход которого соединен с вторым входом второго элементна И и с шестьм выходом дешифратора управл ющих сигналов, седьмой выход которого соединен со счетным входом второго счетчика,
2, Устройство по чающее с  .
45
50
п. 1, о т л и - тем, что дешифратор
элемента задержки, причем информа- |ционные входы первого и второго канальных приемников и информационный выход канального передатчика образуют группу информационных входов-выхо дов дешифратора управл ющих сигналов , группа информационных входов регистра образует группу информацион ных входов дешифратора управл ющих сигналов, установочньй вход регистра и синхровход регистра, соединенного с тактовым входом узла дешифрации, образуют группу разрешающих входов дешифратора управл ющих сигналов, первый и второй информационные выходы регистра соединены соответственно с первым и вторым информационными - входами узла дешифрации и образуют группу выходов дешифратора управл ющих сигналов, выход первого элемента И соединен с первым входом первого элемента ИЛИ и  вл етс  первым входом дешифратора управл ющих сигналов выходы второго и третьего элементов И  вл ютс  соответственно вторым и .третьим выходами дешифратора управл ющих сигналов,- выход первого канального приемника соединен с входом первого элемента задержки и входами первого, четвертого, п того элементов И и  вл етс  четвертым выходом дешифратора управл ющих сигналов,первый выход узла дешифрации соединен с первыми входами второго, третьего элементов ИЛИ, третьего элемента И и  вл етс  п тым выходом дешифратора управл ющие сигналов, выходы четвертого и п того элементов И  вл ютс  соответственно шестым и седьмым выходами дешифратора, управл ющих сигналов , при этом в дешифраторе управл ющих сигналов первый информаци- онньй вход канального передатчика соединен с выходом второго элемента задержки, вход которого соединен с вторым информационным входом канального передатчика и с выходом перво-- го элемента ИЛИ, второй вход которого соединен с выходом шестого элемента И, первьий вход которого соединен с выходом второго элемента ИЛИ, второй вход которого соединен с вторым выходом узла дешифрации и с первым
входом второго элемента И, второй управл ющих сигналов содержит регистр/, 55 вход которого соединен с вторым входом третьего элемента И, с выходом
узел дешифрации, два канальных приемника , канальный передатчик, шесть элементов И, три элемента ИЛИ, три
10
15
2о 25 -
40
30
35
45
50
элемента задержки, причем информа- |ционные входы первого и второго канальных приемников и информационный выход канального передатчика образуют группу информационных входов-выходов дешифратора управл ющих сигналов , группа информационных входов , регистра образует группу информационных входов дешифратора управл ющих сигналов, установочньй вход регистра и синхровход регистра, соединенного с тактовым входом узла дешифрации, образуют группу разрешающих входов дешифратора управл ющих сигналов, первый и второй информационные выходы регистра соединены соответственно с первым и вторым информационными - входами узла дешифрации и образуют группу выходов дешифратора управл ющих сигналов, выход первого элемента И соединен с первым входом первого элемента ИЛИ и  вл етс  первым входом дешифратора управл ющих сигналов, выходы второго и третьего элементов И  вл ютс  соответственно вторым и .третьим выходами дешифратора управл ющих сигналов,- выход первого канального приемника соединен с входом первого элемента задержки и входами первого, четвертого, п того элементов И и  вл етс  четвертым выходом дешифратора управл ющих сигналов,первый выход узла дешифрации соединен с первыми входами второго, третьего элементов ИЛИ, третьего элемента И и  вл етс  п тым выходом дешифратора управл ющие сигналов, выходы четвертого и п того элементов И  вл ютс  соответственно шестым и седьмым выходами дешифратора, управл ющих сигналов , при этом в дешифраторе управл ющих сигналов первый информаци- онньй вход канального передатчика соединен с выходом второго элемента задержки, вход которого соединен с вторым информационным входом канального передатчика и с выходом перво-- го элемента ИЛИ, второй вход которого соединен с выходом шестого элемента И, первьий вход которого соединен с выходом второго элемента ИЛИ, второй вход которого соединен с вторым выходом узла дешифрации и с первым
входом второго элемента И, второй вход которого соединен с вторым входом третьего элемента И, с выходом
I
второго канального приемника, с вторым входом шестого элемента И и с
fpus. 7
30
Фиг. 2
95 жхахгхжхЕ зхахюсгосж юсюсюсоси
97 38
ПГУЖ У л Х Д ПГ
/
фиг.5
/сГ
рОуе, 5
SU864101677A 1986-06-10 1986-06-10 Устройство дл сопр жени ЭВМ с внешним устройством SU1377864A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864101677A SU1377864A1 (ru) 1986-06-10 1986-06-10 Устройство дл сопр жени ЭВМ с внешним устройством

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864101677A SU1377864A1 (ru) 1986-06-10 1986-06-10 Устройство дл сопр жени ЭВМ с внешним устройством

Publications (1)

Publication Number Publication Date
SU1377864A1 true SU1377864A1 (ru) 1988-02-28

Family

ID=21250570

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864101677A SU1377864A1 (ru) 1986-06-10 1986-06-10 Устройство дл сопр жени ЭВМ с внешним устройством

Country Status (1)

Country Link
SU (1) SU1377864A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Устройство параллельного обмена И1 15-КС-180-004. Техническое описание и инструкци по эксплуатации 3.858.352 ТО. . Авторское свидетельство СССР № 1164688, кл. G 06 F 13/00, 1985. *

Similar Documents

Publication Publication Date Title
US4149238A (en) Computer interface
US4309755A (en) Computer input/output arrangement for enabling a simultaneous read/write data transfer
KR960008565A (ko) 제어된 버스트 메모리 액세스 기능을 갖는 데이타 처리기 및 그 방법
US4117459A (en) Time-out interface means
CN110968352A (zh) 一种pcie设备的复位系统及服务器系统
US4319322A (en) Method and apparatus for converting virtual addresses to real addresses
CN100470524C (zh) 一种小容量fifo存储器的数据搬移触发装置和方法
SU1377864A1 (ru) Устройство дл сопр жени ЭВМ с внешним устройством
CN113626885B (zh) Mcu多源写操作控制方法、系统、终端及存储介质
SU913361A1 (ru) Устройство ввода-вывода цвм1
RU1839258C (ru) Устройство дл сопр жени ЭВМ с магистралью локальной сети
SU1513462A1 (ru) Устройство дл сопр жени эвм с внешним устройством
SU1116432A1 (ru) Микропрограммный процессор со средствами быстрого прерывани
SU1564626A1 (ru) Устройство дл контрол неисправностей
SU1280379A1 (ru) Устройство дл сопр жени ЭВМ в однородной вычислительной системе
SU972494A1 (ru) Устройство дл управлени вводом-выводом информации
SU1621040A1 (ru) Устройство сопр жени дл неоднородной вычислительной системы
SU1649539A1 (ru) Устройство микропрограммного управлени
SU1456963A1 (ru) Устройство дл сопр жени ЭВМ с общей магистралью
SU1434443A1 (ru) Устройство пр мого доступа к пам ти
SU1624465A1 (ru) Устройство дл сопр жени электронной вычислительной машины с каналами св зи
SU1513463A2 (ru) Устройство дл сопр жени электронной вычислительной машины с каналами св зи
SU1383373A1 (ru) Устройство дл прерывани при отладке программ
SU1524062A2 (ru) Устройство дл сопр жени цифровой вычислительной машины с внешними устройствами
SU1312591A1 (ru) Устройство дл сопр жени ЭВМ с внешним устройством