SU1336018A1 - Устройство дл сопр жени ЭВМ и внешнего абонента - Google Patents

Устройство дл сопр жени ЭВМ и внешнего абонента Download PDF

Info

Publication number
SU1336018A1
SU1336018A1 SU864064199A SU4064199A SU1336018A1 SU 1336018 A1 SU1336018 A1 SU 1336018A1 SU 864064199 A SU864064199 A SU 864064199A SU 4064199 A SU4064199 A SU 4064199A SU 1336018 A1 SU1336018 A1 SU 1336018A1
Authority
SU
USSR - Soviet Union
Prior art keywords
block
input
output
information
memory
Prior art date
Application number
SU864064199A
Other languages
English (en)
Inventor
Юрий Михайлович Барсуков
Владимир Александрович Демьяшкин
Сергей Владимирович Любкин
Валерий Вячеславович Тишин
Original Assignee
Предприятие П/Я В-8893
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8893 filed Critical Предприятие П/Я В-8893
Priority to SU864064199A priority Critical patent/SU1336018A1/ru
Application granted granted Critical
Publication of SU1336018A1 publication Critical patent/SU1336018A1/ru

Links

Landscapes

  • Debugging And Monitoring (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может быть использовано дл  сопр жени  ЭВМ с провер емыми цифровыми блоками при их контроле и диагностике. Целью изобретени   вл етс  упрощение устройства. С этой целью в устройство , содержащее блок 1 пам ти, блок 4 мультиплексоров, блок 2 управлени ,регистр 13 данных и коммутатор 5, введен регистр 12 состо ни , а блок 2 управлени  включает генератор 10 импульсов, временной дискриминатор 9 и дешифратор 11. Упрощение устройства достигаетс  за счет сокращени  оборудовани  блока 2 управлени  и изменени  св зей блока 1 пам ти с внешним абонентом (контролируемым цифровым блоком) и другими узлами устройства. 4 ил. о (Л со со о: оо

Description

Изобретение относитс  к вычислительной технике и может быть иснользовано дл  сопр жени  ЭВМ с провер емыми цифровыми блоками при их контроле и диагностике.
Цель изобретени  - упрощение устройства .
На фиг. 1 представлена функциональна  схема устройства; на фиг. 2 - пример выполнени  блока пам ти; на фиг. 3 и 4 - блок- схема управл ющей программы.
Устройство содержит блоки пам ти 1 и управлени  2, блок 3 регистров теста, блок 4 мультиплексоров, коммутатор 5, выход которого  вл етс  выходом устройства дл  подключени  к входу внешнего абонента контролируемого цифрового блока 6. Интерфейсный блок 7 используетс  дл  сопр жени  устройства с ЭВМ 8. Блок 2 управлени  включает временной дискриминатор 9, генератор 10 импульсов и дешифратор 11. Блок 3 регистров теста содержит регистры состо ни  12 и данных 13, а коммутатор 5 выполнен в виде набора из (nXni) элементов И 14 (14.1,...,4.(nXm)).
Информационный вход коммутатора 5 соединен с выходом регистра 13 данных. Вход дешифратора 11 соединен с выходом дискриминатора 9, вход задани  начальных условий которого  вл етс  входом задани  начальных условий устройства (входом блока 7), а синхровход дискриминатора 9 подключен к выходу генератора 10. Первый, второй, третий и четвертый выходы дешифратора 11 соединены соответственно с входом синхронизации и входом записи / считывани  6viOKa 1, входом синхронизации регистра 12 и входом синхронизации регистра 13.
Информационный вход блока 1  вл етс  входом устройства дл  подключени  к выходу контролируемого цифрового блока 6. Первый информационный выход блока 1 соединен с информационными входами регистров 12 и 13, а выход регистра 12 подключен к управл ющему входу коммутатора 5. Информационный вход блока 4 соединен с вторым информационным выходом блока 1, который  вл етс  также информационным выходом устройства, и через блок 7 соединен с ЭВМ 8. Управл ющий вход блока 4  вл етс  входом задани  режима устройства и соединен с соответствующим выходом блока 7. Выход блока 4 подключен к адресному входу блока 1 пам ти. Блок 7 может быть выполнен в виде блока параллельного обмена И1 15КС-180-004 или И2 15КС-180-032, а ЭВМ8 в виде микро-ЭВМ «Электроника-60М 15ВМ-16.
Блок 1 пам ти выполнен в виде совокупности из п регистров 15 сдвига, каждый из которых  вл етс  ш-разр дным регистром (п зависит от разр дности канала ЭВМ 8, а m - от количества выводов блока 6).
При контроле цифрового блока 6 устройство работает следующим образом.
При пуске программы (блок А1, фиг. 3) происходит очистка блока 1 пам ти и блока
3 регистров теста. Все выходы коммутатора 5 устанавливаютс  в третье состо ние. Переменной N присваиваетс  значение «единицы (блок В1, фиг. 3). После этого из ЭВМ8 через блоки 7 и 4 первые п разр дов информации о входах-выходах провер е мого блока 6 подаютс  на входы первого сло  блока 1 пам ти. Одновременно в ЭВМ 8 формируетс  сигнал «Вывод и через блок 7 и блок 2 управлени  подаетс  на первый управл ющий вход блока 1 (блок С1,
5 фиг. 3).
По переднему фронту сигнала «Вывод происходит запись первых п разр дов в первый слой блока 1 пам ти. Переменна  N сравниваетс  со значением m (блок D1, фиг. 3) U, когда переменна  меньше т, к
0 ней прибавл етс  «единица (блок D2, фиг. 3), а в устройство ввод тс  следующие п разр дов информации о входах-выходах провер емого блока 6. Предыдущие п разр дов сдвигаютс  в следующий слой
, блока 1 пам ти и так будет продолжатьс  до полного заполнени  всех слоев, т.е. до момента, когда переменна  N будет равна ш. В этом случае вырабатываетс  сигнал «РСОО 1, затем «РСОО 0 (блоки Е1, F1, фиг. 3). По этому сигналу, поступающе0 му из ЭВМ 8 через блок 7 в блок 2 управлени , формируетс  строб записи в регистр 13 блока 3, который приходит на первый управл ющий вход этого блока.
Вс  информаци  о входах-выходах провер емого блока 6 из блока 1 пам ти запи5 сываетс  в регистр 13 блока 3. На управл ющие входы коммутатора 5 подаетс  высокий уровень напр жени , если выходы элементов 14 соединены с входами провер емого блока 6, а на управл ющие входы коммутатора 5 подаетс  низкий уровень напр 0 жени  и выходы элементов 14 устанавливаютс  в третье состо ние.
После этого переменной М присваиваетс  значение «единица (блок G 1, фиг. 3). В блок 1 пам ти записываетс  информаци  о входных воздействи х (блоки Н 1, 11, J . фиг. 3). Это происходит аналогично записи информации о состо нии входов-выходов блока 6. Затем вырабатываютс  сигнал «РСОЬ 1 (блок I 2 фиг. 3) и сигнал «РСОЬ 0
0 (блок А1, фиг. 4). По переднему фронту сигнала «PCOI, поступающему на ЭВМ 8 через блок 7, в блоке 2 управлени  формируетс  строб записи в регистр 12 блока 3. Данные о входных воздействи х записываютс  в регистр 12 блока 3 по переднему
5 фронту строба записи, который поступает из блока 2 управлени  на вход блока 3 регистров теста, данные с выходов которого поступают на входы данных коммутатора 5.
5
с выходов которого - на входы провер емого блока 6.
В ЭВМ 8 вырабатываютс  сигналы и «РСО1 1 (блок В1, фиг. 4),

Claims (1)

  1. Формула изобретени 
    второй группы входов блока 1 пам ти и строб записи в пам ть. Эти сигналы приход т соответственно на вход синхронизации и вход записи /считывани  блока 1 паУстройство дл  сопр жени  ЭВМ и внеп1- него абонента, содержащее блок пам ти,
    которые через блок 7 поступают в блок 2 уп- блок мультиплексоров, блок управлени , равлени , формиру  в нем сигнал выборкирегистр данных и коммутатор, информационный вход которого соединен с выходом регистра данных, а выход коммутатора  вл етс  выходом устройства дл  подключени  к информационному входу внешнем ти . По переднему фронту строба записи / го абонента, отличающеес  тем, что, с це- происходит запись информации с выходовлью упрощени , оно содержит регистр сопровер емого блока 6 в блок 1 пам ти.сто ни , а блок управлени  включает генератор импульсов, временной дискриминатор
    Переменной К присваиваетс  значениеи дещифратор, вход которого соединен с
    «единицы (блок Д1, фиг. 4). После этого с; выходом временного дискриминатора, вход в ЭВМ 8 вырабатываетс  сигнал «Ввод задани  начальных условий которого  вл - и через блок 7 поступает в блок 2 управле-етс  входом устройства дл  подключени  к
    ни , где формируетс  сигнал выборки вто-информационной шине ЭВМ, а синхровход
    рой группы входов блока 4 и строб за-временного дискриминатора подключен к
    писи в блок 1 пам ти. К второй группе вхо-выходу генератора импульсов, первый, втодов блока 4 подключены выходы послед- 20 рой, третий и четвертый выходы дешифрато- него п-го сло  блока 1 пам ти, поэтомура соединены соответственно с входом синхронизации и входом записи/считывани  блорегистр 15 блока 1 пам ти замыкаетс  в кольцо и информаци  с выхода последнего сло  записываетс  в первый, а остальные данные сдвигаютс  на один слой.
    Информаци  с последнего сло  блока 1 пам ти через блок 7 записываетс  в пам ть ЭВМ 8. Это происходит до тех пор, пока данные в регистре 15 не вернутс  в свое
    ка пам ти и входами синхронизации регистра состо ни  и регистра данных, первый -с информационный вход блока пам ти  вл етс  входом устройства дл  подключени  к информационному выходу внещнего абонента , информационные выходы блока пам ти соединены с информационными входами регистра данных и регистра состо ни , выход
    первоначальное состо ние (блоки Е1, F1, ЗО регистра состо ни  подключен к управF2 , фиг. 4). Затем в ЭВМ 8 происходит сравнение расчетных данных с действительными (блок G1, фиг. 4) и в случае их совпадени  управление передаетс  блоку G1 (фиг. 3), после чего происходит ввод новых входных воздействий. Если расчетные данные не совпадают с действительными, на монитор вывод тс  результаты сравнени  в форме, предусмотренной в программе (блок HI, фиг. 4), и программа останавливаетс  (блок II, фиг. 4).
    л ющему входу коммутатора, информационный вход блока мультиплексоров соединен с выходом разр да признака блока пам ти, который  вл етс  также выходом устройства дл  подютючени  к информацион- 25 ной шине ЭВМ, управл ющий вход блока мультиплексоров  вл етс  входом устройства дл  подключени  к выходу задани  режима ЭВМ, выход блока мультиплексоров подключен к второму информационному входу блока пам ти.
    От {лома Ч
    От fuoHoS 5uS
    Формула изобретени 
    ка пам ти и входами синхронизации регистра состо ни  и регистра данных, первый информационный вход блока пам ти  вл етс  входом устройства дл  подключени  к информационному выходу внещнего абонента , информационные выходы блока пам ти соединены с информационными входами регистра данных и регистра состо ни , выход
    ЗО регистра состо ни  подключен к управл ющему входу коммутатора, информационный вход блока мультиплексоров соединен с выходом разр да признака блока пам ти, который  вл етс  также выходом устройства дл  подютючени  к информацион- 25 ной шине ЭВМ, управл ющий вход блока мультиплексоров  вл етс  входом устройства дл  подключени  к выходу задани  режима ЭВМ, выход блока мультиплексоров подключен к второму информационному входу блока пам ти.
    л длону J
    Кбтнатч,
    fc2
    OfTt блока К
    $iaM
    Редактор П. Гереши Заказ 3804/45
    Составитель Г. Виталиев
    Техред И. ВересКорректор А. Т ско
    Тираж 672Подписиое
    ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
    113035, Москва, Ж-35, Раушска  наб., д. 4/5 Производственно-полиграфическое предпри тие, г. Ужгород, ул. Проектна , 4
SU864064199A 1986-02-28 1986-02-28 Устройство дл сопр жени ЭВМ и внешнего абонента SU1336018A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864064199A SU1336018A1 (ru) 1986-02-28 1986-02-28 Устройство дл сопр жени ЭВМ и внешнего абонента

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864064199A SU1336018A1 (ru) 1986-02-28 1986-02-28 Устройство дл сопр жени ЭВМ и внешнего абонента

Publications (1)

Publication Number Publication Date
SU1336018A1 true SU1336018A1 (ru) 1987-09-07

Family

ID=21236453

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864064199A SU1336018A1 (ru) 1986-02-28 1986-02-28 Устройство дл сопр жени ЭВМ и внешнего абонента

Country Status (1)

Country Link
SU (1) SU1336018A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 792258, кл. G 06 F 11/26, 1978. Авторское свидетельство СССР № 1020829, кл. G 06 F 11/16, 1983. Авторское свидетельство СССР № 1013960, кл. G 06 F 11/16, 1983. *

Similar Documents

Publication Publication Date Title
SU1336018A1 (ru) Устройство дл сопр жени ЭВМ и внешнего абонента
RU1837292C (ru) Устройство дл восстановлени информации о состо нии системы
SU1163358A1 (ru) Буферное запоминающее устройство
SU1228109A1 (ru) Устройство дл контрол логических блоков
SU1117652A1 (ru) Устройство дл поиска информации в накопителе на магнитных дисках
SU1564603A1 (ru) Устройство дл обработки нечеткой информации
SU803009A1 (ru) Запоминающее устройство с замещениемдЕфЕКТНыХ чЕЕК
SU1241242A1 (ru) Устройство дл формировани сигнала прерывани
SU1397925A1 (ru) Устройство дл сопр жени ЭВМ с внешним устройством
SU1269139A1 (ru) Устройство дл контрол цифровых узлов
SU1118997A1 (ru) Устройство дл обмена информацией
SU1316052A1 (ru) Устройство дл контрол пам ти
SU1206787A1 (ru) Логический анализатор
SU1228106A1 (ru) Устройство дл контрол считываемой информации
SU1259270A1 (ru) Устройство дл контрол цифровых блоков
SU1179348A1 (ru) Устройство дл автоматического контрол блоков
SU966687A1 (ru) Устройство дл сопр жени
SU1238091A1 (ru) Устройство дл вывода информации
SU1357967A1 (ru) Устройство сопр жени процессора с пам тью
SU1589288A1 (ru) Устройство дл выполнени логических операций
SU1297085A1 (ru) Многоканальный функциональный генератор
SU1332322A1 (ru) Устройство дл контрол логических блоков
SU1314388A1 (ru) Устройство дл контрол блоков оперативной пам ти
SU1132291A1 (ru) Устройство дл регистрации сигналов неисправности
SU1170458A1 (ru) Логический анализатор