SU1297076A1 - Устройство дл сбора и регистрации данных о работе информационно-вычислительной системы - Google Patents

Устройство дл сбора и регистрации данных о работе информационно-вычислительной системы Download PDF

Info

Publication number
SU1297076A1
SU1297076A1 SU853914279A SU3914279A SU1297076A1 SU 1297076 A1 SU1297076 A1 SU 1297076A1 SU 853914279 A SU853914279 A SU 853914279A SU 3914279 A SU3914279 A SU 3914279A SU 1297076 A1 SU1297076 A1 SU 1297076A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
information
reset
register
Prior art date
Application number
SU853914279A
Other languages
English (en)
Inventor
Анатолий Викторович Безруков
Юрий Григорьевич Миронов
Владимир Александрович Попов
Original Assignee
Войсковая Часть 25840
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Войсковая Часть 25840 filed Critical Войсковая Часть 25840
Priority to SU853914279A priority Critical patent/SU1297076A1/ru
Application granted granted Critical
Publication of SU1297076A1 publication Critical patent/SU1297076A1/ru

Links

Landscapes

  • Hardware Redundancy (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может быть использовано дл  сбора данных, характеризующих функционирование программных и. аппаратных средств, информационно-вычислительных систем с последующим применением этих дан- ньпс при решении задач повьшени  эффективности , функционировани  в ходе эксплуатации и при проектировании таких систем. Целью изобретени   вл етс  сокращение аппаратурных затрат за счет исключени  регистрации избыточных данных. Устройство содержит блок 2 регистрации, блок 3 пам ти магазинного типа, блок 4 управлени  и обеспечивает регистрацию данных только в моменты изменени  состо ни  информационно- вычислительной системы, 1 з.п. ф-лы, 3 ил. I (Л to со J о vj О5 фие 1 Ф

Description

Изобретение относитс  к вычисли- тельной технике и может быть использовано дл  сбора данных, характеризующих функционирование программных и аппаратных средств информационно- вычислительных систем (иве) и с последующим применением этих данных дл  повьшшни  эффективности использовани  отдельных ЭВМ и устройств, при моделировании вновь разрабатываемых устройств и систем, при выборе алгоритмов диспетчеризации вычислительного процесса, при определении требований программ на системные ресурсы, при построении моделей рабочей нагрузки иве и при определении накладных расходов операционной системы .
Целью изобретени   вл етс  сокращение аппаратурных затрат за счет исключени  регистрации избыточных данных .
На фиг, 1 приведена структурна  схема устройства; на фиг. 2 - функциональна  схема блока регистрации; на фиг. 3 - функциональна  схема блока управлени .
Устройство подключаетс  к ИВС посредством информационного входа и содержит блок 2 регистрации, блок 3 пам ти магазинного т1та, блок А управлени . Данные выдаютс  через выход 5 устройства.
Блок 2 регистрации,содержит пер- 6, элемент И 7, схему 8 сравнени , триггер 9, элемент НЕ 10, счетчик 11, группу элементов задержки 12, регистр 13, элемент задержки 14, второй и.третий ключи 15 и 16, информационный вход 17, входы 18-20 начальной установки, сброса и синхронизации соответственно, выходы 21 и 22 данных и текущего времени, соответственно , элемент ИЛИ 23.
Блок 4 управлени  содержит узел 24 задани  режимов, генератор 25 импульсов , делитель 26 частоты, регистр 27, счетчик 28, схему 29 сравнени , триггер 30, элемент ИЛИ-НЕ 31, выход 32 режима ввода-вьшода, вход 33 признака загрузки и элемент ИЛИ 34.
Узел 24 представл ет собой клавишную панель с индикацией выполненных операций и позвол ет осущест-У вл ть набор периода времени дл  цикла вывода собранных данных из блока пам ти, пуск и останов работы устройства , обнуление счетчиков и регистров , начальную установку триггеров ,
Устройство работает следующим образом ,
Включение устройства осуществл етс  с узла 24, При этом осуществл етс  установка в нуль счетчиков 11 и 28, триггера 30, регистра 13 и в единицу - триггера 9, кроме то0 го в регистр 27 заноситс  код периода времени дл  вывода собранных данных из блока пам ти. Производитс  запуск генератора импульсов 25 и св занного с ним делител  частоты
5 26, тактовые импульсы с которого начинают поступать на счетчики 11 и 28. Схема сравнени  29 осуществл ет проверку кода на регистре 27 и текущего кода в счетчике 28, Счетчик II
0 служит дл  индикации текущего времени .
Информаци , характеризующа  текущее состо ние ИВС, поступает с входа 1 в блок 2 регистрации (пред5 полагаетс , что поступающа  информаци  имеет хот  бы один не нулевой разр д), в котором она схемой 8 сравнени  сравниваетс  с информацией предыдзпдего такта регистрации,
0 хран щейс  на регистре 13, в случае неравенства, что соответствует изменению состо ни  ИВС, сигнал со схемы 8 сравнени  через открытый элемент И 7 поступает на ключ 6, тем
самым разреша  информации о новом состо нии иве переписатьс  через группы элементов задержки 12 в регистр 13, а также устанавливает в нуль триггер 9, который по-истечед НИИ времени своего переключени  устанавливает сам себ  через элемент ИЛИ 23 в единичное состо ние. Одновременно с этим, с выхода элемента И 7 сигнал поступает через элемент
. задержки I4 на управл ющие входы ключей 15 и 16, что обеспечивает запись в блок 3 пам ти через выходы блока 21 и 22 новой информации о состо нии ИВС и текущего времени соответственно из регистра 13 и
0
счетчика 1 1 .
В случае равенства сравниваемых кодов текущей (с входа 1) и преды- 55 ДУЩбй информации (в регистре 13) о состо нии ИВС запись в блок 3 пам ти 3 не осуществл етс , так как схема 8 сравнени  не формирует разрешающий сигнал и ключи 15 и 16 остаютс  закрытыми. Содержание регистра 13 при этом не измен етс .
Выдача накопленной информации в блоке 3 пам ти из устройства на выход 5 осуществл етс  при равенстве кодов, содержащихс  в регистре 27 и счетчике 28, так как в этом случае триггер 30 устанавливаетс  в единичное состо ние схемой 29 сравнени  и на выходе блока 32 по вл ет- с  единичный сигнал, который необходим дл  вывода информации из блока пам ти 3. В том случае, если в блоке 3 пам ти нет информации, со входа блока 33 через элемент ИЛИ-НЕ 31 и элемент ИЛИ 34 сигнал устанавливает триггер 30 в нулевое состо ние , тем самым заверша  выдачу информации из устройства.
Группа элементов задержки 12 необходима дл  задержки сигнала с выхода ключа 6 в течение времени срабатывани  триггера 9, который за- крьшает элемент И 7, тем самым за- крыва  ключ на период записи информации в регистре 13. Элемент задержки 14 необходим дл  задержки сигнала, формирующегос  в момент закрыти  элемента И 7, на период срабатывани  триггера 9,

Claims (2)

  1. Формула изобр.етени
    1, Устройство дл  сбора и регистра- ции данных о работе информационно- вычислительной системы, содержащее блок регистрации, блок пам ти и бло управлени , причем блок регистрации содержит три ключа, регистр, сх му сравнени , счетчик и элемент И, информационный вход первого ключа  вл етс  информационным входом блока регистрации и одноименным входом устройства, выходы регистра и счет- чика подключены к информационным входам второго и третьего ключей соответственно, выход второго ключа  вл  етс  выходом данных блока регистрации и подключен к первому ин- формационному входу блока пам ти, выход которого  вл етс  выходом устройства , выход регистра подключен к первому информационному входу схемы сравнени , счетный вход счетчика  вл етс  входом синхронизации блока регистрации и соединен с одноименным выходом блока управлени , о т-. личающеес  тем, что, с целью сокращени  аппаратурных затрат за счет исключени  регистрации из- быто.чных данных, блок пам ти выполнен в виде магазинной пам ти, а в блок регистрации введены элемент ИЛИ, триггер, группа элементов задержки , элемент НЕ и элемент задержки , второй информационный вход схемы сравнени  соединен с информационным входом блока регистрации, выход признака неравенства схемы сравнени  подключен к первому входу элемента И, выход которого подключен к управл ющему входу первого ключа, к входу сброса триггера и через последовательно включенные -элемент НЕ и элемент задержки к управл ющим входам второго и третьего ключей, вьрсод третьего ключа  вл етс  выходом текущего времени блока регистрации и соединен с вторым информационным входом блока пам ти, выход первого ключа подключен через группу элементов НЕ к информационному входу регистра , первый вход элемента ИЛИ  вл етс  входом начальной установки блока регистрации и соединен с одноименным выходом блока управлени , вход сброса регистра  вл етс  входом сброса блока регистрации и соединен с входом сброса счетчика и с одноименным выходом блока управлени , пр мой и инверсный выходы триггера соединены с вторыми входами элемента И и элемента ИЛИ соответственно , выход задани  режимов ввода-вывода блока управлени  соединен с тактовым входом блока пам ти, выход которого соединен с входом признака загрузки блока управлени .
  2. 2. Устройство по п. 1,. о т л и- чаюп;еес  тем, что блок управлени  содержит узел задани  режимов , генератор импульсов, делитель частоты, счетчик, регистр, схему сравнени , триггер, элемент ИЛИ и элемент ИЛИ-НЕ, входы которого образуют вход признака загрузки блока, выходы начальной установки сброса, запуска и кода периода опроса пам ти узла задани  режимов соединены с выходами начальной установки и сброса блока, с входом запуска генератора импульсов и с информационным входом регистра соответственно, выход генератора импульсов соединен через делитель частоты с выходом синхронизации блока и со счетным входом счетчика, выход которого и выход
    5 1297076 6
    регистра соединены с первым и вто-да блока и с выходом элемента ИЛИ
    рым информационными входами схемысоответственно, вход сброса счетчисравнени  соответственно, выход при-ка и первый вход элемента ИЛИ соедизнака равенства которой соединен снены с выходами сброса и начальной
    входом уста-новки триггера, выход ис установки узла задани  режимов совход сброса которого соединены сответственно,второй вход элемента ИЛИ
    выходом задани  режимов ввода-вьшо-соединен свькодом элемента ИЛИ-НЕ,
    Составитель А.Ушаков Редактор Т.Парфенова Техред Л.Сердюкова
    783/53
    .Тираж 673Подписное
    ВНИЖШ Государственного комитета СССР
    по делам изобретений и открытий 113035, Москва, Ж-35, Рауиска  наб,, д. 4/5
    Производственно-полиграфическое предпри тие, г. Ужгород,ул. Проектна , 4
    Корректор С;Черни
SU853914279A 1985-06-19 1985-06-19 Устройство дл сбора и регистрации данных о работе информационно-вычислительной системы SU1297076A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853914279A SU1297076A1 (ru) 1985-06-19 1985-06-19 Устройство дл сбора и регистрации данных о работе информационно-вычислительной системы

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853914279A SU1297076A1 (ru) 1985-06-19 1985-06-19 Устройство дл сбора и регистрации данных о работе информационно-вычислительной системы

Publications (1)

Publication Number Publication Date
SU1297076A1 true SU1297076A1 (ru) 1987-03-15

Family

ID=21183940

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853914279A SU1297076A1 (ru) 1985-06-19 1985-06-19 Устройство дл сбора и регистрации данных о работе информационно-вычислительной системы

Country Status (1)

Country Link
SU (1) SU1297076A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 545990, кл. G 06 F 15/36, 1975. Авторское свидетельство СССР № 978155, кл. G 06 F 15/36, 1981. *

Similar Documents

Publication Publication Date Title
SU1297076A1 (ru) Устройство дл сбора и регистрации данных о работе информационно-вычислительной системы
SU1386999A1 (ru) Устройство дл тестового контрол цифровых блоков
SU1383374A1 (ru) Устройство дл контрол интерфейса ввода-вывода
SU1490676A1 (ru) Микропрограммное устройство управлени
SU1446624A1 (ru) Устройство дл отладки многопроцессорных систем
SU1405058A1 (ru) Генератор испытательных кодов
SU1553977A1 (ru) Устройство дл контрол последовательностей импульсов
RU2022353C1 (ru) Устройство для определения дополнения множества
SU1621037A1 (ru) Устройство дл управлени обменом информацией между ЭВМ и группами абонентов
SU1495778A1 (ru) Многоканальное устройство дл ввода аналоговой информации
RU1820385C (ru) Устройство дл мажоритарного выбора асинхронных сигналов
SU523410A1 (ru) Устройство дл поиска операндов
SU1488809A1 (ru) Устройство для имитации сбоев * и неисправностей цифровой вычислительной машины
SU1287138A1 (ru) Устройство дл синхронизации вычислительной системы
SU1144109A1 (ru) Устройство дл опроса информационных каналов
RU2012053C1 (ru) Устройство для анализа сетей
SU1711166A1 (ru) Устройство дл анализа производительности вычислительных систем
RU1837274C (ru) Устройство дл предварительной обработки информации
RU1807448C (ru) Устройство дл программного управлени
SU1347078A1 (ru) Устройство сбора данных дл оценки числа событий
SU1667100A1 (ru) Устройство дл моделировани систем массового обслуживани
SU1621031A1 (ru) Устройство дл управлени запуском программ
RU1829033C (ru) Устройство приоритета
RU1820386C (ru) Устройство дл мажоритарного выбора асинхронных сигналов
SU1559353A1 (ru) Устройство дл исследовани параметров графа