SU1272332A1 - Генератор случайных двоичных чисел - Google Patents

Генератор случайных двоичных чисел Download PDF

Info

Publication number
SU1272332A1
SU1272332A1 SU853894783A SU3894783A SU1272332A1 SU 1272332 A1 SU1272332 A1 SU 1272332A1 SU 853894783 A SU853894783 A SU 853894783A SU 3894783 A SU3894783 A SU 3894783A SU 1272332 A1 SU1272332 A1 SU 1272332A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
reversible counter
generator
frequency divider
Prior art date
Application number
SU853894783A
Other languages
English (en)
Inventor
Анатолий Сергеевич Анишин
Original Assignee
Войсковая Часть 33872
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Войсковая Часть 33872 filed Critical Войсковая Часть 33872
Priority to SU853894783A priority Critical patent/SU1272332A1/ru
Application granted granted Critical
Publication of SU1272332A1 publication Critical patent/SU1272332A1/ru

Links

Landscapes

  • Feedback Control In General (AREA)

Abstract

Генератор случайных двоичных чисел относитс  к вычислительной технике и может быть использован при построении датчиков случайных чисел с распределением Паскал  (отрицательным . биномиальным) . Цель изобретени  - расширение области применени  путем получени  распределени  Паскал . Генератор случайных двоичных чисел содержит генератор импульсов, реверсивный счетчик, делитель частоты , вькод переноса которого через первый элемент задержки соединен с входом Сброс реверсивного счетчика , второй и третий элементы задержки . Новым  вл етс  введение веро тностного двоичного элемента, переключател  и регистра пам ти, при этом выход генератора импульсов соединен с суммирующим входом реверсивного счетчика и входом второго элемента задержки, выход которого соединен с входом веро тностного двоичного элемента, выход которого через выключатель соединен с вычитающим входом реверсивного счетчика и подключен к входу третьего элемента i задержки, выход которого соединен с входом делител  частоты, выходы (Л разр дов реверсивного счетчика соединены с соответствующими разр дными входами регистра, выходы разр дов которого  вл ютс  выходами генератора , вход Запись регистра подключен к выходу переноса делител  час- ND тоты. 1 ил. О 00 СО 0

Description

Изобретение относитс  к вычислиельной технике и может быть испольовано при построении датчиков случайных чисел с распределением Пасал  (отрицательным биномиальным аспределением).
Цель изобретени  - расширение области применени  генератора за счет получени  распределени  Паскал  . - .
На чертеже приведена структурна  схема генератора.
. - х
Генератор случа гных двоичных чисел содержит генератор 1 импульсов, первый 2, второй 3 и третий 4 элементы задержки, делитель 5 частоты, реверсивный счетчик 6, веро тностный двоичный элемент 7, регистр 8 пам ти и переключатель 9.
Генератор работает следующим образом .
Импульсы генератора 1 поступают на суммирующий вход реверсивного счетчика 6 и одновременно через второй . 3 элемент задержки - на вход веро тностного двоичного элемента 7. Последний выполн ет роль веро тностного вентил , который по заданной веро тности осуществлени  событи  в отдельном испытании пропускает входные импульсы на собственный выход. При этом дл  обеспечени  независимости испытаний период следовани  импульсов генератора 1 должен превышать быстродействие веро тностного двоичного элемента 7.
Каждый импульс с выхода элемента 7 через третий элемент. 4 задержки поступает на вход делител  5 часто-;.ты , коэффициент делени  которого определ ет требуемое число осуществдений событи .
К моменту по влени  импульса на выходе делител  5 частоты в реверсивном счётчике 6 будет находит1 с  случайное число X испытаний, которое произведено до по влени  событи  А ровно п раз (переключатель 9 разомкнут), либо случайное число X испытаний, которое превысило требуемое число п по влени  событи  А (переключатель 9 замкнут). Очевидно , что X , Xg-i- п.
В соответствии с известной математической моделью, суть которой состоит в проведении независимых испытаний с заданной веро тностью осуществлени  событи  А в отдельном испытании и подсчете числа X испытаний , которое надо провести до осуществлени  событи  А п раз, распределение случайных величин X и X подчин етс  закону Паскал .
Импульс с выхода делител  5 частоты переписывает содержимое реверсивного счетчика 6 в регистр 8 пам ти и спуст  небольшое врем , определ емое .первым 2 элементом задержки и необходимое дл  надежной записи , сбрасывает реверсивный счетчик 6, подготавлива  генератор к новому циклу работы. В дальнейшем работа генератора случайных чисел повтор етс .
0 Второй 3 элемент задержки необ;ходим дл  временного разделени  импульсов , действующих на суммиру ющем и вычитающем входе реверсивного счетчика 6. Третий элемент 4 , задержки служит дл  разделени  моментов регистрации последнего п-го событи  А реверсивным счетчиком 6 и записи содержимого реверсивного счетчика 6 в регистр 8 пам ти.

Claims (1)

  1. Формула изобретени 
    Генератор случайных двоичных чисел , содержащий генератор импульсов, реверсивньш счетчик, делитель часто5 ты,выход которого через первьш элемент задержки соединен со входом Сброс реверсивного счетчика, второй и третий элементы задержки, о тличающийс  тем, что, с целью расширени  области применени  генератора за счет -получени  распределени  Паскал ,В него введены веро тностный двоичный элемент, переключатель и.регистр пам ти, при этом выход генератора импульсов соединен с суммирующим входом реверсивного С,;1етчика и входом второго элемента задержки, выход которого соединен со входом веро тностного двоичного
    0 элемента, выход которого через переключатель подключен к вычитающему входу реверсивного счетчика и непосредственно соединен со входом третьего элемента задержки, выход
    5 которого соединен со входом делител  частоты, выходы разр дов реверсивного счетчика соединены со входами соответствующих разр дов регистра пам ти, выходы которого  вл ютс  выходами генератора, а синхронизирующий вход регистра пам ти подключен к выходу делител  частоты.
SU853894783A 1985-05-12 1985-05-12 Генератор случайных двоичных чисел SU1272332A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853894783A SU1272332A1 (ru) 1985-05-12 1985-05-12 Генератор случайных двоичных чисел

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853894783A SU1272332A1 (ru) 1985-05-12 1985-05-12 Генератор случайных двоичных чисел

Publications (1)

Publication Number Publication Date
SU1272332A1 true SU1272332A1 (ru) 1986-11-23

Family

ID=21176987

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853894783A SU1272332A1 (ru) 1985-05-12 1985-05-12 Генератор случайных двоичных чисел

Country Status (1)

Country Link
SU (1) SU1272332A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР N 1049905, кл. G 06 F 7/58, 1982. Авторское свидетельство СССР № 1198518, кл. С 06 F 7/58, 1984. *

Similar Documents

Publication Publication Date Title
SU1272332A1 (ru) Генератор случайных двоичных чисел
SU1587501A1 (ru) Генератор нестационарного случайного импульсного процесса
SU1659977A1 (ru) Устройство дл определени положени середины импульса в серии импульсов
SU594501A1 (ru) Компаратор
SU457175A1 (ru) Формирователь временного интервала
SU1285493A1 (ru) Устройство дл воспроизведени запаздывающих функций
SU1270900A1 (ru) Устройство дл преобразовани последовательного кода в код
SU1495772A1 (ru) Устройство дл кусочно-линейной аппроксимации
SU1111157A1 (ru) Устройство дл возведени чисел в @ -ю степень
SU402156A1 (ru) Распределитель импульсов
SU572933A1 (ru) Делитель частоты с дробным коэффициентом делени
SU1370754A1 (ru) Устройство дл контрол импульсов
SU1319262A1 (ru) Устройство задержки импульсов
SU463234A1 (ru) Устройство делени времени циклов на дробное число интервалов
SU1275761A2 (ru) Делитель частоты следовани импульсов
SU1615889A1 (ru) Цифровой генератор
SU660290A1 (ru) Устройство дл синхронихации импульсных последовательснотей
SU930624A1 (ru) Устройство дл задержки импульсов
SU440795A1 (ru) Реверсивный двоичный счетчик
SU1436113A1 (ru) Генератор случайного процесса
SU940165A1 (ru) Устройство дл функционального преобразовани упор доченного массива чисел
SU1383326A1 (ru) Устройство дл программируемой задержки информации
SU949823A1 (ru) Счетчик
SU1262724A1 (ru) Делитель частоты следовани импульсов с регулируемой длительностью импульсов
SU1663565A1 (ru) Устройство дл контрол потреблени электроэнергии