SU1436113A1 - Генератор случайного процесса - Google Patents

Генератор случайного процесса Download PDF

Info

Publication number
SU1436113A1
SU1436113A1 SU864104884A SU4104884A SU1436113A1 SU 1436113 A1 SU1436113 A1 SU 1436113A1 SU 864104884 A SU864104884 A SU 864104884A SU 4104884 A SU4104884 A SU 4104884A SU 1436113 A1 SU1436113 A1 SU 1436113A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
register
code
counter
Prior art date
Application number
SU864104884A
Other languages
English (en)
Inventor
Александр Серафимович Кобайло
Юрий Владимирович Корженевич
Василий Алексеевич Новиков
Александр Георгиевич Якубенко
Original Assignee
Минский радиотехнический институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Минский радиотехнический институт filed Critical Минский радиотехнический институт
Priority to SU864104884A priority Critical patent/SU1436113A1/ru
Application granted granted Critical
Publication of SU1436113A1 publication Critical patent/SU1436113A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может быть ис-пользовано при построении имитацион- но-моделирующей аппаратуры дл  решени  задач оптимизации структурно сложных систем. Цель изобретени  - повышение точности. Генератор содержит блоки 1, 18 пам ти, датчик 2 случайных чисел, генератор 4 импульсов, блок 3 управлени , регистры 5, 6, 16, 19, элементы И 12, 13, 14, блок 20 сумматоров, делитель 8 по модулю два . частоты, триггер 17, преобразователи 10, 11 код-напр жение, счетчики 7, 9, 15. Цель достигаетс  за счет введени , новых функциональных св зей и блоков. 3 ил.

Description

Изобретезше относи гс;- i; -.ы гмсли- тельной технике и может быть нслюпъ- зовано при построении имитац;ион 1о-мо- депирующей аппаратуры дл  ремиепи  за- дач оптимизации структурно сложных систем испытаний изделий на ударные, электрические и другие воздействи ,,
Цель изобретени  - . поиыщещхе ности генератора.
На фиг. 1 представлена структур- 1уа  схема генератора; на Фиг. 2 - |сзгема блока управленк ; к;;, фиг, 3-- шременна  диаграмма., по си юш.д  работу генератора
Генератор содерлшт первьй блок пам ти, датчик 2 равномерно распреде- |ленных случайных чисел, блок 3 упраз|лени , генератор 4 импульсов,, ре- {гистры 5 и б, реверсивный счетчик 7,, |делитель-8 4acTOTbij счетчик 9, преоб- |разоватепь 10 код-напр жение иреоб- {разовате ь 11 код-напр жениеj элемен- I ты И 12-14, счетчик 15, регистр iGj I триггер 17, блок 18 пам п-:;, регистр I 19 и блок 20 сумматоров по модул:о два.
Блок угфавленн  содернмт тригг.ер 21 s счетчик 22 э дешифратор 23 и элемент И 24„
Процесс функционирован-ш генера- тора можно представить как последекаждом из которьк формируетс  треугольной равнобедрекной формы со случайной амплитудой А, 1:;ол рнос Г:ью и длительностью Т и случайный Бре.ен-- ной интерв.ал ч между нз.ч. текущг.го и последующего импульсов (интервал- следовани ) ,
Рассмотрим цикл ФУНКЦИОНЕРованк  генератора с моментг начала формировани  случайного интервал..:а ме;5-ду дву- м  соседними и rayльcaми генерируемой выходной последоватео гьно1:.ти на. N--1--M цикле работы генератора, К этому моменту триггер 17 устан ав, 1ИБаетс  з единичное состо ние; устанавлива  тем самым через элемент И 13 в нулевое состо ние регистр 6, Импульсы с вько- да элемента И 13 поступашт на вычитаю щнй зход счетчика 7,/ рабатаю)-дего в режиме обратного счета. Единичный уровень с пр мого вьщода триггера 17 оаз решает отработку ЦИКла блока 3 управ- лени ,, в результате чего коды дискрет ньк отсчетов законов расг.ределени  (Т), РСб). (oi,), F(A) й-ro дикла последовательно считываютс  из состветствующих областей блока 1, пам ти по cs pophfflpoBaHHbiM датчиком 2 случай- ным адресам и по сигналам., с выходов блока 3 управлени  записываютс  в ре- гистры 19 и 5, счетчик 15 и регистр 1 и, кроме того, импульсом с третьего выхода блока 3 управлени  в старшем разр де регистра 6 устанавливаетс  с:лучайное равноверо тное состо ние, определ еыиа значением первого разр дного выхода датчика 2.
В результате поступлени  тактовых импзшьсов на вычитающий вход реверсивного счетчика 7 происходит считывание единиц из реверсивного счетчика 7 и при достижении им нулевого значени  на выходе элемента И 14 вырабатываетс  сигнаЛр по которому происходит запись дискретного отсчета закона распределени  ) ip-iK- ла в реверсивный счетчик 7 и устанавливаетс  нулевое состо ние триггера 17. Высокий уровень с инверсного выхода триггера 17 разрешает прохождение тактовых импульсов с выхода генератора 4 импульсов через элемент И 12. На выходе делител  8 частоты вьфаба- тываетс  последовательность импульсов с частотой задаваемой коэффици- нтом пересчета, код которого хранитс  в регистре 19 Этим коэффициентом пересчета задаетс  длительность N-ro импульса генерируемой выходной последовательности „
По импульсам, поступающим на счет- НЬ1Й вход счетчика 15, последний увеличивает последовательно свое состо - ние на ер,иницу,, формиру  адреса, по . которым производитс  считывание кз блока 18 пам ти кодов дискретных отсчетов производ щей функции, при этом считывание кодов начинаетс  со сп:у- чайного адреса, код которого занесен в счетчик 15 на цикле работы блока управлени . Считываемые из блока 18 пам ти коды занос тс  в регистр 6, старший разр д которого, сформированный на N-1-м цикле работы блока управлени ,, определ ет пол рность выходного импульса на N-M цикле,, Пос- тупающи.е на вход регистра 6 коды занос тс  в этот регистр импульсами с вьЕсода делител  8 частоты и с помощью преобразователей 10 и 11 код-напр жение преобразуютс  ,в напр жение выходного сигнала, амплитуда которого устанавливаетс  в соответствии со слу314361
чайным кодом, хран щимс  в регистре 16.
Импульсы с выхода делител  8 частоты поступают также на счетный вход счетчика 9, последовательно увеличива  его состо ние, В результате пос на счетный вход счетчика 15 К импульсов, где К - количество адресов второго блока 18 пам ти, сое- Q то ние счетчика 15 циклически измен етс  от oi;4 доэ/г,-1, где случайный адрес блока 18 пам ти, -заданный
во врем  формировани  N-1-й паузы. При ЭТОМ из бло-ка 18 пам ти по адре- 15 сам, задаваемым счетчиком 15, поспе- доватепьно считьгваютс  коды дискретных отсчетов производ щей функции, а счетчик 9 измен ет свое состо ние от нулевого до максимальногоj равно- 20 , и при формировании на выходе делител  8 частоты К-го импульса на выходе счетчика 9 формируетс  сигнал переполнени , устанавливающий .единичное состо ние триггера 17, вследст- 25 вне чего загфещаетс  прохождение тактовых импульсов через элемент И 12 на информа.ционньм вход делител  8 частоты тем самьм прерываетс  формирование импульса на выходе устройства, зо
Тактовые импульсы через элемент И 13 поступают на вычитающий вход реверсивного счетчика 7, последовательно уменьша  его состо ние нулевого (,- длительность паузы „ дакла) , и ка вход установки в О регистра 6. Блок 3 управлени  отрабатывает свой очередной цикл, в результате которого определ ютс  коды значений параметров выходного продес- Q са N+1-го тщкла работы устройства.
Таким образом, на N-M цикле работы устройства на его выходе формируетс  импульс случайной пол рности со случайныг4И амплитудой, формой дли- д тельностыо и периодом следовани , рав- HbSM Tf. Тр + ьп , и определ ютс  случайные параметры N+1-го цикла. Далее процесс функционировани  происходит налогично описанному дл -N-ro цикла.
50

Claims (1)

  1. Формула изобретени 
    Генератор случайного процесса, содержащий генератор импульсов, первый регистрэ второй регистр, выход которого соединен с входом задани  коэффициента делени  делител  частоты, датчик равномерно распределенных
    5 0 5 о
    Q
    0
    g
    чайных чисел, первый и второй блоки пам ти, первый и второй счетчики третий регистр, первый преобразователь код-напр жение отличающий- с   тем, что, с целью повышени  точности , в него введены третий счетчик три элемента И, четвертьй регистр, второй преобразователь код-напр жение, блок сумматоров по модулю два, триггер , блок управлени , первьм которого соединен с первым входом первого элемента. И, второй вход которого соединен с выходом генератора импульсов , подключен к входу запуска блоха управлени  и соединен с входом Опрос датчика равномерно распре,де- ленных случайкьк чисел и первым входом второго элемента И, второй вход которого соединен с пр мым выходом первого триггера и подклгочен к входу установки блока синхронизации, инвер- сньш выход первого триггера соединен с третьим входом первого элемента Я, выход которого соединен с информационным , входом делител  частоты, выход .которого соединен с входом первого счетчика, вькод которого соединен с входом установки в 1 первого триг- гара, вход установки в О которого соединен с выходом третьег о элемента И, входы которого соединены с соответствующими разр. дными вьгходами второго счет - нка, вычитающий вход которого соединен с входом обнулени  третьего periiCTpa и выходом второго эле-мента И, второй выход блока управ- лени  соединен с входом синхрониза- даи второго регистра информационный вход которого соединен с информационным входом чет вертого и первого регистров и подключен к выходу первох о блока пам ти и входу предварительной установки третьего счгтчика, выход которого соединен с адресным входом второго блока пам ти, выход которого соединен с информахшонным входом . третьего регистра, стармий разр дньй выход которого соединен с первым входом блока сумматоров по модулю два, второй вход которого соединен с младшими разр дными выходами третьего регистра , вход разрешени  записи в млад- .1ше разр ды которого соединен с входом синхронизации второго Ьлока пам ти , выходом делител  частоты и соединен со счетным входом третьего счетчика , вход занесени  которого соединен с входом разрешени  записи в стар51
    шие разр ды третьего регистра и третьим выходом блока управлени , выходы блока сумматоров по модулю два соединены с младшими разр дными входами первого преобразовател  код-напр жение , старший разр дный вход которого соединен со старшим разр дным выходом Tpeiteero регистра,, выход первого преобразовател  код-напр жение соединен с входом задани  опорного I напр жени  второго преобразовател  i код-напр жение, выход которого  в- Iл етс  выходом генератора, четвертый I выход блока управлени  соединен с входом синхронизации первого регистра , выход которого соединен с входом
    0
    5
    136
    предварительной установки второго счетчика ; вход занесени  которого соединен с выходом третьего элемента И, п тый выход блока управлени  соединен с входом синхронизации четвертого регистра, выход которого соединен с информационным входом второго преобразовател  код-напр жение, первьЙ разр дный выход датчика равномерно распределенных случайных чисел соединен с ифорыационньм старшим разр дным входом третьего регистра, а шестой выход блока синхронизации соединен с входом чтени  первого блока пам ти.
    Bxodi .г.з
SU864104884A 1986-08-15 1986-08-15 Генератор случайного процесса SU1436113A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864104884A SU1436113A1 (ru) 1986-08-15 1986-08-15 Генератор случайного процесса

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864104884A SU1436113A1 (ru) 1986-08-15 1986-08-15 Генератор случайного процесса

Publications (1)

Publication Number Publication Date
SU1436113A1 true SU1436113A1 (ru) 1988-11-07

Family

ID=21251795

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864104884A SU1436113A1 (ru) 1986-08-15 1986-08-15 Генератор случайного процесса

Country Status (1)

Country Link
SU (1) SU1436113A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 517018, кл. G 06 F 1/02, 1974.. Авторское свидетельство СССР № 1022161, кл. G 06 F 7/58, 1982. *

Similar Documents

Publication Publication Date Title
SU1436113A1 (ru) Генератор случайного процесса
SU1427365A1 (ru) Генератор случайного процесса
SU1226619A1 (ru) Формирователь последовательности импульсов
SU978098A1 (ru) Преобразователь временных интервалов
SU1095089A1 (ru) Цифровой измеритель частоты
JPS54154909A (en) Error supervisory system
SU574732A1 (ru) Устройство дл цифровой коррекции базовой линии и селекции пиков хроматографического сигнала
SU1653145A1 (ru) Устройство задержки
SU1580290A1 (ru) Измерительное устройство дл первичного преобразовани
SU1007081A1 (ru) Устройство дл преобразовани временных интервалов в код
SU542192A2 (ru) Автоматический программатор временных интервалов
SU1045142A1 (ru) Устройство дл измерени амплитуды синусоидального напр жени
SU1686433A1 (ru) Многоканальное устройство дл вычислени модульной коррел ционной функции
SU1073773A1 (ru) Генератор случайного импульсного процесса
SU840754A1 (ru) Цифровое устройство дл измерени час-ТОТы
SU1430976A1 (ru) Устройство дл контрол времени работы объекта
SU1374430A1 (ru) Преобразователь частоты в код
SU917172A1 (ru) Цифровой измеритель временных интервалов
SU677095A1 (ru) Преобразователь кода числа в частоту следовани импульсов
SU1525606A1 (ru) Устройство дл измерени расхождени периодов у двух импульсных генераторов с близкими частотами
SU1432515A1 (ru) Генератор случайного процесса
RU1818538C (ru) Устройство дл определени удельного расхода компонента двухфазной смеси
SU1376083A1 (ru) Генератор потоков случайных событий
SU1420648A1 (ru) Формирователь импульсных последовательностей
SU1051727A1 (ru) Устройство дл контрол работоспособности счетчика