SU457175A1 - Формирователь временного интервала - Google Patents

Формирователь временного интервала

Info

Publication number
SU457175A1
SU457175A1 SU1875224A SU1875224A SU457175A1 SU 457175 A1 SU457175 A1 SU 457175A1 SU 1875224 A SU1875224 A SU 1875224A SU 1875224 A SU1875224 A SU 1875224A SU 457175 A1 SU457175 A1 SU 457175A1
Authority
SU
USSR - Soviet Union
Prior art keywords
trigger
shaper
delay cells
delay
time interval
Prior art date
Application number
SU1875224A
Other languages
English (en)
Inventor
Генрих Константинович Вязмитин
Original Assignee
Предприятие П/Я В-8337
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8337 filed Critical Предприятие П/Я В-8337
Priority to SU1875224A priority Critical patent/SU457175A1/ru
Application granted granted Critical
Publication of SU457175A1 publication Critical patent/SU457175A1/ru

Links

Landscapes

  • Pulse Circuits (AREA)

Description

Изобретение относитс  к импульсной технике и может быть использовано в радиоэлектронных устройствах дл  запоминани  временного интервала. Известен формирователь временного интервала , содержащий п  чеек задержки, триггер и логическую схему «И, в котором три входа последовательно соединенных  чеек задержки и один из входов триггера соединены с источниками входных сигналов, а выход триггера подключен к одному из входов логической схемы «И. Однако известный формирователь имеет недостаточную точность воспроизведени  заданного временного интервала. С целью повышени  точности воспроизведени  заданного временного интервала в предлагаемом формирователе выход первой и одной из последующих  чеек задержки соединены с двум  другими входами логической схемы «И, а выход последней  чейки задержки подсоединен к счетным входам триггера и ко входу первой  чейки задержки. На фиг. 1 представлена блок-схема предлагаемого формировател  временного интервала; на фиг. 2 - временна  диаграмма, по сн юща  принцип его работы. Предлагаемый формирователь содержит кольцевую схему п последовательно соединенных  чеек задержки , логическую схему «И 2 и триггер 3. Формирователь временного интервала работает следующим образом. Исходное состо ние формировател  по сн ет отрезок времени О - го на временной диаграмме (фиг. 2). С приходом импульсов f/Bx, и f/BXo передние фронты которых соответствуют заданному временному интервалу, запускают  чейки задержки 1 и IK, формирующие импульсы о длительностью, определ ющейс  параметрами врем задающих цепей  чеек задержки li и «. От задних фронтов этих импульсов запускаютс  соответственно  чейки задержки Is и 1к+1. Кажда  последующа   чейка -задержки запускаетс  от заднего фронта импульса, сформированного предыдущей  чейкой задержки . Схема последовательно соединенных  чеек задержки входит в режим генерации. От заднего фронта импульса  чейки задержки „ срабатывает триггер 3, выходной сигнал которого Ua совместно с выходными сигналами f/i и  чеек задержки Ii и IK-I посредством логической схемы «И 2 формируют импульсы + (А - о) I - г S г - «
/ - количество периодов, генерируемых схемой последовательно соединенных  чеек задержки;
TI - длительность импульса, формируемого t-ой  чейкой задержки,
длительность которых не зависит от параметров врем задающих элементов  чеек задержки и точно воспроизводит заданный временной интервал ti - to. Исходное состо ние триггера 3 задаетс , например, интервалом UBX,- Запоминание нового временного интервала может быть воспроизведено после срыва генерации, например, сигналом {УвхзДл  нормальной работы формировател  временного интервала необходимо либо правильно выбрать количество  чеек задержки с заданным временем восстановлени  в. либо
правильно выбрать врем  восстановлени  /в  чеек задержки при их разработке.
Предмет изобретени 
Формирователь временного интервала, содержащий п  чеек задержки, триггер и логическую схему «И, причем три входа последовательно соединенных  чеек задержки и один из входов триггера соединены с источниками
входных сигналов, а выход триггера подключен к одному из входов логической схемы «И, отличающийс  тем, что, с целью повышени  точности воспроизведени  заданного временного интервала, выходы первой и одной
из последующих  чеек задержки соединены с двум  другими входами логической схемы «И, а выход последней  чейки задержки подсоединен к счетным входам триггера и ко входу первой  чейки задержки.
и,:
иг.1
Риг.2
SU1875224A 1973-01-26 1973-01-26 Формирователь временного интервала SU457175A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1875224A SU457175A1 (ru) 1973-01-26 1973-01-26 Формирователь временного интервала

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1875224A SU457175A1 (ru) 1973-01-26 1973-01-26 Формирователь временного интервала

Publications (1)

Publication Number Publication Date
SU457175A1 true SU457175A1 (ru) 1975-01-15

Family

ID=20540213

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1875224A SU457175A1 (ru) 1973-01-26 1973-01-26 Формирователь временного интервала

Country Status (1)

Country Link
SU (1) SU457175A1 (ru)

Similar Documents

Publication Publication Date Title
SU457175A1 (ru) Формирователь временного интервала
SE8103262L (sv) Vagformgenerator
GB1454531A (en) Frequency comparison circuit arrangements
KR840005645A (ko) 샘플링 펄스 발생장치
SU496669A1 (ru) Формирователь временного интервала
FR2331204A1 (fr) Dispositif de multiplication de frequence et ses applications au codage angulaire d'un organe rotatif et a l'allumage electronique d'un moteur
SU425330A1 (ru) ФОРМИРОВАТЕЛЬ ИМПУЛЬСНЫХ ПОСЛЕДОВАТЕЛЬНОСТЕЙП П Т Бе;ШЕР18В
SU1272332A1 (ru) Генератор случайных двоичных чисел
SU693436A1 (ru) Полупосто нное запоминающее устройство
SU402818A1 (ru) Цифровой частотомер
SU362447A1 (ru) Всесоюзная
JPS5538604A (en) Memory device
SU594501A1 (ru) Компаратор
SU531264A1 (ru) Генератор пачек импульсов
SU1629969A1 (ru) Устройство дл формировани импульсов
SU556495A1 (ru) Запоминающее устройство
SU917172A1 (ru) Цифровой измеритель временных интервалов
SU1117853A1 (ru) Устройство дл воспроизведени фазомодулированного сигнала
SU434369A1 (ru) Преобразователь интервала времени в цифровой код
SU632063A1 (ru) Устройство дл формировани серий импульсов
SU488256A1 (ru) Запоминающее устройство
SU1603533A1 (ru) Устройство дл имитации искажений двоичного сигнала
SU425315A1 (ru) Умножитель частоты следования периодических импульсов
SU1068920A1 (ru) Генератор функций Уолша
SU1388956A1 (ru) Блок задержки цифровой информации с самоконтролем