SU434369A1 - Преобразователь интервала времени в цифровой код - Google Patents

Преобразователь интервала времени в цифровой код

Info

Publication number
SU434369A1
SU434369A1 SU1752747A SU1752747A SU434369A1 SU 434369 A1 SU434369 A1 SU 434369A1 SU 1752747 A SU1752747 A SU 1752747A SU 1752747 A SU1752747 A SU 1752747A SU 434369 A1 SU434369 A1 SU 434369A1
Authority
SU
USSR - Soviet Union
Prior art keywords
trigger
output
input
circuit
interval time
Prior art date
Application number
SU1752747A
Other languages
English (en)
Original Assignee
А. А. Вдовиченко Львовский завод электроизмерительных приборов
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by А. А. Вдовиченко Львовский завод электроизмерительных приборов filed Critical А. А. Вдовиченко Львовский завод электроизмерительных приборов
Priority to SU1752747A priority Critical patent/SU434369A1/ru
Application granted granted Critical
Publication of SU434369A1 publication Critical patent/SU434369A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

1
Изоб1ретение относитс  к технике преобразоваии  временных интервалов в цифровые коды.
Из,вестою устройство, содержащее последовально соединенные триггеры, триггер управлени , схему «И и «ИЛИ-НЕ.
Предложенное устройство отличаетс  от известного тем, что с целью уцрощени  IKOHструкции устройства и уменьшени  быстродействи  триггера .младшего разр да один вход Т1ри ггера младшего разр да соединен с выходом первой схемы «И, управл емой счетным меандрОМ и стоп-импульсом, а выход подключён к одному входу схемы «ИЛИ- НЕ, второй вход которой соединен с выходом второй схемы «И, а выход - со счетным входом триггера второго разр да. Один вход второй схемы «И соединен с выходом триггера управлени , управл емого старт- и стопимпульсамИ , а на второй вход подаетс  счетный меандр.
Блок-схема устройства .приведена на фиг. 1.
Преобразователь содержит триггер младшего разр да 1, триггер второго разр да 2, схему «ИЛИ-НЕ 3, первую схему «И 4, вторую схему «И 5, триггер управлени  6.
Временна  диагра;мма работы преобразовател  показана на фиг. 2, где -показаны напр жени  на входах 7-9, выходах элементов
3-6 и выходах 10 и 11 триггеров 1 и 2 соответственно .
Преобразователь работает следующим образом .
В исходном состо нии 1на входах 8, 9, на выходах 10, 11, на выходе триггера управлени  6, на выходах схем «И 4, 5 -нулевой потенциал, на выходе схемы «ИЛИ-НЕ 3- сигнал «1.
В момент поступлени  старт-импульса, синХ1рон;изированного с отрицательным фронтом меандра, триггер управлени  6 опрокидываетс  и открывает вторую схему «И 5. Меандр через схему «PI 5 и схему «ИЛИ-НЕ 3 поступает на счетный вход триггера 2. Каладый отрицательный фронт меандра опрокидывает триггер 2, а с его выхода 11 информаци  переноситс  в следующий (третий) разр д счетчика .
Если в момент поступлени  стоп-импульса на входе 7 будет нулевой потенциал, то на выходе триггера 1 останетс  нулевой потенциал, а ца выходе схемы «ИЛИ-НЕ 3 остаетс  «1. Если же в момент поступлени  стоп-импульса на входе 7 будет «1, то стоп-импульс пройдет через схему «И 4 и опрокинет триггер 1, записав в него «1, котора  будет удерживать «О на выходе схемы «ИЛИ-НЕ 3, предохран   от разрушени  информацию, записанную в триггере 2.
Таким образом, .в счетчике yflet записано число полупериодов меандра, хот  триггер 1 в счете участи  н-е принимает, и быстродействие его может быть ниже быстродействи  триггера 2.
Предмет изобретени 
Преобразователь инте,рвала |В|ремеии в цифровой (КОД, содержащий последовательно соединенные триггеры, тригге|р управлени  и схемы «И и «ИЛИ-НЕ, отличающийс  тем, 1ЧТО, с делью упрощени  конструкции устройства и уменьшени  быстродействи  триггера младшего разр да, один вход триггера младшего разр да соединен с ВыходОМ первой схемы «И, управл емой счетным 1меандром и с топ-импульсом, а выход подключен к одному входу схемы «ИЛИ-НЕ, второй вход которой соединен с выходом второй схемы «И, а .выход - со счетным входом Т риггера второго разр да; один :вход второй схемы «И соединен с выходом триггера управлени , управл емого старт- .и стоп-импульсами, а на другой вход -подаетс  счетный меандр.
70
SU1752747A 1972-02-25 1972-02-25 Преобразователь интервала времени в цифровой код SU434369A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1752747A SU434369A1 (ru) 1972-02-25 1972-02-25 Преобразователь интервала времени в цифровой код

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1752747A SU434369A1 (ru) 1972-02-25 1972-02-25 Преобразователь интервала времени в цифровой код

Publications (1)

Publication Number Publication Date
SU434369A1 true SU434369A1 (ru) 1974-06-30

Family

ID=20504574

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1752747A SU434369A1 (ru) 1972-02-25 1972-02-25 Преобразователь интервала времени в цифровой код

Country Status (1)

Country Link
SU (1) SU434369A1 (ru)

Similar Documents

Publication Publication Date Title
ES424344A1 (es) Perfeccionamientos introducidos en circuitos perceptores dela anchura de impulsos.
SU434369A1 (ru) Преобразователь интервала времени в цифровой код
GB1216081A (en) Electronic logic element
SU151227A1 (ru) Преобразователь угла или перемещени в двоичный код
SU362447A1 (ru) Всесоюзная
SU434370A1 (ru) Преобразователь интервала врел1ени в цифровой код
SU450166A1 (ru) Вычислитель разности двух чисел
SU480185A1 (ru) Генератор нормализованных импульсов
SU377825A1 (ru) УСТРОЙСТВО дл СЧИТЫВАНИЯ ИНФОРМАЦИИ
SU921094A1 (ru) Дес тичный счетчик
SU392502A1 (ru) УСТРОЙСТВО дл КОНТРОЛЯ РАБОТОСПОСОБНОСТИ СЧЕТНОЙ СХЕМЫ
SU479256A1 (ru) Многовходовой счетчик импульсов
SU414743A1 (ru) Счетчик с коэффициентом счета 2"—2'^ ' '
SU763930A1 (ru) Устройство дл учета вырабатываемой продукции
SU406318A1 (ru) Преобразователь код — аналог
SU790349A1 (ru) Делитель частоты с нечетным коэффициентом делени
SU733109A1 (ru) Троичный реверсивный п-разр дный счетчик импульсов
SU435524A1 (ru) Множительно-делительное устройство
SU428558A1 (ru) Последовательно-параллельный двоичный счетчик
SU463123A1 (ru) Устройство дл управлени цифропечатающим механизмом
SU409196A1 (ru)
SU498644A1 (ru) Устройство дл цифровой записи
SU493909A1 (ru) Селектор импульсов по длительности
SU951678A1 (ru) Формирователь импульсов
SU482888A1 (ru) Преобразователь напр жени в код с самоконтролем