SU450166A1 - Вычислитель разности двух чисел - Google Patents

Вычислитель разности двух чисел

Info

Publication number
SU450166A1
SU450166A1 SU1840449A SU1840449A SU450166A1 SU 450166 A1 SU450166 A1 SU 450166A1 SU 1840449 A SU1840449 A SU 1840449A SU 1840449 A SU1840449 A SU 1840449A SU 450166 A1 SU450166 A1 SU 450166A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
circuit
input
difference
counter
Prior art date
Application number
SU1840449A
Other languages
English (en)
Inventor
Валерий Иванович Карпов
Original Assignee
Предприятие П/Я Г-4620
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4620 filed Critical Предприятие П/Я Г-4620
Priority to SU1840449A priority Critical patent/SU450166A1/ru
Application granted granted Critical
Publication of SU450166A1 publication Critical patent/SU450166A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

Вычислитель разности относитс  к области цифровой вычислительной техники и может быть использован в системах автоматического управлени  и контрол , цифровых моделирующих устройствах, специализированных вычислител х, устройствах сравнени  чисел.
Известно устройство дл  вычислени  разности двух чисел.
Это устройство содержит генератор вычитающих импульсов, два счетчика, два тригreipa знака, -причем установочные входы первого и второго счетчиков объединены и соединены со входами установки в «нуль первого и второго триггеров знака и входом «Запись всего устройства; выход первой схемы «И соединен с числовым выходом всего устройства, а первый вход этой схемы «И соединен со счетными входами первого и второго счетчиков, причем выход первого счетчика соединен со входом установки в «единицу первого триггера знака, а выход второго счетчика соединен со входом установки в «единицу второго тригге|ра знака; выход «единица первого триггера знака соединен с выходом «минус всего устройства , а выход «единица второго тригге|ра знака - со входом «плюс -всего устройства.
Принцип действи  известного устройства основан на последовательном вычитании единичных имлульсов из двух регистров-счет2
ЧИКОВ, в которых хран тс  -коды исходных чисел.
Известное устройство имеет большое число элементов, сложную схему и не обеопечнвает получение разности в виде параллельного кода.
Цель изобретени  заключаетс  в упрощении схемы вычислител , получении в параллельном и -последовательных кодах разности
двух чисел.
Сущность изобретени  заключаетс  в том, что в него введены дополнительно втора  схема «И и две схемы «ИЛИ, причем пе|рвый вход второй схемы «И соединен с выходом
генератора вычитающих имлульсов, второй вход схемы «И соединен с выходом первой схемы «ИЛИ, а выход соединен со счетным входом первого счетчика; выходы «нуль первого и второго триггеров знака соединены со
входами первой схемы «ИЛИ соответственно; выходы «единица первого и второго TipnrrepOB знака соединены со входами второй схемы «ИЛИ соответственно; выход второй схемы «Р1ЛИ соединен со вторым входом
пе|рвой схемы «PI.
Схема предлагаемого вычислител  разности приведена на чертеже.
Вычислитель содержит генератор 1 вычитающих им1пульсов, счетчик 2 уменьшаемого
числа и счетчик 3 вычитаемого числа, тригrep 4 знака «минус и триггер 5 знака «плюс, схемы «И 6 и 7, схемы «ИЛИ 8 и 9, вход 10 записи чи-сел и установки исходного состо ни , знаковые выходы 11 и 12, выход 13 число-импульсной последовательности.
Работает вычислитель разности двух чисел следующим образом.
Сигналом записи со входа 10 исходные числа записываютс  в счетчики 2 и-3, а триггеры 4 и 5 устанавливаютс  в исходное состо ние по нулевым входам.
При этом импульсы от reHeipaTopa 1 через от,К|рытую схему «И 6 поступают в счетчики 2 и 3, уменьша  их содержимое. Счетчик, в котором записано меньшее число, раньше установитс  в нулевое состо ние. Если уменьшаемое больше вычитаемого, то раньше установитс  в нулевое состо ние счетчик 3, сработает TipHrrep 5 и на выходе 12 по витс  сигнал , указываюший, что разность положительна .
При этом с единичного выхода триггера 5 через схему «ИЛИ 6 на вход схемы «И 7 поступит разрешаюший сигнал и вычитаюш ,ие импульсы через схему «И 7 пройдут на выход 13. Одновременно с нулевого выхода 11риггера 5 на вход схемы «ИЛИ 8 поступит нулевой сигнал. После установки в нуль счетчика 2 сработает триггер 4 и на второй вход схемы «ИЛИ 8 также поступит нулевой сигнал. При этом запрешающий сигнал с выхода «ИЛИ 8 поступит на вход схемы «И 6 и цикл вычислени  закончитс . Очевидно, что число импульсов, прошедших через схему «И 7 на выход 13 вычислител  за врем  между установками в «нуль счетчиков 3 и 2, и число имшульсов, прошедших на входы этих счетчиков за то же врем , равно величине искомой разности. Следовательно , по окончании цикла вычислени  на выходах разр дов счетчика 3 будет получен параллельный дополнительный код .разности .
Если вычитаемое больше уменьшаемого, то первым установитс  в «нуль счетчик 2, а затем счетчик 3. В остальном работа происходит аналогично. Сигнал, указывающий, что разность от|рицательна, поступит с единичного Выхода триггера 4 «а знаковый выход И, а параллельный дополнительный код разности будет получен на выходах разр дов счетчика 2.
Предмет изобретени 
Вычислитель разности двух чисел, содержащий генератор вычитающих имлульсов, два счетчика, два триггера знака, причем установочные входы первого и второго счетчиt 1В объединены и соединены со входами установки в «нуль первого и второго Т|ригге|ров знака и входом «Запись устройства; выход первой схемы «И соединен с числовым выходом устройства, а первый вход этой схемы «И соединен со счетными входами первого и второго счетчиков, П1ричем выход первого счетчика соединен со входом установки в «единицу первого триггера знака, а выход
второго счетчика соединен со входом установки в «единицу второго триггера знака; выход «единица первого триггера знака соединен с выходо1М «минус устройства, а выход «единица второго триггера знака-совходом «плюс устройства, отличающийс  тем, что, с целью упрощени  схемы, он содержит вторую схему «И и две схемы «ИЛИ, причем первый вход второй схемы соединен с выходом генератора вычитающих импульсов,
второй вход схемы «И соединен с выходом пе|рвой схемы «ИЛИ, а выход соединен со счетным входом первого счетчика; выходы «нуль первого и второго триггеров знака соединены со входами первой схемы «ИЛИ
соответственно; выходы «единица первого и второго триггеров знака соединены со входами второй схемы «ИЛИ соответственно; выход второй схемы «ИЛИ соединен со вторым входом первой схемы «И.
SU1840449A 1972-10-23 1972-10-23 Вычислитель разности двух чисел SU450166A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1840449A SU450166A1 (ru) 1972-10-23 1972-10-23 Вычислитель разности двух чисел

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1840449A SU450166A1 (ru) 1972-10-23 1972-10-23 Вычислитель разности двух чисел

Publications (1)

Publication Number Publication Date
SU450166A1 true SU450166A1 (ru) 1974-11-15

Family

ID=20530420

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1840449A SU450166A1 (ru) 1972-10-23 1972-10-23 Вычислитель разности двух чисел

Country Status (1)

Country Link
SU (1) SU450166A1 (ru)

Similar Documents

Publication Publication Date Title
SU450166A1 (ru) Вычислитель разности двух чисел
SU427331A1 (ru) Цифровой интегратор с контролем
SU411453A1 (ru)
SU362301A1 (ru) ВСЕСОЮЗНАЯ ' ййТ?йТйО«т:11:;Г'е"ндп
SU440795A1 (ru) Реверсивный двоичный счетчик
SU439805A1 (ru) Устройство дл извлечени квадратного корн
SU961140A1 (ru) Интегрирующий преобразователь частоты следовани импульсов в код
SU429423A1 (ru) Арифметическое устройство
SU436352A1 (ru) УСТРОЙСТВО ДЛЯ НАХОЖДЕНИЯ ОТНОШЕНИЯ ДВУХчислоимпульсных кодов
SU1008749A1 (ru) Вычислительное устройство
SU964653A1 (ru) Статистический анализатор
SU448461A1 (ru) Устройство дл делени чисел
SU396689A1 (ru) Устройство для деления
SU377789A1 (ru) Многоканальный анализатор импульсов
SU559218A1 (ru) Селективеый измеритель интевалов времени
SU394772A1 (ru) Датчик времени
SU955053A1 (ru) Устройство дл делени
SU681428A1 (ru) Устройство дл выбора минимального числа
SU365704A1 (ru)
SU547766A1 (ru) Устройство дл делени
SU367540A1 (ru) Цифровой функциональный преобразователь последовательного типа
SU585497A1 (ru) Устройство дл определени знака приращений
SU382023A1 (ru) Устройство для измерения искажений импульсов
SU443486A1 (ru) Дес тичный счетчик импульсов
SU951322A1 (ru) Статистический анализатор дл определени количества информации