SU406318A1 - Преобразователь код — аналог - Google Patents
Преобразователь код — аналогInfo
- Publication number
- SU406318A1 SU406318A1 SU1699334A SU1699334A SU406318A1 SU 406318 A1 SU406318 A1 SU 406318A1 SU 1699334 A SU1699334 A SU 1699334A SU 1699334 A SU1699334 A SU 1699334A SU 406318 A1 SU406318 A1 SU 406318A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- counter
- trigger
- analogue
- Prior art date
Links
Landscapes
- Analogue/Digital Conversion (AREA)
Description
1
Изобретение относитс к вычислительной технике. Устройство аюжет быть использовано в цифровых системах управлени электро:1рИ ВОДал 1И .
Известен лреобразов.атель «од-аналог, содержащий регистр, счетчик, вход которого св за.н € эталонным генератором и с первым входОМ :nepiBioft .схемы совпадени , второй вход «1оторой подключен к выходу тр1иггера, вход триггера coeaiM.iieiii с выходом второй схемы совпаден1и , входы которой иодключены к выходам репистра, и с первым выходо1М счетчика .
Цель «зобретапи - П01вышен1ие падежиости устройства.
Предл1агае:мый преобразователь отличаетс тем, что содержит до полнительный триггер , ВЫ1ХОД iKOTOporo подключен х треть ему входу первой схемы совпадени , первый вход соединен с выходом эталонного генератора, второй выход счетчика через имиульснопотенщй альную чеЙ1ку и усилитель подключео ко входам «сброс триггеров и счетчика.
На фиг. 1 ;предста:влепа фуйхциональна схема предл агаемого устройства; Hia фиг. 2- диаграМма оссто ,;1ий элеме1нто)В устройства.
В рабоче.м (за1Поминающем) счетчике 1 записываетс информаци в виде числового кода, которую нужно преобразовать в аналоговый сигнал. Вход «считывающего счет4iHiKa 2 соед-иие} с выходом эталонного генератора ИМлульсов 3. Выходы счетчиков подключены к схеме совнадеп.и 4, выход .которой подан на нервый вход триггера разрещенн 5. Выход эталонного генератора «мпульсов 3 соединен со схемой совпадени 6 и .первым входоМ триггера синхролизации 7. ПерБЬТй 1ВЫХОД триггера 7 -и вто.рой выход триггера 5 подключены « схеме совн адена
6, выход которой соединен со входом бесконTaiKTiioro ключа 8, иосто нный ток на выходе которого нрооордаюнален среднему за период значению импульсного тока на входе. Выход последнего разр да счетчика 2 подключе.н ко
В1ХОДУ нотенциальн.о-им.пульснон чейк 9, выход которой соеди1неп со входо.м усилител /О, а выход последнего подхлюче; ; общей Щ1ине сброса всех разр дов счетчнха 2 и Т1ри.ггеров.
Пусть емкость счетчнкОВ - V ИМПУЛЬСОВ, а число, запИсан.мое в счетч ке 7, равно уИ. При В хлючении преобразовател счетчмк 2 заполн етс импульса1МИ от эталонного генератор .а 3. После первого импульса на выходе
триггера 7 по вл етс сигнал, соответствующий логической единице, ноэтому на выходе схемы совнаденгл 6, выполн ющей логическую функиню «И, (ПОвторЯЮтс все импульсы эталонного генератора, начина со второго . При поступлении на вход счетчика 2
Импульса ina выходе схемы савпадени 4 .по вл етс сигнал, соответстаующий ЛОпичеокой едилице, лри постуллеиии iwa вход это,го счетчика Ж + 1-го импульса iiia ее выходе по вл етс сигнал, соответствующий лог;1ческ01 гу шулю; при этом триггер разрешени 5 перебрасываетс IB другое устойчи .Еое состо ние, и его вторОМ выходе оказы ,Бает1СЯ сигнал, соответствующий лопическому :нулю. Вследствие этото схема .совпадени 6 за крываетс , м та входе бесконтактного ключа 8 последним в цикле считывани оказываетс Ж+1-Й ИМпульс эталонного генератора . Такйм образо.м, па входе ключа за весь пе1рйод цикла действуют (М+1) - строго кадибровалных имлульсов эталоапюго генератора. По мере запол.певи счетчдака 2 ,нмпульса..1и триггер последнего разр- да этого-счетчика -перебрасываетс в и зар жает нот€;нциально-и.м;пульспую чейку 9. При лоступлении ;на |Вход счетчика 2 N+1-то имнульса он сбрасываетс в исходное со1сто иие , на выходе его 1НОследнего ра13р да ло вл етс Сигп.ал, соответствующий логическому нулю, а на выходе НотеНциальпо-1и-мпульсиой чейки ло вл етс Ммпульс. Он проходит через усилитель 10, который сбрасывает в исходНОе сссто 1ние триггеры 5 и 7 и подтверждает сброс счетчика 2.
После этого считыва,ни М, запиоалиюго в счетчике 1, нсвтор етс .
ТакИМ образом, перноа цикла онредел етс временем, в течение которого эталониый
генератор 1выр,абатывает Л-Ь 1 имлульс, и
сипнал на выходе лреобразовател ок-азываегс равным
И // 1C .
-« - л- -i-1
где иаы-г. - аналоговый сигнал на выходе
пре обр аз ев а тел ; /С - М1асштаб«ый коэффициент; /И - число, зал1исан1ное IB счетчике /. Триггер 7 си1нхронизирует И1млульсы на входе схемы совладени 6 и обеспечивает -четкую работу нреобразощател .нри М 0 )и M N.
Точность работы преобразовател обеснечива-етс при
h /1 (N + 1),
где f, - частота эталонного генератора имнульсоа;
/1 - частота рабочего счетчика 1;
Л - «мкссть счетчиков / .и 2.
Пред .м е т и з о б р е т е IH и
Преобразователь 1кюд-аналог, со дер лс а щи и регистр, счетчик, вход кото,рого св зан с эталонным генераторо м с лервы.м входо:М
первой схемы совпадени , второй вход которой подключен выходу триггер-а, 1в:ход триггер а соединиен с выходом второй схемы совпадени , 1ВЛО1ДЫ Которой подключены -к выходам репи1стра, и с лервым выходом счетч:ика,
отличающийс тем, что, ic целью повышени надежности, он содержит допол1нительный триггер, вы.ход котарого подключен к третьему в.ходу перВой схемы сов-падени , первый вход соедсгнен с выходом эталоеНОго генератора , |втср0й выход сЧетч1И1ка ч-арез и.млульс (ИО-ПОтенциальную чейку и усилитель под лючен ко входа м «сброс триггеров и счетЧ 1 ла .
1
Ni-1 1 2 М+1 И n-i-l Л-7 ;У /У-/ /
, J JTД ЛJlJT-Л-П-ГUl
i i I
L
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1699334A SU406318A1 (ru) | 1971-09-21 | 1971-09-21 | Преобразователь код — аналог |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1699334A SU406318A1 (ru) | 1971-09-21 | 1971-09-21 | Преобразователь код — аналог |
Publications (1)
Publication Number | Publication Date |
---|---|
SU406318A1 true SU406318A1 (ru) | 1973-11-05 |
Family
ID=20488551
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1699334A SU406318A1 (ru) | 1971-09-21 | 1971-09-21 | Преобразователь код — аналог |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU406318A1 (ru) |
-
1971
- 1971-09-21 SU SU1699334A patent/SU406318A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU406318A1 (ru) | Преобразователь код — аналог | |
SU433474A1 (ru) | Устройство для преобразования кодов | |
SU372708A1 (ru) | Всесоюзная пат-нтш--.^хш!^^г1а^ | |
SU394784A1 (ru) | УСТРОЙСТВО дл ДЕЛЕНИЯ | |
SU410560A1 (ru) | ||
SU930751A1 (ru) | Устройство дл выделени серий импульсов | |
SU469097A1 (ru) | Цифровой фазометр | |
SU367540A1 (ru) | Цифровой функциональный преобразователь последовательного типа | |
SU497732A1 (ru) | Устройство дл проверки счетчиков | |
SU450166A1 (ru) | Вычислитель разности двух чисел | |
SU463123A1 (ru) | Устройство дл управлени цифропечатающим механизмом | |
SU434369A1 (ru) | Преобразователь интервала времени в цифровой код | |
SU1067491A1 (ru) | Устройство дл ввода информации | |
SU481852A1 (ru) | Устройство дл цифрового измерени разности частот двух последовательностей импульсов | |
SU463976A1 (ru) | Корректирующее устройство | |
SU951297A1 (ru) | Устройство дл определени разности двух чисел | |
SU479258A1 (ru) | Двоично-дес тичный счетчик | |
SU401014A1 (ru) | Устройство преобразования масштаба изображен | |
SU418853A1 (ru) | ||
SU455244A2 (ru) | Устройство дл обработки информации | |
SU1725394A1 (ru) | Счетное устройство | |
SU1211801A1 (ru) | Устройство дл индикации | |
SU394772A1 (ru) | Датчик времени | |
SU365713A1 (ru) | УСТРОЙСТВО дл СТАТИСТИЧЕСКОЙ ОБРАБОТКИ ИНФОРЛ\АЦИИ | |
US3436527A (en) | Digital counter arrangement |