SU1265781A1 - Устройство дл сопр жени двух электронных вычислительных машин (ЭВМ) - Google Patents
Устройство дл сопр жени двух электронных вычислительных машин (ЭВМ) Download PDFInfo
- Publication number
- SU1265781A1 SU1265781A1 SU833672759A SU3672759A SU1265781A1 SU 1265781 A1 SU1265781 A1 SU 1265781A1 SU 833672759 A SU833672759 A SU 833672759A SU 3672759 A SU3672759 A SU 3672759A SU 1265781 A1 SU1265781 A1 SU 1265781A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- register
- output
- information
- input
- bus
- Prior art date
Links
Landscapes
- Multi Processors (AREA)
Abstract
Изобретение относитс к области вычислительной техники и может быть использовано дл сопр жени двух ЭВМ с различньми интерфейсами. Ц&лью изобретени вл етс расширение класса регааемых .задач дл обеспечени функциональной возможности сопр жени двух разнотипных ЭВМ. Цель достигаетс тем, что в устройство, содержащее два блока согласовани , /(ва блока контрол нечетности, блок управлени , первый коммутатор информации , блок сравнени , блок прерываний , регистр адреса, информационный регистр,, счетчик объема передаваемой информации, регистр состо ний и регистр команд, введены два блока эле ментов И приема, коммутатор адреса, второй коммутатор информации, жоммутатор регистров, регистр управл ющих (Л слов, регистры адреса чейки пам ти первой и второй ЭВМ. I з.п. ф-лы, 10 ил.
Description
Изобретение относитс к вычислительной технике и может быть исполь зовано дл сопр жени двух вычислительных машин с различными интерфейсами .
Целью изобретени вл етс расширение класса решаемых задач дл обеспечени функциональной возможности сопр жени двух разнотипных ЭВМ.
На Лиг.1 представлена блок-схема предлагаемого устройстваj на фиг. 2 (о, S ,6,г) блок-схема алгоритма работы устройства; на фиг.З - 10.функционал ные схемы, первого блока согласовани , блоков элементов И приема , коммутатора адреса, второго и первого коммутаторов информации, блока сравнени , блок .1 прерываний и блока управлени соответственно.
Устройство {фиг.1) содержит первый блок 1 согласовани (например,с интерфейсом типа магистрали первой ЭВМ), второй блок 2 согласовани (например, с интерфейсом OBDIAJI ШИНА второй ЭВМ), блоки 3 и 4 элементов И приема, блоки 5 и 6 контрол нечетности , регистр 7 адреса, регистр 8 адреса чейки пам ти - первой ЭВМ, регистр 9 адреса чейки пам ти второй ЭВМ, счетчик 10 объема передаваемой информации, информационный регистр 11, регистр 12 состо ний, регистр 13 команд, регистр 14 управл ющих слов, первый коммутатор 15 информации , коммутатор 16 регистров, блок 17 сравнени , блок 18 прерьгоаний, блок 19 управлени , коммутатор 20 адреса и второй коммутатор 21 информации .
Устройство позвол ет подключить две разнотипные ЭВМ с различными интерфейсами .
Первый блок 1 согласовани (фиг.З) содержит в каждом разр де входной триггер 22, выходной триггер 23, элементы И. 24 и 25, шины 26 и 27 первого и второго входов-выходов и шины 28-31 входа блока 1.
В каждом разр де 32 блок 3 содержит два элемента И 33 и 34, а блок 4 - один элемент И 35, которые шинами 36-42 соединены с блоками 1,2 и 19 и регистрами устройства fфиг.4 Коммутатор- 20 адреса в каждом разр де содержит (фиг.5) элемент НЕ 43, элементы И 44 и 45, элемент ИЛИ 46 и шины 47-50. Каждый разр д второго коммутатора 21 информации (фиг.6)
состоит из элементов И 51-53, элемента ИЛИ 54 и шин 55-61, а первого коммутатора 15 информации (фиг.7) из элементов И 62-67, элемента ИЛИ 68 и шин 69-80.
Блок 17 сравнени (фиг.8) содержит элементы НЕ 81-85, элементы И 86-90, элемент ИЛИ 91 и шины 92-100
Блок 18 прерываний (фиг.9) содержит элемент ИЛИ 101, элементы И102 и 103, элемент НЕ 104 и шины 105-117
Блок 19 управлени (фиг,10) содержит генератор 118 тактовых импульсов элемент НЕ 119, элемент И-ИЛИ 120, элементы И 121 и ИЛИ 122, счетчик 123, триггеры 124 группы, элементы И-НЕ 125 группы, дешифраторы 126 группы, элементы И 127 шифратора управл ющего слова, шины 128-131 группы входов, шины 132 выходов дешифраторов 126, шины 133 группы выходов блока 19 и шины 134-137 второго - п того входов блока 19.
Работа устройства показана на примере подключени его к интерфейсу типа магистрали первой ЭВМ и к интерфейсу ОБР1АЯ иМНА второй ЭВМ в режиме пр мого доступа к пам ти (фиг.2).
Устройство работает следуювхим образом .
Устройство работает по инициативе любой из.двух ЭВМ.
В исходном состо нии, когда нет обращений от ЭВМ, устройство находитс в состо нии ожидани , т.е. поочередного поиска обращений от сопр гаемых ЭВМ, которые вл ютс операци ми считйЬани Jши злписи в адресуе- мые регистры (адр.Рг).
Считьтание возможно с всех адресуемых регистров со стороны обеих ЭВМ. Команда считывани из адресуемого регистра, содержаща адрес считываемого регистра, поступает от первой ЭВМ через блоки 1 и 3 или от второй ЭВМ через блоки 2 и 4, фиксируетс в регистре 13, и под управлением блока 19 осуществл етс считывание содержимого, заданного в команде адресуемого регистра, в первую ЭВМ через коммутаторы 16 и 15 и блок I или во вторую ЭВМ через коммутаторы 16 и 21 и блок 2 в зависимости от того, кака из сопр гаемых ЭВМ обратилась с командой считывани из адресуемого регистра в устройство.
Во врем выполнени команды считьюани с регистра 12 состо ни 3 ( РгС), т.е. опроса состо ни устрой ства, осуществл етс монолизаци ег ЭВМ, обратившейс с командой считывани , если устройство было свободно . Запись возможна в регистр 7 адре са (РгА ) и регистр 12 состо ний со стороны обеих ЭВМ, но только после монополизации устройства, происход щей во врем выполнени операции считывани с регистра 12 состо ний. Организаци передачи информации по инициативе первой ЭВМ начинаетс с опроса состо ни устройства, кото рый осуществл етс с помощью соответствующей команды, поступающей в блок I от первой ЭВМ. Команда опроса , пройд через блок 3, запоминает с в регистре 13 команд. Под дейст вием этой команды блок 19 анализирует разр д зан тости регистра 12 состо ний устройства и вьщает ответ через коммутатор 15 в первую ЭВМ. Если устройство было свободно (разр д зан тости регистра 12 обнулен), то после получени команды опроса оно становитс монополизированным данной (первой) ЭВМ, и разр д зан тости устанавливаетс в 1. После получени ответа перва ЭВМ посылает в устройство команду записи в адресуемый регистр, котора , пройд через блоки 1 и 3, запо минаетс в регистре 13 команд. Блок 19 анализирует номер адресуемого регистра и производит запись информации , содержащейс в команде,в один из адресуемых регистров: в регистр 12 состо ни или в регистр 7. Если запись осуществл етс в регистр 12 состо ни , то блок 18 произ водит его анализ под управлением блока 19 и в зависимости от содержимого регистра 12 формирует сигнал прерывани в первую или вторую ЭВМ, что позвол ет организовать св зь по сигналам прерьшаний между сопр гаемыми ЭВМ. Если запись осуществл етс в регистр 7, то блок I9 организует самозагрузку регистров 8,9 и 14 и счетчика 10 через блоки 1 и 3, считы ва последовательно : информацию с хОЗУ первой ЭВМ, начина с адреса, хр н щегос в регистре 7. Блок 17 сравнивает признак управл ющего слова, хран щегос в регистре 14, и содержимое счетчика 10. При наличии некорректного (неиспользую- 8 щегос ) кода управл ющего слова или нулевого содержимого счетчика 10 блок 17 вырабатьгоает сигнал, поступающий в блок 18, который формирует сигнал прерывани по некорректно составленному управл ющему слову, т.е. сигнализирует об ошибке в программе. Дл передачи информации в ОЗУ второй ЭВМ блок I9 осуществл ет стандартную операцию захвата ОБЩЕЙ ПШНЫ по доступу, вырабатыва набор (сигналов, поступающих в интерфейс БЩАЯ гаИНА второй ЭВМ через блок 2. Если в управл ющем слове (УС), хран щемс в регистре 14, указана, например, операци передачи массива информации определенной длины, фиксированной в счетчике 10, из ОЗУ первой ЭВМ по адресу (AI),хран щемус в регистре 8, в- ОЗУ второй ЭВМ по адресу (А2), хран щемус в регистре 9, то устройство организует эту передачу (направление обмена ) , послав команду считывани по адресу, содержащемус в регистре 8, через коммутатор 15 и блок 1 в первую ЭВМ. Получив ответную посыпку на команду считьшани , устройство принимает информационный массив через блоки 1 и 3 и записьгеает в информационный регистр 11 (Рг Инф.. Так как в данном случае интерфейс первой ЭВМ тридцатидвухразр дный, а интерфейс ОБЩАЯ ИМНА имеет шестнадцать линий данных, то передача информации из информационного регистра 1I в ОЗУ второй ЭВМ осуществл етс двум последовательными обращени ми к ОЗУ в режиме пр мого доступа. Сначала записьшаетс в ОЗУ второй ЭВМ по адресу А2 перва - половина содержимого информационного регистра (1/2 Рг Инф.) , дл чего адрес с регистра 9 через ко.ммутатор 20 и информаци с регистра 11 через коммутатор 21 поступают через блок 2 на линии адреса и данных интерфейса ОБЩАЯ ШИНА, блок 19 выставл ет код операции записи на лини х управлени ОБЩЕЙ ПШНЫ. Затем блок 19 модифицирует содержимое регистра 9, и осуществл етс запись в ОЗУ второй ЭВМ по модифицированному адресу А2 второй половины содержимого информационного регистра (2/2 Рг ИнЛ.) . По окончании операции записи информации блок 19 вырабатьгеает сигналы , модифицирующие содержимое регистов 8 и 9 и счетчика 10, а затем лок 17 анализирует содержимое счетика 10и, если оно не равно нулю, о цикл передачи информации из ОЗУ ервой ЭВМ в ОЗУ второй ЭВМ повтор - 5 тс , но уже по модифицированным соержимым регистров 8 и 9 и счетчика 10.. Если содержимое счетчика 10 раво нулю, то анализируетс признак : цепи управл ющих слов, хран щихс в tO регистре 14. При наличии признака цепи управл ющих слов процедура считывани управл кнцего слова из ОЗУ первой ЭВМ возобновл етс , но уже по модифицированному адресу, хран ще- 15 мус в регистре 7, и процесс передачи информации продолжаетс .
При отсутствии признака цепи управл ющих слов операци передачи информации по данному управр ющему слову 20 (или цепи управл ющих слов) считаетс завершенной.
После завершени передачи информации блок 19 освобождает ОБЩУЮ ШИНУ и устанавливает разр д конца переда- 25 чи регистра 12 в состо ние 1 и в случае наличи признака разрешени прерывани , хран щегос в регистре 12, выдает сигнал прерывани в первую ЭВМ. Затем устройство дл сопр - 30 жени переходит в состо ние поиска новых обращений от сопр гаемых ЭВМ. Работа устройства по инициативе второй ЭВМ начинаетс с получени по интерфейсу ОБЩАЯ ИННА обращени 35 в виде команд записи или чтени , инициируемых второй ЭВМ. Использу эти команды, процессор второй ЭВМ задает устройству действи (фиг.2), аналогичные тем, которые выполн ютс 40 при работе устройства по инициативе первой ЭВМ, с тем отличием, что передача информации из информационного регистра 11 в ОЗУ первой ЭВМ осуществл етс за одно обращение к ОЗУ. 45
Команды от второй ЭВМ поступают по интерфейсу ОБВ1АЯ UJMHA в устройство через блок 2 и 4. Все остальные действи при обмене информацией осуществл ютс аналогично описанным. 50 Направление обмена информацией, тип управл ющего слова, признак цепи управл ющих слов фиксируютс в управл ющем слове, хран щемс в регистре 14.55
Вс кий раз при получении информации из интерфейсов блоки 5 и 6 осуществл ют контроль на нечетность прин той информации и сравнение прин того контрольного разр да с сформированным, при несовпадении которых вырабатываетс сигнал сбо , поступающий в блок 18 прерываний. В зависимости от того, какой ЭВМ устройство монополизировано , сигнал прерывани при наличии признака разрешени прерывани , хран и1егос в регистре 12, с -блока 18 через коммутатор 15 и блок 1 или блоки 19 и 2 вьщаетс соответственно в первую или вторую ЭВМ.Блок 1 предназначен дл согласовани интерфейса первой ЭВМ с устройством и работает следующим образом.
При передаче информации из первой ЭВМ в устройство информационный сигнал по шине 26 поступает на единичный вход триггера 22, запоминаетс и при наличии разрешающего потенциала на шине 29, поступающего с блока 19 проходит через элемент И 24 на выход блока. После передачи информации триггер 22 обнул етс сигналом на шине 28, который приходит с блока 19.
При передаче информации из устройства в первую ЭВМ .информационный сигнал на шине 27 с коммутатора 15 поступает на информационный вход триггера 23 и при наличии синхроимпульса на шине 30 с блока 19 устанавливает триггер 23 в соответствующее состо ние .
При наличии разрешающего сигнала на шине 31 с блока 9 информационный сигнал через элемент И 25 вьщаетс в магистраль первой ЭВМ.
Блоки 3 и 4 предназначены дл приема информации с блоков I и 2 и выдачи ее в адресуемые регистри устройства .
Функциональна схема блоков 3 и 4 дл одного разр да представлена (фиг.4) с учетом того, что формат слова первой ЭВМ в два раза больше формата слова второй ЭВМ.
Блоки 3 и 4 работают поочередно-. Прием слова первой ЭВМ осу11ествл етс в два зтапа. Сначала i-и разр д слова первой ЭВМ поступает на информационный вход по шине 36 злемента И 33 и при наличии управл ющего сиг .нала на гаине 37 проходит по шине 38 во внутреннюю магистраль устройства. Затем (+) -разр д поступает по шине 39 на информационньм вход злемента И 34 и при наличии управл к дего сигнала на шиие 40 с блока 19 проходит на шину 38. При приемеслова второй ЭВМ-разр слова поступает по шине 41 на информационный вход элемента И 35 и при наличии управл юи;его сигнала на шине 42 с блока 19 проходит на шину 38 во внутреннюю магистраль. Коммутатор 20 адреса предназначен дл вьщачи адреса на линии адреса интерфейса ОБЩАЯ ШИНА через блок 2. При этом каждый разр д адреса с регистра 7 адреса поступает по шине 47 на информационный.вход элемента И 44 и при наличии единичного уровн управл ющего сигнала на шине 38 проходит на шину 49 через элемент ИЛИ 46. Каждый разр д адреса с регистра 9 (адрес чейки ОЗУ второй ЭВМ) поступает по шине 50 на информационный вход элемента И 45 и при наличии нулевого уровн управл ющего сигнала на шине 48 проходит на шину 49. Коммутатор 21 информации предназначен дл вьщачи информации на линии данных интерфейса ОБЩАЯ ШИНА через блок 2, причем каждый разр д информации с коммутатора 16 поступает по шине 55 на информационный вход элемента И 51 и при наличии управл ю
щего сигнала на шине 56 проходит на шину 57. Если разр д информации поступает по шине 58 на информационный вход элемента И 52 с регистра 11 информации , то при наличии управл ющего сигнала на шине 59 проходит на шину 57.
На третьем информационном входе коммутатора 21 информации зашит адрес вектора прерьюани . При вьща е сигнала прерьшани во вторую ЭВМ каждый разр д адреса вектора прерывани с шины 60 проходит на шину 57 при наличи управл ющего сигнала на шине 6I, поступающего с блока 19.
Коммутатор 15 предназначен дл выдачи информации (команд и операндов) в магистраль первой ЭВМ с п ти направлений . Каждый из разр дов, поступающих по шинам 69,73,75,77 и 79 соответственно с регистров 7,8 и П, блока 18 прерьтаний и коммутатора 16, разрепаетс сигналом блока 9 на шинах 70, 74,76, 78 и 80 и вьщаетс на выходную шину 72 после по влени общего строба на шине 71.
Блок 17 сравнени осуществл ет анализ правильности составлени полуе
гистр от первой ЭВМ, на выхоДе элемента И 87 вырабатьгоаетс сигнал, который проходит через элемент ИЛИ 91 на шину 94 и указывает на ошибку при составлении программы.
При наличии на шине 97 сигнала отрицательной пол рности, соответствующего тому, что устройство не монополизировано второй ЭВМ, и сигнала положительной пол рности на шине 98, указывающего на поступление команды записи в адресуемый регистр от второ ЭВМ, вырабатьтаетс сигнал, который проходит через элемент ИЛИ 91 на шину 94.
Claims (2)
- При наличии на шинах 97 и 98 сигналов положительной пол рности, на f шине 99 сигнала отрицательной пол рности , соответствующего тому, что адресуемьй регистр не вл етс регистром адреса, и на шине 100 сигнала . отрицательной пол рности, соответствующего тому, что адресуемый регистр не вл етс регистром состо ни , на выходе элемента И 89 вырабатьшаетс сигнал, который проходит через элемент ИЛИ 91 на шину 94, фиксиру факт поступлени в монополичаемых управл ющих слов и корректности обращений (фиг.8). На шины 92 и 95-100 блока 17 поступают сигналы с выходов регистра 14 а на шину 93 - сигнал с выхода счетчика 10. При поступлении на шину 92 с регистра 14 сигнала положительной пол рности , соответствующего наличию признака управл ющего слова, на первый вход элемента И 86 и сигнала нулевого содержимого счетчика 10 на . второй вход на выходе элемента И 86 вырабатьшаетс сигнал, который, пройд через элемент ИЛИ 91, поступает на щину 94 и далее в блок 18 прерываний , фиксиру факт наличи ошибки при составлении программы. При поступлении на шину 92 сигнала отрицательной пол рности, соответствующего отсутствию признака управл ющего слова , на шине 94 вырабатываетс сигнал ощибки программы. При наличии сигнала регистра 14 отрицательной пол рности на шине 95, соответствующего тому, что устройство не монополизировано первой ЭВМ, и сигнала на шине 96 положительной пол рности, указывающего на поступление команды записи в адресуемый ре9 зированное второй ЭВМ устройство команды записи в адресуемый регистр от второй ЭВМ с некорректно составленным адресом адресуемого регистра При наличии на гаинах 95 и 96 сигналов положительной пол рности и на гаинах 99 и 100 сигналов отрицательной , пол рности на выходе элемента . И 90 вырабатываетс сигнал, которьш проходит на шину 94, фиксиру факт поступлени в монополизированное первой ЭВМ устройство команды записи в адресуемый регистр с некоррект но составленным адресом адресуемого регистра. Блок 18 прерьшаний предназначен дл формировани сигналов прерьгоани в первую или вторую ЭВМ и работает следующим образом. При поступлении сигнала на шину 105 с регистра 12 состо ний, указывающего на завершение процесса передачи информации, или сигнала на шину I 06 с блока 17, соответствующего наличию ошибки при составлении программы , или сигнала на шину 107 с бло ка 5, или сигнала на шину 108 с блока 6, возникающих при сбое по нечетности , на вькоде элемента ИЛИ 101 вырабатываетс сигнал, поступающий на элементы И 102 и И 103. При наличии на других входах эле мента И 102 сигнала на шине 110, соответствующего признаку разрешени выдачи прерывани в первую ЭВМ, сигнала на шине 1П, поступающего с блока 19, и сигнала на шине 112 положительной пол рности, соответст вующего тому, что усройство монопол зировано первой ЭВМ, на выходе элемента И 102 вьфабатьшаетс сигнал прерьтани в первую ЭВМ, поступающи в коммутатор 15. При наличии на входе элемента НЕ 104 сигнала отрицательной пол рности , сигнала на шине 109, сигнал на иине 114, соответствующего призн ку разрешени вьщачи прерывани во вторую ЭВМ, сигнала на шине 115, по тупающего с блока 19, и сигнала на шине 116, соответствующего захвату ОБЩЕЙ ШИНЫ, на выходе элемента И 10 вырабатьтаетс сигнал прерывани во вторую ЭВМ, поступающий в блок 19. Блок 19 управлени вырабатывает управл ющие сигйалы в соответствии с алгоритмом работы устройства дл сопр жени . 81 Весь алгоритм разделен на условно независимые ветви, кажда из которых находитс под управлением соответствующего триггера I24 управлени . В любой момент времени устройство может находитьс под управлением только одного триггера 124. Каждому триггеру 124 соответствует дешифратор 126, на выходах которого вырабатьшаютс стробирующие сигналы, необходимые дл формировани управл ющих сигналов. По сигналу на шине 128 начальной установки блок 19 приходит в исходное состо ние: счетчик 123 обнул -етс , первый триггер 124 устанавливаетс в единичное состо ние, остальные триггеры 124 обнул ютс . Генератор 118 вырабатьшает импульсы тактовой частоты, которые посту- пают на первый вход элемента И-ИЛИ 120 и при наличии сигнала положительной пол рности на шине 129, соответствующего работе блока 19 в автоматическом режиме, проход т на выход элемента И-ИЛИ 120. При работе блока 19 в тактовом режиме одиночные импульсы поступают на шину 130 и при наличии сигнала отрицательной пол рности на входе элемента НЕ 119 проход т на выход элемента И-ИЛИ 120. Импульсы частоты или одиночные импульсы с выхода элемента И-ИЛИ 120 . проход т на выход элемента И 121 при наличии на шине 131 разрешающего сиг-нала положительной пол рности и поступают на счетный вход счетчика 123 и первые входы элементов И-НЕ 125. Счетчик 123 при поступлений импульсов на счетньй вход начинает считать. Выходы счетчика 123 св заны с соответствующими входами дешифраторов 126. Дешифраторы 126 стробируютс сигналами с выходов элементов И-НЕ 125, которые открыты при единичном состо нии соответствующего триггера. В каждый момент времени работает тот дешифратор , соответствующий триггер . 124 которого находитс в единичном состо нии. На выходах этого дешифратора 126 вырабатьшаютс стробирующие сигналы, причем сигнал, вырабатываемый на последнем выходе дешифратора , обнул ет сигналом на шине 132 текущий триггер 124 и счетчик 123 и устанавливает в единичное состо ние другой триггер 124 согласно 11 алгоритму работы. Элемент ИЛИ 122 предназначен дл сборки сигналов об нулени счетчика 123, вырабатьшаемы дешифраторами 126, причем счетчик 123 считает по импульсам пр мой час тоты, а дешифраторы 126 управл ютс импульсами инверсной частоты. Стробирующие сигналы с выходов дешифраторов 126 поступают на элеме ты И 127 шифратора. На другие входы элементов И 127 поступают сигналы по гаинам 117, 134-137 с выходов бло ка 18, регистров 12,13 и 14 и блока 2, кодирующие услови переходов и состо ни блока 19 дл выработки на шинах 133 очередного управл ющего кода. Таким образом, предлагаемое устройство обеспечивает расширение клас са решаемых задач. Формула изобретени I.Устройство дл сопр жени двух электронных вычислительных машин ), содержащее два блока согласовани , два блока контрол нечетнос ти, блок управлени , первый коммутатор информации, блок сравнени , блок прерываний, регистр адреса, информационный регистр, счетчик объема пе редаваемой информации, регистр состо ний и регистр команд, причем первый вход-выход первого блока согласо вани вл етс входом-выходом -св зи с первой ЭВМ устройства, а второй вход-выход первого блока соединен с выходом первого коммутатора информации и входом первого блока контрол нечетности, выходом подключенного к первому информационному входу блока прерываний, вход-выход второго блока согласовани вл етс входомвыходом св зи с второй ЭВМ устройства , а первый информационный выход блока прерываний подключен к входу второго блока контрол нечетности, выходы регистра адреса и информацион ного регистра соединены соответственно с nepBbtM и вторым информационньми входами первого коммутатора информации , выход счетчика объема передаваемой инЛормации соединен с первым информационным входом блока сравнени , первый выход блока прерываний и выход регистра команд соединены соответственно с первым и вторы входами блока управлени , группа вы81 ходов которого подключена к управл ющим входам первого и второго блоков согласовани , первого коьжутатора информации, блока прерываний, регистра адреса, счетчика объема передаваемой информации, информационного регистра , регистра состо ни и регистра команд, отличающеес тем, что, с целью расширени класса решаемых задач устройства, в него введены два блока элементов И приема, коммутафор адреса, второй коммутатор информации, коммутатор регистров,регистр управл ющих слов,регистр адреса чейки пам ти первой ЭВМ и регистр адреса чейки пам ти второй ЭВМ, причем информационные входы первого и второго блоков элементов И приема соединены соответственно с вторым входом-выходом первого блока согласовани и первым выходом второго блока согласовани , а выхрды через информацмонную магистраль - с информационными входами регистра адреса, регистра управл ющих слов, регистра команд, регистра состо ний, информационного регистра, счетчика объема передаваемой информации, регистра адреса чейки пам ти первой ЭВМ и регистра адреса чейки пам ти второй ЭВМ, выходы которых соединены соответственно с первым - восьмым информационными входами коммутатора регистров, выход которого подключен к первому информационному входу второго коммутатора информации и третьему информационному входу первого коммутатора информации, четвертый и п тый информационные входы которого соединены соответственно с выходом регистра адреса чейки пам ти первой ЭВМ и вторым выходом блока прерываний , второй и третий информационные входы которого подключены соответственно к выходу второго блока контрол нечетности, выходу регистра состо ний и третьему входу блока управлени , четвертым входом соединенного с выходом регистра управл ющих слов и вторым информационным входом блока сравнени , выход которого подключен к четвертому информационному входу блока прерьшаний, выходы регистра адреса и регистра адреса чейки пам ти второй ЭВМ соединены соответственно с первым и вторым информационными входами коммутатора адреса, выход которого подключен к второму входу второго блока согласовани , вторым выходом соединенного с п тым входом блока управлени , а третьим входом с выходом второго коммутатора информации , второй информационный вход которого соединен с выходом информационного регистра, управл ющие входы коммутатора регистров, второго комму татора информации, коммутатора адреса блока сравнени , первого и второго блоков элементов И приема, регистров адреса чейки пам ти первой и второй ЭВМ и регистра управл ющих слов подключены к группе выходов блока управ лени , группа входов которого вл етс группой входов задани режима устройства.
- 2. Устройство по П.1, о т л и чающеес тем, что, блок управлени содержит генератор тактовых импульсов, элемент НЕ, элемент И-ИЛИ элемент И, счетчик, элемент ИЛИ, группу триггеров управлени , группу элементов И-НЕ, группу дешифраторов состо ни и шифратор управл ющего слова, причем первый вход элемента И-ШТИ соединен с выходом генератора тактовых импульсов, а выход - с перКинтерфейсу 38fit 12л интерфейсу вт 11ым входом элемента И, выходом подлюченного к счетному входу счетчика, входы элементов И-НЕ группы, ходы начальной установки триггеров группы и счетчика, второй вход элемента И, второй и третий входы элемента И-ИЛИ и вход элемента НЕ обраэуют группу входов блока, четвертый вход элемента И-ИЛИ соединен с выходом элемента НЕ, выходы триггеров группы подключены к вторым входам соответствующих элементов И-НЕ группы, выходы которых соединены со стробирующими входами дешифраторов группы, информационные входы которых подключены к выходам счетчика, а группы выходов - к первой группе входов шифратора управл ющего слова, втора группа входов которого соединена с первым - п тым входами блока, выходы дешифраторов группы соединены с входами сброса одноименных триггеров группы, с входами установки соответствующих триггеров группы и.группой входов элемента ИЛИ, выходом подключенного к входу сброса счетчика, группа выходов шифратора управл ющего слова вл етс группой выходов блока.j/ava ffj W ftevemft l/cmoHoSHO пмзнот cS iPiC, aanuctit cSoufone Soumu aФиг ЛФи2.д57ffffЖ.Pt/z.ffФиг. 8Фиг.9
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833672759A SU1265781A1 (ru) | 1983-12-07 | 1983-12-07 | Устройство дл сопр жени двух электронных вычислительных машин (ЭВМ) |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833672759A SU1265781A1 (ru) | 1983-12-07 | 1983-12-07 | Устройство дл сопр жени двух электронных вычислительных машин (ЭВМ) |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1265781A1 true SU1265781A1 (ru) | 1986-10-23 |
Family
ID=21092937
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU833672759A SU1265781A1 (ru) | 1983-12-07 | 1983-12-07 | Устройство дл сопр жени двух электронных вычислительных машин (ЭВМ) |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1265781A1 (ru) |
-
1983
- 1983-12-07 SU SU833672759A patent/SU1265781A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR900010561A (ko) | 듀얼 포트 판독/기입 레지스터 파일 메모리 및 그 구성방법 | |
SU1265781A1 (ru) | Устройство дл сопр жени двух электронных вычислительных машин (ЭВМ) | |
US4888685A (en) | Data conflict prevention for processor with input/output device | |
SU1451707A1 (ru) | Устройство дл сопр жени периферийного устройства с ЭВМ | |
JPS613256A (ja) | メモリ試験方式 | |
SU1247856A1 (ru) | Устройство дл ввода-вывода информации | |
SU1312591A1 (ru) | Устройство дл сопр жени ЭВМ с внешним устройством | |
SU1117626A1 (ru) | Устройство дл сопр жени каналов | |
SU1539787A1 (ru) | Микропрограммное устройство дл сопр жени процессора с абонентами | |
SU1527639A1 (ru) | Устройство дл сопр жени внешних устройств с магистралью ЭВМ | |
SU1115021A1 (ru) | Программное устройство управлени | |
SU1737454A1 (ru) | Устройство дл запоминани трассы функционировани многопроцессорных систем | |
SU1383373A1 (ru) | Устройство дл прерывани при отладке программ | |
SU1121667A1 (ru) | Устройство сопр жени | |
SU935942A1 (ru) | Устройство дл сопр жени вычислительных машин | |
SU1262511A1 (ru) | Устройство дл сопр жени двух вычислительных машин | |
SU1283740A1 (ru) | Устройство дл ввода информации | |
SU1012235A1 (ru) | Устройство дл обмена данными | |
SU1278871A1 (ru) | Устройство дл сопр жени микропроцессорных внешних устройств с каналом ввода-вывода ЭВМ | |
SU1474656A1 (ru) | Устройство дл откладки программ | |
SU754430A1 (ru) | Устройство для проверки электрического монтажа | |
SU1605247A1 (ru) | Многопроцессорна система | |
SU1387042A1 (ru) | Буферное запоминающее устройство | |
SU1513462A1 (ru) | Устройство дл сопр жени эвм с внешним устройством | |
SU1807490A1 (en) | Device for controlling digital communication channels |