SU1117626A1 - Устройство дл сопр жени каналов - Google Patents

Устройство дл сопр жени каналов Download PDF

Info

Publication number
SU1117626A1
SU1117626A1 SU833595824A SU3595824A SU1117626A1 SU 1117626 A1 SU1117626 A1 SU 1117626A1 SU 833595824 A SU833595824 A SU 833595824A SU 3595824 A SU3595824 A SU 3595824A SU 1117626 A1 SU1117626 A1 SU 1117626A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
group
inputs
request processing
Prior art date
Application number
SU833595824A
Other languages
English (en)
Inventor
Евгений Николаевич Борисов
Николай Викторович Глибин
Александр Иванович Иванов
Геннадий Тихонович Новиков
Original Assignee
Войсковая часть 45807-Р/П
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Войсковая часть 45807-Р/П filed Critical Войсковая часть 45807-Р/П
Priority to SU833595824A priority Critical patent/SU1117626A1/ru
Application granted granted Critical
Publication of SU1117626A1 publication Critical patent/SU1117626A1/ru

Links

Landscapes

  • Debugging And Monitoring (AREA)

Abstract

УСТРОЙСТВО ДЛЯ СОПРЯЖЕНИЯ КАНАЛОВ, содержащее выходной элемент ИЛИ, группу блоков обработки запросов , причем каждый блок обработки запросов содержит два элемента И, элемент ИЛИ, элемент задержки, дифференцирующий .элемент, регистр адреса , выходной регистр, триггер первые входы первого и второго элементов И первого блока обработки запросов группы объединены и  вл ютс  входом считывани  устройства, выход элемента ИЛИ последнего блока обработки запросов группы  вл етс  выходом окончани  опроса устройства, выход выходного элемента ИЛИ  вл етс  выходом готовности устройства, выходы регистра адреса образуют группу адресных выходов устройства, информационные входы выходных регистров образуют группу информационных входов устройства, выходы выходных регистров образуют группу информационных выходов устройства, входы дифференцирующих элементов образуют группу входов запросов устройства, выход элемента ИЛИ каждого блока обработки запросов группы соединен, с первыми входами первого и второго элементов И последующего блока обработки запросов, причем в каждом блоке обработки запросов выход первого элемента И соединен с входом элемента задержки, с входом регистра адреса, с управл ющим входом выходного регистра и с соответствующим входом выходного элемента ИЛИ, выход элемента задержки соединен с первым входом триггера, с первым входом элемента ИЛИ, выход О) дифференцирующего элемента группы соединен с вторым входом триггера, выход второго элемента И соединен с BTopbw входом элемента ИЛИ, отличающеес  тем, что, с целью повышени  достоверности работы за счет исключени  сбойных ситуаций, в каждый блок обработки запросов группы введены два элемента НЕ, элемент И-НЕ, причем в каждом блоке обработки .запросов вход первого элемента Исоединен с выходом первого элемента НЕ, вход которого и второй вход второго элемента И соединены с выходом элемента И-НЕ, первый и второй входы которого соединены соответственно с выходом триггера и с выходом второго элемента НЕ, вход которого соединен с выходом второго элемента И.

Description

Изобретение относитс  к устройствам вычислительной техники и может быть использовано дл  сопр жени  каналов ввода цифровой информации с ЭВМ. Известны устройства, обеспечивающие сопр жение и ввод в ЭВМ цифровой информации, поступающей от внешних устройств или каналов св зи. В устройство система ввода-вывода с циклическим сканированием запросов прерывани  имеет две группы шин прерывани , кажда  из которых предназначена дл  передачи сигналов запроса от соответствующего периферийного устройства к процессору. В ЭВМ имеет с  система опознавани  и подтверждени  запросов ввода-вывода. При этом под управлением ЭВМ с помощью вентилей осуществл етс  стробирование сиг налов запроса, запуск и останов узл сканировани  при отсутствии или наличии данных дл  ввода lj . Недостатком устройства  вл етс  то, что осуществление ввода данных от большого количества внешних устройств в мини- и микро-ЭВМ отечестве ного производства с помощью данного устройства затруднено, так как количество шин запроса в этих ЭВМ невелико . Известно устройство дл  сопр жени цифровой вычислительной машины с периферийными устройствами, которое со держит усилители сигналов, блок дешифрации адреса, блок хранени  управ л ющих слов, блок буферизации данных блок управлени  обменом, блок задани  режимов имитации, блок управлени режимами имитации и, блок запоминани состо ни  периферийных устройств,бло ки контрол  временных интервалов и автономной проверки и обеспечивает поиск источников запроса от перифери ных устройств и обмен С ними информа цией 2. I . Однако устройство достаточно слож но и расчитано на работу лишь с ЭВМ имеющую общую щину, что сзтцественносутгает область его применени . Наиболее близким по технической сущности к предлагаемому  вл етс  yc ройство дл  сопр жени  каналов, содержащее в каждом из каналов элемент задержки, дифференцирующую цепочку, первый и второй элементы И, триггер, элемент ИЛИ. Устройство обеспечивает под управлением импульсов считывани  от ЭВМ ввод в ее оперативную пам ть информации от нескольких каналов . При этом длительность цикла опроса всех каналов каждый раз определ етс  числом каналов, содержапрпс информацию дл  ввода, что повышает надежность устройства и при небольшой интенсивности поступлени  за вок на ввод информации повышает скорость ввода З . Однако импульсы считывани , поступающие от ЭВМ, имеют конечную длительность . Поэтому, если в течение действи  импульса считывани  поступают два или более запроса на ввод информации и первым поступает запрос от канала, расположенного дальше (в смысле пор дка опроса) от ЭВМ, то на один импульс считывани  происходит опрос адресных и выходных регистров во всех этих каналах. В результате в ЭВМ поступают неправильный код адреса и ошибочна  информаци . После этого элементы задержки этихканалов через элементы ИЛИ вьщают новые импульсы otipoca, которые при наличии запросов в других каналах также производ т одновременный опрос соответствующих адресных и выходных регистров. Надежна  работа устройства нарушаетс . Избежать этого можно было бы, сделав длительность импульсов считывани  ЭВМ бесконечно малой, однако уменьшение длительности импульсов сверх определенных значений при удалении ЭВС от источников информации, что как правило и-бывает, требует дополнительного применени  специальных фидеров и усилителей-регенераторов , что усложн ет и удорожает устройство . Современные системы элементов , используемые дл  технической реализации устройства, настолько быстродействующие, что описанные сбои в работе устройства наблюдаютс  даже при длительности импульсов считьгеани  менее 1 мкС. Цепь изобретени  - повьшение достоверности работы за счет исключени  сбойных ситуаций. Поставленна  цель достигаетс  тем, что в устройство дл  сопр жени  каналов, содержащее выходной элемент ИЛИ, группу блоков обработки запросов , причем каждый блок обработки запросов содержит два элемента И, элемент ИЛИ, элемент задержки, дифференцирую1ций элемент, регист адреса, выходной регистр, триггер, первые iвходы первого и второго элементов И первого блока обработки запросов объединены и  вл ютс  входом считываки  устройства, выход элемента ИЛИ последнего блока обработки запросов группы  вл етс  выходом окончани  опроса устройства, выход выходного элемента ИЛИ  вл етс  выходом готовности устройства, выходы регистра адреса об разуют группы адресных выходов устрой ства, информационные входы выходных регистров образуют группу информацион ных входов устройства, выходы выходных регистров образуют группу информационнйгх выходов устройства, входы дифференцирующих элементов образуют группу входов запросов уЬтройства, выход элемента ИЛИ каждого блока обработки запросов группы соединен с первыми входами первого и второго элементов И последующего блока обработки запроса, причем в каждом блоке обработки запросов выход первого элемента И соединен с входом элемента задержки, с входом регистра адреса, с управл юи(им входом выходного регистра и с соответствующим входом выходного элемента ИЛИ, выход элемента задержки соединен с первым входом триггера, с первым входом элемента ИЛИ, выход дифференцирующего элемента группы соединен с вторым входом триггера, выход второго элемента И -соединен с вторым входом элемента ИЛИ, в каждьп блок обработки запросов группы введены два элемента НЕ, элемент И-НЕ, при чем в каждом блоке обработки запросов  ход первого элемента И соединен с выходом первого элемента НЕ, вход которого и второй вход второго элемента И соединены с выходом элемента И-НЕ, первый и второй входы которого соединены соответственно с выходом триггера и с выходом второго элемента НЕ, вход которого соединен с выходом второго элемента И. На чертеже приведена функциональна  схема устройства. Устройство содержит в каждом блок обработки запросов элемент 1 задержки , дифференцирующий элемент 2, первый элемент ИЗ, триггер 4, элемент ИЛИ 5, второй элемент И 6, элемент И НЕ 7, элементы НЕ 8 и 9. Кроме того, устройство содержит выходные регистры 10 и регистры 11 адреса каналов ( датчиков) информации, а также выходной элемент ИЛИ 12,вхрдные шины 13 запросов от группы каналоп, выходную щину 14 готовности устройства, выходную шину 15 окончани  опроса групп каналов, выходную шину 16 считывани  устройства, выходные шины 17 и 18 данных и адреса группы каналов. Устройство работает следующим образом . В исходном состо нии, когда нет запросов от каналов., с выхода триггера 4 на первый вход элемента ИНЕ 7 поступает запрещающий потенциал. На второй вход элемента И-НЕ 7 с выхода второго элемента НЕ 9 поступает разрешающий потенциал. В результате на выходе элемента И-НЕ 7 установлен разрешающий потенциал, а на выходе первого элемента НЕ 8 - .запрещающий потенциал. Второй элемент И 6 открыт дл  -чфохождени  импульсов считывани  от ЭВМ, а первый элемент И 3 закрыт. Если на ввод от данного канала запроса не поступало и триггер 4 сигналом с выхода дифференцирующей цепочки 2 не установлен в единичное состо ние , импульс считывани  от ЭВМ через второй элемент И 6 и элемент ИЛИ 5 поступает на опрос следующего канала. При этом второй элемент НЕ 9 на врем  длительности импульса считывани  поддерживает на входе элемента И НЕ 7 запрещающий потенциал. Если к моменту прихода импульса считывани  от ЭВМ триггер 4 оказыва- етс  в единичном состо нии, то элемент И 6 закрыт, а элемент И 3 открыт и вьиает импульс на опрос регистров 10 и 11 канала и через элемент ИЛИ 12 - импульс готовности в ЭВМ. При этом с выходного регистра 10 и регистра 11 адреса канала считываютс  передаваема  информаци  и код адреса . Сброс триггера 4 осуществл етс  импульсом, поступающим с выхода элемента 1 задержки. Одновременно задержанный импульс через элемент ИЛИ 5 поступает на опрос следующего канала. С выхода элемента ШШ 5 последнего канала вьщаетс  в ЭВМ импульс окончани  опроса каналов (конец операции). Величина времени задержки элемента 1 зависит от быстродействи  ЭВМ и определ етс  временем съема информации с регистров 10 и 11, S Если в течение длительности импульса считьгаани  от канала информации через дифференцирующий элемент 2 на вход триггера 4 поступит запрос, триггер 4 опрокидываетс  и вьщает на вход элемента И-НЕ 7 разрешающий по .;тёнциал. За счет элемента НЕ 9 запре щаюпщй потенциал на выходе элемента И-НЕ 7 и разрешающий потенциал на выходе элемента НЕ 8 установитс  лишь по окоичании действи  импульса считывани  от ЭВМ. Считывание инфор26 мации в этом канале будет произведено в следующем цикле. В предлагаемом устройстве все запросы на ввод, пришедшие до начала поступлени  импульса считывани  от ЭВМ, обрабатываютс  последлвательно в течение данного цикла опроса. Запросы , поступившие от каналов в течение действи  импульса считьтани , обрабатываютс  в следующем цикле при поступлении следующего импульса считывани  от ЭВМ.

Claims (1)

  1. УСТРОЙСТВО ДЛЯ СОПРЯЖЕНИЯ КАНАЛОВ, содержащее выходной элемент ИЛИ, группу блоков обработки запросов, причем каждый блок обработки запросов содержит два элемента И, элемент ИЛИ, элемент задержки, дифференцирующий .элемент, регистр адреса, выходной регистр, триггер первые входы первого и второго элементов И первого блока обработки запросов группы объединены и являются входом считывания устройства, выход элемента ИЛИ последнего блока обработки запросов группы является выходом окончания опроса устройства, выход выходного элемента ИЛИ является выходом готовности устройства, выходы регистра адреса образуют группу адресных выходов устройства, информационные входы выходных регистров образуют группу информационных входов устройства, выходы выходных регистров образуют группу информационных выходов устройства, входы дифференцирующих элементов образуют группу входов запросов устройства, выход элемента ИЛИ каждого блока обработки запросов группы соединен с первыми входами первого и второго элементов И последующего блока обработки запросов, причем в каждом блоке обработки запросов выход первого элемента И соеди нен с входом элемента задержки, с входом регистра адреса, с управляющим входом выходного регистра й с соответствующим входом выходного элемента ИЛИ, выход элемента задержки соединен с первым входом триггера, с § первым входом элемента ИЛИ, выход дифференцирующего элемента группы соединен с вторым входом триггера, выход второго элемента И соединен с вторым входом элемента ИЛИ, о т л и- о чающееся тем, что, с целью ** повышения достоверности работы за счет исключения сбойных ситуаций, в каждый блок обработки запросов группы введены два элемента НЕ, элемент И-НЕ, причем в каждом блоке обработки запросов вход первого элемента Исоединен с выходом первого элемента НЕ, вход которого и второй вход второго элемента И соединены с выходом элемента И-НЕ, первый и второй входы которого соединены соответственно с выходом триггера и с выходом второго элемента НЕ, вход которого соединен с выходом второго элемента И.
    >
    1,
SU833595824A 1983-05-26 1983-05-26 Устройство дл сопр жени каналов SU1117626A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833595824A SU1117626A1 (ru) 1983-05-26 1983-05-26 Устройство дл сопр жени каналов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833595824A SU1117626A1 (ru) 1983-05-26 1983-05-26 Устройство дл сопр жени каналов

Publications (1)

Publication Number Publication Date
SU1117626A1 true SU1117626A1 (ru) 1984-10-07

Family

ID=21065059

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833595824A SU1117626A1 (ru) 1983-05-26 1983-05-26 Устройство дл сопр жени каналов

Country Status (1)

Country Link
SU (1) SU1117626A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Патент US № 3949371, кл. Q 06 Г 3/04, опублик. 1978. 2.Авторское свидетельство СССР № 561180, кл. q 06 F 3/04, 1978. 3.Авторское свидетельство СССР 552604, кл. G 06 F 3/04, 1977 (прототип). *

Similar Documents

Publication Publication Date Title
SU1117626A1 (ru) Устройство дл сопр жени каналов
US3719930A (en) One-bit data transmission system
SU1399750A1 (ru) Устройство дл сопр жени двух ЦВМ с общей пам тью
SU1256037A1 (ru) Многоканальное устройство дл обмена данными между модул ми вычислительной системы
SU1624465A1 (ru) Устройство дл сопр жени электронной вычислительной машины с каналами св зи
RU2006920C1 (ru) Устройство приоритетных прерываний
SU1462336A1 (ru) Устройство дл сопр жени ЭВМ с общей магистралью
SU1520530A1 (ru) Устройство дл сопр жени ЭВМ с каналом св зи
SU1531097A1 (ru) Устройство приоритета
RU2022345C1 (ru) Устройство сопряжения интерфейсов
SU1536365A1 (ru) Устройство дл ввода информации
SU1446625A1 (ru) Устройство дл сопр жени ЭВМ с абонентом
SU1265781A1 (ru) Устройство дл сопр жени двух электронных вычислительных машин (ЭВМ)
RU1797136C (ru) Устройство дл опроса абонентов
SU1341636A1 (ru) Устройство дл прерывани программ
SU1472904A1 (ru) Устройство циклического приоритета
SU1315990A1 (ru) Устройство св зи дл вычислительной системы
SU1012235A1 (ru) Устройство дл обмена данными
SU924694A1 (ru) Устройство св зи дл вычислительной системы
SU1288707A2 (ru) Устройство дл обмена данными между группой каналов ввода-вывода и оперативной пам тью
SU1399768A1 (ru) Устройство дл информационного поиска
SU1605244A1 (ru) Устройство дл сопр жени источника и приемника информации
SU1709293A2 (ru) Устройство дл ввода информации
SU1566336A1 (ru) Устройство дл вывода информации
SU1095165A1 (ru) Устройство дл опроса абонентов