SU1259253A1 - Вычислительное устройство - Google Patents
Вычислительное устройство Download PDFInfo
- Publication number
- SU1259253A1 SU1259253A1 SU853851404A SU3851404A SU1259253A1 SU 1259253 A1 SU1259253 A1 SU 1259253A1 SU 853851404 A SU853851404 A SU 853851404A SU 3851404 A SU3851404 A SU 3851404A SU 1259253 A1 SU1259253 A1 SU 1259253A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- inputs
- group
- outputs
- output
- elements
- Prior art date
Links
Landscapes
- Analogue/Digital Conversion (AREA)
Abstract
Изобретение относитс к области вычислительной техники и может быть использовано в различных моделирующих системах. С целью увеличени быстродействи гфи умножении совокупности чисел, представл ющих собой детерминированные функции, квантованные по уровню и по времени, в устройстве применены две схемы сравнени , которые управл ют коммутаторами дл осуществлени реверсивного режима работы счетчиков аргументов и схемой управлени , передающей значени аргументов на накапливающий сумматор. Это позвол ет сократить врем перемножени , которое в этом случае пропорционально приращени м перемножаемых чисел. 1 ил. 3 табл. ГчЭ ел tsD СП
Description
Изобретение относитс к автоматике и вычислительной технике, в частности к устройствам дл обработки даннык, и может быть использовано в различных информационно-измерительных и управл ющих системах, где необходимо перемножать последовательности чисел, квантованных по уровню и по времени.
Цель изобретени - расширение функциональных возможностей за счет возможности выполнени умножени .
На чертеже представлена функциональна схема предлагаемого устройства .
Устройство содержит первый и второй информационные входы 1 и 2, тактовый вход 3, первый -и второй комму- таторы 4.1 и 4.2, первый и второй реверсивные счетчики 5.1. и 5.2 импульсов , первую и вторую схемы 6.1. и 6.2 сравнени , блок 7 пам ти управл ющих кодов, первую и вторую группы элементов ИСКЛЮЧАЮЩЕЕ ИЛИ 8.1 и 8.2, первую и вторую группы элементов И 9.1 и 9.2 многовходовый сумматор 10, регистр 11 и выход 12 устройства.
Работа коммутаторов 4. 1 и 4, 2 может быть описана табл.1.
Т а б л и ц а 1
Работа блока 7 пам ти управл ющих кодов может быть описана табл. 3.
Устройство работает следующим образом .
В исходном состо нии реверсивные счетчики 5.1 и 5.2 импульсов и регистр 11 обнулены. На вход 3 поступают импульсы с частотой f-. На входы
Iи 2 устройства поступают нулевые значени кодов.В соответствии с табл.1 работы коммутаторов 4.1 и 4.2 и табл.2 работы схем сравнени на входы реверсивных счетчиков 5.1 и 5.2 импульсов
с входа 3 импульсы не поступают, и на выходе сумматора 10 в соответствии с табл.3 имеем нулевое значение кода.
Рассмотрим работу схемы устройства при поступлении на его входы 1 и 2 кодов чисел m 3 и и 5 соответственно . При изменении состо ний реверсивных счетчиков 5.1 и 5.2 по заднему фронту импульсов и при записи информации с выхода сумматора 10 в регистр
IIпо переднему фронту импульсов, поступающих с тактового входа 3 устройства , значени тип, поступающие на входы 1 и 2 устройства, должны быть поданы непосредственно после заднего фронта импульса. В этом случае схемы 6. 1 и 6.2 сравнени вырабатывают на своих первых выходах значени единицы , а на вторых выходах - значени нул . В соответствии с табл.3 на выходе сумматора 10 вырабатываетс следующее значение кода, при представлении чисел ш и п п тью двоичными разр дами:
00000 - код на выходе регистра
11
00000 - код с выхода группы эле- + ментов И 9.1
00000- код с выхода группы элементов И 9,2
01 - код с третьего и четвертого выходов блока 7 пам ти управл ющих кодов
00001- код на выходе сумматора
10
По переднему фронту следующего ипульса указанное значение кода с выхо да сумматора записываетс в регистр; 1
В соответствии с табл,1 коммутатры подсоедин ют суммирующие входы р берсивньгх счетчиков 5.1 и 5.2 импулсов к входу 3, и по заднему фронту поступающего на их вход импульса реверсивные счетчики импульсов устаналиваютс в состо ние, соответствующ коду на их выходе равному 00001 .
1-10На этом первый такт работы устроства закончен.
На втором такте на выходе сумматора 10 устанавливаетс следующее значение кода:
00001 - код на выходе регистра 1 1
00001 - код на вьпсоде группы л- элементов И 9.1
00001 - код на выходе группы
элементов И 9.2 01 - код на третьем и четвертом выходах блока 7 пам ти управл ющих кодов
00100 - код на выходе сумматора 10
которое по переднему фронту импульса записываетс в регистр 11.
При поступлении заднего фронта импульса реверсивные счетчики 5.1 и 5.2 устанавливаютс в состо ние,соответствующее коду 00010ч 2,Qii .
На третьем такте работы устройства на выходе сумматора 10 образуетс следующее значение кода :
00100
00010
00010
01
01001
20
25
которое по переднему фронту импульса записываетс в регистр.
При поступлении заднего фронта импульса реверсивные счетчики 5.1 5 и 5.2 устанавливаютс в состо ние, соответствующее коду 00011.. 3... В этом случае схема 6.1 сравнени в соответствии с табл.2 вырабатывает значение нул на своих выходах, О ив соответствии с табл.1 импульсы на вход реверсивного счетчика 5.1 через коммутатор 4,1 не поступают.
На четвертом такте работы устрой- .ства в соответствии с табл.З на выходе сумматора 10 образуетс следу- кщее значение кода:
01001 - код на выходе регистра 11 00011 - код на выходе rpyftпы элементов И 9.1 000000 - код на выходе группы элементов И 9.2 00 - код на третьем и- четвертом выходах блока 7 пам ти управл ющих кодов
01100 - код на выходе сумматора 10 которое по переднему фронту импуль30 са записываетс в регистр 11.
I
При поступлении заднего фронта импульса на вход реверсивного счетчика 5.2 последний устанавливаетс 35 в значение, соотозетствующее коду 00100,
В этом случае йа п том такте работы устройства на выходе сумматора 10 образуетс следующее значение ко- 40 Ка.:
опОо
00011 00000 . 00
01111
которое по переднему фронту импульса записьшаетс в регистр 11 .
0 По заднему фронту импульса реверсивный счетчик 5.2 устанавливаетс в состо ние, соответствующее коду 00101, и схема 6.2 сравнени вьфабатывает на своих выходах в соответствии с
5 табл.2 нулевые значени потенциалов, Тогда в соответствии с табл.З на выходе сумматора 10 образуетс значение кода
5
01111
OOCOO
00000
00
0111V 15,,.
которое все врем перезаписываетс в регистр 11 по переднему фронту импульсов ,
Таким образом, на выходе регистра 11 вырабатьшаетс значение произведени шхп 3x5 15.
,При поступлении на входы устройства новых значений кодов чисел т и п схема работает в соответствии с описанным алгоритмом ее функционировани .
Например, при поступлении т 6 ц. п 4 схема работает следующим образом .
На первом такте работы устройства схема 6,1 сравнени вырабатывает на первом выходе в соответствии с табл, значение единицы, а схема 6,2 сравнени вырабатывает значение единицы на втором выходе. На выходе сумматора 10 в соответствии с табл.3 образуетс следующее значение кода (переносы за пределами прин той нами рар дной сетки не учитываютс ): 01111 - код на выходе регистра 11
11100 - код на выходе группы элементов И 9.1 00101 - код на выходе груп-
пы элементов И 9.2 01 - код на третьем и четвертом выходах блока 7 пам ти управл ющих кодов
10000 - код на выходе сумматора 10
которое по переднему фронту импульса записываетс в регистр 11 о
При поступлении заднего фронта им пульса реверсивный счетчик 5.1 устанавливаетс в состо ние, соответствующее коду 00100, в это же врем , учи тьгоа , что задний фронт импульса подан на вычитающий вход, устанавлива-
етс и реверсивный счетчик 5.2.
На втором такте работы устройства схема 6.2 сравнени вырабатывает на своих выходах нулевые значени потен циалов в соответствии с табл.2, а в соответствии с табл.3 на выходе сумматора Ю образуетс значение кода, равное
10000
00000
00100
00
10100
которое по переднему фронту импульса записываетс в регистр 11.
По заднему фронту импульса реверсивный счетчик 5.1 устанавливаетс в состо ние, соответствующее коду 00101. Реверсивный счетчик 5.2 своего состо ни не мен ет, так как схема 6.2 сравнени на втором такте работы устройства выработала на своих выходах нулевые значени потенциалов
На третьем такте работы устройств на выходе сумматора 10 образуетс знчение кода равное
10100
00000
00100
00
11000.- 24
что соответствует произведению ш х X п 6x4 24, которое по переднему фронту импульса записываетс в регистр 11.
По заднему фронту импульса реверсивный счетчик 5.1 устанавливаетс в состо ние 00110, которое равно значению ш, и схема 6.1 сравнени вырабатьшает на своих выходах нулевое значение потенциалов, и в соответствии с табл.1 коммутатор 4.1 закрывает поступление импуЛьсов на реверсивный счетчик 5.1, а в соответствии с табл.3 на выходе сумматора образуетс значение кода, равное значению кода на выходе регистра 11, которое все врем , до поступлени следующих значений чисел п , перезаписываетс в регистр 11.
Claims (1)
- Формула изобретениВычислительное устройство, содержащее первый- и второй счетчики, первую схему сравнени , первый и второй коммутаторы, первые выходы которых подключены соответственно к суммирую- щим входам первого и второго счетчиков , а вторые выходы соединены соответственно с вычитающими входами и второго счетчиков, выходы первого счетчика соединены с первой груп712пой входов первой схемы сравнени , втора группа входов которой подключена к первому информационному входу устройства, первый -и. второй выходы первой схемы сравнени соединены с управл ющими входами первого коммутатора , отличающеес тем, что, с целью расширени функциональных возможностей за счет возможности выполнени умножени , в него введены блок пам ти управл ющих кодов, втора схема сравнени , перва и втора группы элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, перва и втора группы элементов И, много- входовый сумматор, регистр, причем выходы первого счетчика соединены с первыми входами элементов ИСКЛЮЧАЮЩЕЕ ИЛИ первой группы, вторые входы которых подключены к первому выходу блока пам ти управл ющих кодов, пер- вый и второй адресные входы которого соединены соответственно с первым и вторым выходами первой схемы сравнени , третий и четвертый адресные входы блока пам ти управл ющих кодов соединены соответственно с первым и вторым выходами второй схемы сравне-, ни и с управл ющими входами второго коммутатора, информационный вход которого соединен с информационным входом первого коммутатора, управл юРедактор О.ЮрковецкаСоставитель А.Жижин Техред И.ПоповичЗаказ 5122/46Тщ аж 671ПодписноеВНИИПИ Государственного комитета СССРпо делам изобретений и открытий 113035, Москва, Ж-35, Раушска наб., д.4/5Производственно-полиграфическое предпри тие, г.Ужгород, ул.Проектна ,4538щим входом регистра и подключен к тактовому входу устройства, второй информационный вход которого соединен с первой группой входов второй схемы сравнени , втора группа входов которой подключена к выходу счетчика и к первым входам элементов ИСКЛЮЧАЮЩЕЕ ИЛИ второй группы, выходы которых подключены к первым входам элементов И второй группы, выходы которых соединены с второй группой входов многовходового сумматора, перва группа входов которого подключена к выходам элементов И первой группы, вторые входы которых соединены с вторым выходом блока пам ти управл ющих кодов, третий и четвертый входы которого подключены соответственно к третьей и четвертой группам входов многовходового сумматора, выход которого подключен к информационному входу регистра, вькод которого подключен к п той группе входов многовходового сумматора и к выходу устройства, п тый выход блока пам ти управл кнцих кодов соединен с второй группой входов элементов И второй группы, а шестой выход блока пам ти управл ющих кодов подключен к второй группе входов элементов ИСКЛЮЧАЩЕЕ ИЛИ второй группы.Корректор Т.Колб
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853851404A SU1259253A1 (ru) | 1985-01-28 | 1985-01-28 | Вычислительное устройство |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853851404A SU1259253A1 (ru) | 1985-01-28 | 1985-01-28 | Вычислительное устройство |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1259253A1 true SU1259253A1 (ru) | 1986-09-23 |
Family
ID=21161321
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU853851404A SU1259253A1 (ru) | 1985-01-28 | 1985-01-28 | Вычислительное устройство |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1259253A1 (ru) |
-
1985
- 1985-01-28 SU SU853851404A patent/SU1259253A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 1108439, кл. G 06 F 7/52, 1982. , Авторское свидетельство СССР fr 1198517, кл. G 06 F 7/552, 1984. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1259253A1 (ru) | Вычислительное устройство | |
SU1277100A1 (ru) | Устройство дл вычислени значений степенного р да | |
SU1166104A1 (ru) | Устройство дл вычислени синусно-косинусных зависимостей | |
SU367421A1 (ru) | ЦИФРОВОЕ УСТРОЙСТВО дл УСКОРЕННОГО ДЕЛЕНИЯ | |
SU942037A1 (ru) | Веро тностный коррелометр | |
SU1667050A1 (ru) | Модуль дл логических преобразований булевых функций | |
SU553612A1 (ru) | Устройство дл вычислени элементарных функций | |
SU1166134A1 (ru) | Генератор функций Уолша | |
SU1388852A1 (ru) | Устройство дл умножени | |
SU955082A1 (ru) | Цифровой функциональный преобразователь | |
SU1015377A1 (ru) | Устройство дл вычислени корн | |
SU1242938A1 (ru) | Вычислительное устройство | |
SU372543A1 (ru) | Частотно-импульсная следящая система | |
SU436351A1 (ru) | Множительное устройство | |
SU750480A1 (ru) | Устройство дл сравнени чисел с допусками | |
SU1103226A1 (ru) | Устройство дл вычислени квадратного корн | |
SU1298743A1 (ru) | Генератор случайного процесса | |
SU593211A1 (ru) | Цифровое вычислительное устройство | |
SU739532A1 (ru) | Устройство дл вычислени разности двух -разр дных чисел | |
SU1241231A1 (ru) | Устройство дл вычислени обратной величины | |
SU482741A1 (ru) | Устройство дл умножени двоичных чисел | |
SU1658169A1 (ru) | Устройство дл определени среднего арифметического значени | |
SU1297074A1 (ru) | Устройство управлени дл процессоров быстрых дискретных ортогональных преобразований | |
RU1837274C (ru) | Устройство дл предварительной обработки информации | |
SU1111156A1 (ru) | Устройство дл вычислени модул вектора |